0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

控制PCB的控制走线阻抗是出于怎样的目的

PCB线路板打样 来源:ct 2019-10-14 14:47 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

没有阻抗控制的话,将引发相当大的信号反射和信号失真,导致设计失败。常见的信号,如PCI总线、PCI-E总线、USB以太网DDR内存、LVDS信号等,均需要进行阻抗控制。阻抗控制最终需要通过PCB设计实现,对PCB板工艺也提出更高要求,经过与PCB厂的沟通,并结合EDA软件的使用,按照信号完整性要求去控制走线的阻抗。

不同的走线方式都是可以通过计算得到对应的阻抗值。

微带线(microstrip line)

•它由一根带状导线与地平面构成,中间是电介质。如果电介质的介电常数、线的宽度、及其与地平面的距离是可控的,则它的特性阻抗也是可控的,其精确度将在±5%之内。

控制PCB的控制走线阻抗是出于怎样的目的

带状线(stripline)

带状线就是一条置于两层导电平面之间的电介质中间的铜带。如果线的厚度和宽度,介质的介电常数,以及两层接地平面的距离都是可控的,则线的特性阻抗也是可控的,且精度在10%之内。

控制PCB的控制走线阻抗是出于怎样的目的

多层板的结构:

为了很好地对PCB进行阻抗控制,首先要了解PCB的结构:

通常我们所说的多层板是由芯板和半固化片互相层叠压合而成的,芯板是一种硬质的、有特定厚度的、两面包铜的板材,是构成印制板的基础材料。而半固化片构成所谓的浸润层,起到粘合芯板的作用,虽然也有一定的初始厚度,但是在压制过程中其厚度会发生一些变化。

通常多层板最外面的两个介质层都是浸润层,在这两层的外面使用单独的铜箔层作为外层铜箔。外层铜箔和内层铜箔的原始厚度规格,一般有0.5OZ、1OZ、2OZ(1OZ约为35um或1.4mil)三种,但经过一系列表面处理后,外层铜箔的最终厚度一般会增加将近1OZ左右。内层铜箔即为芯板两面的包铜,其最终厚度与原始厚度相差很小,但由于蚀刻的原因,一般会减少几个um。

多层板的最外层是阻焊层,就是我们常说的“绿油”,当然它也可以是黄色或者其它颜色。阻焊层的厚度一般不太容易准确确定,在表面无铜箔的区域比有铜箔的区域要稍厚一些,但因为缺少了铜箔的厚度,所以铜箔还是显得更突出,当我们用手指触摸印制板表面时就能感觉到。

当制作某一特定厚度的印制板时,一方面要求合理地选择各种材料的参数,另一方面,半固化片最终成型厚度也会比初始厚度小一些。下面是一个典型的6层板叠层结构:

控制PCB的控制走线阻抗是出于怎样的目的

PCB的参数:

不同的印制板厂,PCB的参数会有细微的差异,通过与电路板厂技术支持的沟通,得到该厂的一些参数数据:

表层铜箔:

可以使用的表层铜箔材料厚度有三种:12um、18um和35um。加工完成后的最终厚度大约是44um、50um和67um。

芯板:我们常用的板材是S1141A,标准的FR-4,两面包铜,可选用的规格可与厂家联系确定。

半固化片:

规格(原始厚度)有7628(0.185mm),2116(0.105mm),1080(0.075mm),3313(0.095mm ),实际压制完成后的厚度通常会比原始值小10-15um左右。同一个浸润层最多可以使用3个半固化片,而且3个半固化片的厚度不能都相同,最少可以只用一个半固化片,但有的厂家要求必须至少使用两个。如果半固化片的厚度不够,可以把芯板两面的铜箔蚀刻掉,再在两面用半固化片粘连,这样可以实现较厚的浸润层。

阻焊层:

铜箔上面的阻焊层厚度C2≈8-10um,表面无铜箔区域的阻焊层厚度C1根据表面铜厚的不同而不同,当表面铜厚为45um时C1≈13-15um,当表面铜厚为70um时C1≈17-18um。

导线横截面:

我们会以为导线的横截面是一个矩形,但实际上却是一个梯形。以TOP层为例,当铜箔厚度为1OZ时,梯形的上底边比下底边短1MIL。比如线宽5MIL,那么其上底边约4MIL,下底边5MIL。上下底边的差异和铜厚有关,下表是不同情况下梯形上下底的关系。

控制PCB的控制走线阻抗是出于怎样的目的

介电常数:半固化片的介电常数与厚度有关,下表为不同型号的半固化片厚度和介电常数参数:

控制PCB的控制走线阻抗是出于怎样的目的

板材的介电常数与其所用的树脂材料有关,FR4板材其介电常数为4.2—4.7,并且随着频率的增加会减小。

介质损耗因数:电介质材料在交变电场作用下,由于发热而消耗的能量称之谓介质损耗,通常以介质损耗因数tanδ表示。S1141A的典型值为0.015。

能确保加工的最小线宽和线距:4mil/4mil。

阻抗计算的工具简介:

当我们了解了多层板的结构并掌握了所需要的参数后,就可以通过EDA软件来计算阻抗。可以使用Allegro来计算,但这里向大家推荐另一个工具Polar SI9000,这是一个很好的计算特征阻抗的工具,现在很多印制板厂都在用这个软件。

无论是差分线还是单端线,当计算内层信号的特征阻抗时,你会发现Polar SI9000的计算结果与Allegro仅存在着微小的差距,这跟一些细节上的处理有关,比如说导线横截面的形状。但如果是计算表层信号的特征阻抗,我建议你选择Coated模型,而不是Surface模型,因为这类模型考虑了阻焊层的存在,所以结果会更准确。下图是用Polar SI9000计算在考虑阻焊层的情况下表层差分线阻抗的部分截图:

控制PCB的控制走线阻抗是出于怎样的目的

由于阻焊层的厚度不易控制,所以也可以根据板厂的建议,使用一个近似的办法:在Surface模型计算的结果上减去一个特定的值,建议差分阻抗减去8欧姆,单端阻抗减去2欧姆。

差分对走线的PCB要求

(1)确定走线模式、参数及阻抗计算。差分对走线分外层微带线差分模式和内层带状线差分模式两种,通过合理设置参数,阻抗可利用相关阻抗计算软件(如POLAR-SI9000)计算也可利用阻抗计算公式计算。

(2)走平行等距线。确定走线线宽及间距,在走线时要严格按照计算出的线宽和间距,两线间距要一直保持不变,也就是要保持平行。平行的方式有两种: 一种为两条线走在同一线层(side-by-side),另一种为两条线走在上下相两层(over-under)。一般尽量避免使用后者即层间差分信号, 因为在PCB板的实际加工过程中,由于层叠之间的层压对准精度大大低于同层蚀刻精度,以及层压过程中的介质流失,不能保证差分线的间距等于层间介质厚度, 会造成层间差分对的差分阻抗变化。困此建议尽量使用同层内的差分。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4417

    文章

    23967

    浏览量

    426184
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    44715
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    05. 如何在 Allegro 中沿着板子轮廓线?| 芯巧Allegro PCB 设计小诀窍

    背景介绍:在PCB设计过程中我们经常会遇到异形板框的设计要求,最常见的比如FPC设计、消费类控制板设计以及灯板设计等。在这些设计中通常会需要沿着板子轮廓进行走线,并且
    发表于 04-03 16:46

    PCB线“粗、短、直”的根本原理

    在模电、高频电子、EMC设计及PCB Layout中,“粗、短、直”是PCB线的核心准则,其本质是通过优化
    的头像 发表于 03-30 11:20 258次阅读
    <b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>线</b>“粗、短、直”的根本原理

    Bamtone班通:PCB特性阻抗测量原理与工艺控制实践

    设计理论值到实际生产实现,阻抗控制贯穿于PCB的整个生命周期。一、PCB特性阻抗的形成机理1.1传输线
    的头像 发表于 03-13 10:12 310次阅读
    Bamtone班通:<b class='flag-5'>PCB</b>特性<b class='flag-5'>阻抗</b>测量原理与工艺<b class='flag-5'>控制</b>实践

    班通科技:PCB线宽线距对阻抗的影响有哪些?

    PCB线宽主要决定阻抗大小,线距主要影响耦合强度和差分/共面结构的阻抗;加宽线宽会降低阻抗,增大线距一般会增加差分或共面结构的
    的头像 发表于 01-20 17:53 457次阅读
    班通科技:<b class='flag-5'>PCB</b>线宽<b class='flag-5'>线</b>距对<b class='flag-5'>阻抗</b>的影响有哪些?

    TDR阻抗测试仪和网络分析仪的主要区别和应用

    TDR阻抗测试仪是一种利用时域反射(TimeDomainReflectometry)技术来测量传输线(如高速PCB线、电缆等)特性
    的头像 发表于 12-29 11:58 456次阅读
    TDR<b class='flag-5'>阻抗</b>测试仪和网络分析仪的主要区别和应用

    机房布线,上线、下走线,哪个好?

    在数据中心布线系统线方式时,很多朋友比较关心的是上线好,还是下走线好?这个问题一直都有讨论,尤其是刚从事机房施工的朋友,都有此一问。本期
    的头像 发表于 12-15 11:21 796次阅读
    机房布线,上<b class='flag-5'>走</b><b class='flag-5'>线</b>、下走<b class='flag-5'>线</b>,哪个好?

    PCB板双面布局的DDR表底线居然不一样

    越好,也就是下图所示的这几段线。 这个客户还是比较的爱学习,除了硬件本身的知识外,还花很多时间去了解PCB设计的知识,也看了很多主流芯片的PCB设计指导书,对DDR设计包括高速设计
    发表于 12-11 10:43

    PCB设计与打样的6大核心区别,看完少3个月弯路!

    原理图转化为可制造的物理布局,包括: 元器件的合理摆放(Layout) 信号线、电源线的布线(Routing) 满足电气性能(如阻抗控制
    的头像 发表于 11-26 09:17 748次阅读
    <b class='flag-5'>PCB</b>设计与打样的6大核心区别,看完少<b class='flag-5'>走</b>3个月弯路!

    揭秘PCB设计生死线线宽度、铜厚与温升如何决定电流承载力?

    一站式PCBA加工厂家今天为大家讲讲PCB线与过孔的电流承载能力有受什么影响?PCB线与过孔
    的头像 发表于 11-19 09:24 1801次阅读
    揭秘<b class='flag-5'>PCB设计生死线</b>:<b class='flag-5'>走</b>线宽度、铜厚与温升如何决定电流承载力?

    到底DDR线能不能参考电源层啊?

    高速先生成员--黄刚 一些通用的PCB设计经验以及高速信号理论,都告诉我们PCB上的信号最好都以地平面为参考,尤其是高速线,建议上下参考平面都是地平面是最好的方法。但是产品类型千千万
    发表于 11-11 17:46

    【EMC技术案例】共模电感与电源模块之间PCB线导致RE超标案例

    【EMC技术案例】共模电感与电源模块之间PCB线导致RE超标案例
    的头像 发表于 09-28 15:05 851次阅读
    【EMC技术案例】共模电感与电源模块之间<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>线</b>导致RE超标案例

    PCB“蚀刻因子”是啥,听说它很影响线加工的阻抗

    蚀刻因子是啥玩意咱们先不说,要不先简单问大家一个问题:传输线PCB设计时侧面看是矩形的,你们猜猜PCB板厂加工完之后会变成什么形状呢?
    的头像 发表于 09-19 11:52 858次阅读
    <b class='flag-5'>PCB</b>“蚀刻因子”是啥,听说它很影响<b class='flag-5'>走</b><b class='flag-5'>线</b>加工的<b class='flag-5'>阻抗</b>?

    技术资讯 I 信号完整性与阻抗匹配的关系

    本文要点PCB线和IC线中的阻抗控制主要着眼于预
    的头像 发表于 09-05 15:19 5359次阅读
    技术资讯 I 信号完整性与<b class='flag-5'>阻抗</b>匹配的关系

    如何用TDR阻抗测量仪快速定位PCB传输线故障?

    TDR阻抗测量仪是一款基于时域反射原理(TDR)设计的高带宽特性阻抗测试分析专用仪器,它非常适用于快速定位PCB传输线故障。以下是使用TDR阻抗
    的头像 发表于 08-20 10:52 1052次阅读
    如何用TDR<b class='flag-5'>阻抗</b>测量仪快速定位<b class='flag-5'>PCB</b>传输<b class='flag-5'>线</b>故障?

    allegro软件线命令下参数不显示如何解决

    PCB设计中,线命令是频繁使用的功能之一。执行走线命令后,通常会在Options面板中显示线宽、层、角度等设置选项,用于调整
    的头像 发表于 06-05 09:30 2359次阅读
    allegro软件<b class='flag-5'>走</b><b class='flag-5'>线</b>命令下参数不显示如何解决