0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速PCB中的信号回流及跨分割是怎样的

PCB线路板打样 来源:pcb论坛 作者:pcb论坛 2020-03-28 11:06 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

这里简单构造了一个“场景”,结合下图介绍一下地回流和电源回流以及一些跨分割问题。为方便作图,把层间距放大。

IC1为信号输出端,IC2为信号输入端(为简化PCB模型w ww.pcblx.com,假定接收端内含下接电阻)第三层为地层。IC1和IC2的地均来自于第三层地层面。顶层右上角为一块电源平面,接到电源正极。C1和C2分别为IC1、IC2的退耦电容。图上所示的芯片的电源和地脚均为发、收信号端的供电电源和地。

在低频时,如果S1端输出高电平,整个电流回路是电源经导线接到VCC电源平面,然后经橙色路径进入IC1,然后从S1端出来,沿第二层的导线经R1端进入IC2,然后进入GND层,经红色路径回到电源负极。

但在高频时,PCB所呈现的分布特性会对信号产生很大影响。我们常说的地回流就是高频信号中经常要遇到的一个问题。当S1到R1的信号线中有增大的电流时,外部的磁场变化很快,会使附近的导体感应出一个反向的电流。如果第三层的地平面是完整的地平面的话,那么会在地平面上会有一个蓝色虚线标示的电流;如果TOP层有一个完整的电源平面的话,也会在顶层有一个沿蓝色虚线的回流。此时信号回路有最小的电流回路,向外辐射的能量最小,耦合外部信号的能力也最小。(高频时的趋肤效应也是向外辐射能量最小,原理是一样的。)由于高频信号电平和电流变化都很快,但是变化周期短,需要的能量并不是很大,所以芯片是和离芯片最近的退耦电容取电的。当C1足够大,而且反应又足够快 (有很低的ESR值,通常用瓷片电容。瓷片电容的ESR远低于钽电容。),位于顶层的橙色路径和位于GND层的红色路径可以看成是不存在的(存在一个和整板供电对应的电流,但不是与图示信号对应的电流)。

因此,按图中构造的环境,电流的整个通路是:由C1的正极-》IC1的VCC-》S1-》L2信号线-》R1-》IC2的 GND-》过孔-》GND层的黄色路径-》过孔-》电容负极。可以看到,电流的垂直方向有一个棕色的等效电流,中间会感应出磁场,同时,这个环面也能很容易的耦合到外来的干扰。如果和图中信号为一条时钟信号,并行有一组8bit的数据线,由同一芯片的同一电源供电,电流回流途径是相同的。如果数据线电平同时同向翻转的话,会使时钟上感应一个很大的反向电流,如果时钟线没有良好的匹配的话,这个串扰足以对时钟信号产生致命影响。这种串扰的强度不是和干扰源的高低电平的绝对值成正比,而是和干扰源的电流变化速率成正比,对于一个纯阻性的负载来说,串扰电流正比于dI/dt=dV /(T10%-90%*R)。式中的dI/dt (电流变化速率)、dV(干扰源的摆幅)和R(干扰源负载)都是指干扰源的参数(如果是容性负载的话,dI/dt是与T10%-90%的平方成反比的。)。从式中可以看出,低速的信号未必比高速信号的串扰小。也就是我们说的:1kHZ的信号未必是低速信号,要综合考虑沿的情况。对于沿很陡的信号,是包含很多谐波成分的,在各倍频点都有很大的振幅。因此,在选器件的时候也要注意一下,不要一味选开关速度快的芯片,不仅成本高,还会增加串扰以及EMC问题。

任何相邻的电源层或其它的平面,只要在信号两端有合适的电容提供一个到GND的低电抗通路,那么这个平面就可以作为这个信号的回流平面。在平常的应用中,收发对应的芯片IO电源往往是一致的,而且各自的电源与地之间一般都有0.01-0.1uF的退耦电容,而这些电容也恰恰在信号的两端,所以该电源平面的回流效果是仅次于地平面的。而借用其他的电源平面做回流的话,往往不会在信号两端有到地的低电抗通路。这样,在相邻平面感应出的电流就会寻找最近的电容回到地。如果这个“最近的电容”离始端或终端很远的话,这个回流也要经过“长途跋涉”才能形成一个完整的回流通路,而这个通路也是相邻信号的回流通路,这个相同的回流通路和共地干扰的效果是一样的,等效为信号之间的串扰。

对于一些无法避免的跨电源分割的情况,可以在跨分割的地方跨接电容或RC串联构成的高通滤波器(如10欧电阻串680p电容,具体的值要依自己的信号类型而定,即要提供高频回流通路,又要隔离相互平面间的低频串扰)。这样可能会涉及到在电源平面之间加电容的问题,似乎有点滑稽,但肯定是有效的。如果一些规范上不允许的话,可以在分割处两平面分别引电容到地。

对于借用其它平面做回流的情况,最好能在信号两端适当增加几个小电容到地,提供一个回流通路。但这种做法往往难以实现。因为终端附近的表层空间大多都给匹配电阻和芯片的退耦电容占据了。

责任编辑:Ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4417

    文章

    23965

    浏览量

    426153
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    44713
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    高速数字电路回流路径怎么找

    回流路径沿着阻抗最低的路径流动,高频时就是信号线下方的参考平面。
    的头像 发表于 04-11 17:11 1154次阅读
    <b class='flag-5'>高速</b>数字电路<b class='flag-5'>回流</b>路径怎么找

    高速PCB工程师必看:用仿真三步法,让铺铜从“隐患”变“保障”

    23年PCBA一站式行业经验PCBA加工厂家今天为大家讲讲在高速PCB设计,如何通过仿真工具验证铺铜对信号完整性的影响。在高速
    的头像 发表于 02-28 09:47 227次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>工程师必看:用仿真三步法,让铺铜从“隐患”变“保障”

    PCB接地设计实战避坑指南:从“环路”到“干净地”的进阶之路

    。 根因:高频或高速数字信号的返回电流会自主寻找电感最小的路径(通常是在信号走线正下方的镜像平面),而非你原理图中绘制的“星型”路径。如果布局不当,强行分割会导致返回路径绕远,形成巨大
    发表于 02-10 16:29

    高速光接收利器:ONET8501T限幅阻放大器解析

    高速光接收利器:ONET8501T限幅阻放大器解析 在高速光通信系统,高性能的限幅阻放大器是不可或缺的关键组件。今天我们就来深入剖析德
    的头像 发表于 02-05 15:00 250次阅读

    高速PCB谐振威力,不容小觑

    损在窄频带内的跌落。 问题来了: 平面谐振腔是如何影响信号的? 关于一博: 一博科技成立于2003年3月,深圳创业板上市公司,专注于高速PCB设计、SI/PI仿真分析等技术服务,并为研发样机及批量生产
    发表于 02-03 14:36

    高速光通信的理想选择:ONET8501T限幅阻放大器

    高速光通信的理想选择:ONET8501T限幅阻放大器 在高速光通信领域,一款性能卓越的限幅阻放大器对于确保信号的高质量传输至关重要。今天
    的头像 发表于 12-26 10:15 449次阅读

    ONET8521T:高速限幅阻放大器的卓越之选

    ONET8521T:高速限幅阻放大器的卓越之选 在高速光通信领域,一款性能出色的阻放大器对于确保信号的准确传输至关重要。今天,我们就来深
    的头像 发表于 12-24 10:15 379次阅读

    为什么高速信号链路 = 芯片 + PCB + 极细同轴线束三者匹配?

    高速信号链路的性能,不取决于单一环节,而是“芯片 + PCB + 极细同轴线束”三者的整体匹配;芯片是信号的源,PCB
    的头像 发表于 11-03 18:48 1824次阅读
    为什么<b class='flag-5'>高速</b><b class='flag-5'>信号</b>链路 = 芯片 + <b class='flag-5'>PCB</b> + 极细同轴线束三者匹配?

    手机板 layout 走线分割问题

    初学习layout时,都在说信号线不可分割,但是在工作为了成本不能分割似乎也非绝对。 在后
    发表于 09-16 14:56

    凡亿Allegro Skill布线功能-检查分割

    能会导致设计的缺陷和问题。为了克服这一挑战,可以利用凡亿skill的“检查分割”命令。这个工具能够帮助设计者快速而准确地识别出高速
    的头像 发表于 06-19 11:50 2455次阅读
    凡亿Allegro Skill布线功能-检查<b class='flag-5'>跨</b><b class='flag-5'>分割</b>

    高速信号线沟对眼图抖动的影响分析

    今天讲一下高速信号线沟对眼图抖动的影响。Chrent高速信号沟及
    的头像 发表于 06-04 17:32 978次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>信号</b>线<b class='flag-5'>跨</b>沟对眼图抖动的影响分析

    高频高速PCB测试解决方案

    高频高速PCB广泛应用于AI、高速通信、数据中心和消费电子等领域。其性能的稳定性和可靠性决定了整个系统的信号完整性和运行效率。高速
    的头像 发表于 05-20 09:13 2055次阅读
    高频<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>测试解决方案

    PCB设计如何用电源去耦电容改善高速信号质量

    高速先生成员--姜杰 大家都知道,信号的最佳回流路径是GND:对于走线而言,我们希望能参考GND平面;对于信号管脚,我们希望GND管脚伴随;对于BGA区域的
    发表于 05-19 14:28

    PCB设计如何用电源去耦电容改善高速信号质量

    PCB设计电源去耦电容改善高速信号质量?!What?Why? How?
    的头像 发表于 05-19 14:27 933次阅读
    <b class='flag-5'>PCB</b>设计如何用电源去耦电容改善<b class='flag-5'>高速</b><b class='flag-5'>信号</b>质量

    PCB设计仿真,“缝合电容”我怎么可能不知道

    。 案例1: 相信很多人都遇到走线分割地平面的情况,例如下面的模型所展示的: 大家都知道分割肯定对信号有影响了,那你们能想到的优化方
    发表于 04-28 15:44