0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速PCB中的信号回流及跨分割是怎样的

PCB线路板打样 来源:pcb论坛 作者:pcb论坛 2020-03-28 11:06 次阅读

这里简单构造了一个“场景”,结合下图介绍一下地回流和电源回流以及一些跨分割问题。为方便作图,把层间距放大。

IC1为信号输出端,IC2为信号输入端(为简化PCB模型w ww.pcblx.com,假定接收端内含下接电阻)第三层为地层。IC1和IC2的地均来自于第三层地层面。顶层右上角为一块电源平面,接到电源正极。C1和C2分别为IC1、IC2的退耦电容。图上所示的芯片的电源和地脚均为发、收信号端的供电电源和地。

在低频时,如果S1端输出高电平,整个电流回路是电源经导线接到VCC电源平面,然后经橙色路径进入IC1,然后从S1端出来,沿第二层的导线经R1端进入IC2,然后进入GND层,经红色路径回到电源负极。

但在高频时,PCB所呈现的分布特性会对信号产生很大影响。我们常说的地回流就是高频信号中经常要遇到的一个问题。当S1到R1的信号线中有增大的电流时,外部的磁场变化很快,会使附近的导体感应出一个反向的电流。如果第三层的地平面是完整的地平面的话,那么会在地平面上会有一个蓝色虚线标示的电流;如果TOP层有一个完整的电源平面的话,也会在顶层有一个沿蓝色虚线的回流。此时信号回路有最小的电流回路,向外辐射的能量最小,耦合外部信号的能力也最小。(高频时的趋肤效应也是向外辐射能量最小,原理是一样的。)由于高频信号电平和电流变化都很快,但是变化周期短,需要的能量并不是很大,所以芯片是和离芯片最近的退耦电容取电的。当C1足够大,而且反应又足够快 (有很低的ESR值,通常用瓷片电容。瓷片电容的ESR远低于钽电容。),位于顶层的橙色路径和位于GND层的红色路径可以看成是不存在的(存在一个和整板供电对应的电流,但不是与图示信号对应的电流)。

因此,按图中构造的环境,电流的整个通路是:由C1的正极-》IC1的VCC-》S1-》L2信号线-》R1-》IC2的 GND-》过孔-》GND层的黄色路径-》过孔-》电容负极。可以看到,电流的垂直方向有一个棕色的等效电流,中间会感应出磁场,同时,这个环面也能很容易的耦合到外来的干扰。如果和图中信号为一条时钟信号,并行有一组8bit的数据线,由同一芯片的同一电源供电,电流回流途径是相同的。如果数据线电平同时同向翻转的话,会使时钟上感应一个很大的反向电流,如果时钟线没有良好的匹配的话,这个串扰足以对时钟信号产生致命影响。这种串扰的强度不是和干扰源的高低电平的绝对值成正比,而是和干扰源的电流变化速率成正比,对于一个纯阻性的负载来说,串扰电流正比于dI/dt=dV /(T10%-90%*R)。式中的dI/dt (电流变化速率)、dV(干扰源的摆幅)和R(干扰源负载)都是指干扰源的参数(如果是容性负载的话,dI/dt是与T10%-90%的平方成反比的。)。从式中可以看出,低速的信号未必比高速信号的串扰小。也就是我们说的:1kHZ的信号未必是低速信号,要综合考虑沿的情况。对于沿很陡的信号,是包含很多谐波成分的,在各倍频点都有很大的振幅。因此,在选器件的时候也要注意一下,不要一味选开关速度快的芯片,不仅成本高,还会增加串扰以及EMC问题。

任何相邻的电源层或其它的平面,只要在信号两端有合适的电容提供一个到GND的低电抗通路,那么这个平面就可以作为这个信号的回流平面。在平常的应用中,收发对应的芯片IO电源往往是一致的,而且各自的电源与地之间一般都有0.01-0.1uF的退耦电容,而这些电容也恰恰在信号的两端,所以该电源平面的回流效果是仅次于地平面的。而借用其他的电源平面做回流的话,往往不会在信号两端有到地的低电抗通路。这样,在相邻平面感应出的电流就会寻找最近的电容回到地。如果这个“最近的电容”离始端或终端很远的话,这个回流也要经过“长途跋涉”才能形成一个完整的回流通路,而这个通路也是相邻信号的回流通路,这个相同的回流通路和共地干扰的效果是一样的,等效为信号之间的串扰。

对于一些无法避免的跨电源分割的情况,可以在跨分割的地方跨接电容或RC串联构成的高通滤波器(如10欧电阻串680p电容,具体的值要依自己的信号类型而定,即要提供高频回流通路,又要隔离相互平面间的低频串扰)。这样可能会涉及到在电源平面之间加电容的问题,似乎有点滑稽,但肯定是有效的。如果一些规范上不允许的话,可以在分割处两平面分别引电容到地。

对于借用其它平面做回流的情况,最好能在信号两端适当增加几个小电容到地,提供一个回流通路。但这种做法往往难以实现。因为终端附近的表层空间大多都给匹配电阻和芯片的退耦电容占据了。

责任编辑:Ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4223

    文章

    22478

    浏览量

    385913
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    42580
收藏 人收藏

    评论

    相关推荐

    高速PCB信号走线的九大规则分别是什么?

    高速PCB 设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成 EMI 的泄漏。
    的头像 发表于 01-10 16:03 485次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b><b class='flag-5'>信号</b>走线的九大规则分别是什么?

    PCB信号分割线需要怎么处理?

    PCB设计过程中,电源平面的分割或者是地平面的分割,会导致平面的不完整,这样信号走线的时候,它的参考平面就会出现从一个电源面跨接到另一个电源面,这种现象我们就叫做
    发表于 01-10 15:28 351次阅读
    <b class='flag-5'>PCB</b><b class='flag-5'>信号</b>跨<b class='flag-5'>分割</b>线需要怎么处理?

    高速PCB信号走线的九大规则

    由于 PCB 板的密度越来越高,许多 PCB LAYOUT 工程师在走线的过程中,较容易出现一种失误,即时钟信号高速信号网络,在多层的
    发表于 01-08 15:33 276次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b><b class='flag-5'>信号</b>走线的九大规则

    PCB设计信号线跨分割会有什么影响

    我们PCB中的信号都是阻抗线,是有参考的平面层。但是由于PCB设计过程中,电源平面的分割或者是地平面的分割,会导致平面的不完整,这样,
    发表于 01-03 15:12 361次阅读
    <b class='flag-5'>PCB</b>设计<b class='flag-5'>信号</b>线跨<b class='flag-5'>分割</b>会有什么影响

    pcb回流焊工作原理 如何避免PCB板由于回流焊而弯曲和翘曲呢?

    pcb回流焊工作原理 如何避免PCB板由于回流焊而弯曲和翘曲呢? PCB回流焊是一种常见的电子组
    的头像 发表于 12-21 13:59 459次阅读

    pcb的电源回流讲解方法

    电源回流PCB设计中的一个重要问题,特别是在高速电路设计中尤为重要。为了确保电源回流的良好表现,设计师需要采取一系列的方法和策略。本文将通过详尽、详实、细致的方式,介绍
    的头像 发表于 12-20 15:57 683次阅读

    理解锡膏的回流过程 怎样设定锡膏回流温度曲线

    当锡膏至于一个加热的环境中,锡膏回流分为五个阶段,本文主要讲解锡膏的回流过程和怎样设定锡膏回流温度曲线两个阶段。
    的头像 发表于 12-08 09:52 584次阅读
    理解锡膏的<b class='flag-5'>回流</b>过程 <b class='flag-5'>怎样</b>设定锡膏<b class='flag-5'>回流</b>温度曲线

    高速电路设计中,如何应对PCB设计中信号线的跨分割

    ,它的参考平面就会出现从一个电源面跨接到另一个电源面,这种现象我们就叫做信号分割。 跨分割现象示意图 跨分割,对于低速信号可能没有什么关系
    的头像 发表于 12-04 10:26 343次阅读
    在<b class='flag-5'>高速</b>电路设计中,如何应对<b class='flag-5'>PCB</b>设计中<b class='flag-5'>信号</b>线的跨<b class='flag-5'>分割</b>

    什么是信号回流路径?

    ,对正常的信号传输和系统性能产生不良影响。 信号回流路径是一个普遍存在的问题,尤其在高速电子设备中更为突出。信号
    的头像 发表于 11-24 14:44 852次阅读

    高速信号pcb设计中的布局

    可以很好的决定布线的走向和结构,电源与地之间的分割,以及电磁干扰和噪声的控制。 不过在理解高速PCB设计前,需要知道什么是高速信号。 一般如
    的头像 发表于 11-06 10:04 418次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>信号</b><b class='flag-5'>pcb</b>设计中的布局

    高速PCB中的信号回流及跨分割

     在低频时,如果S1端输出高电平,整个电流回路是电源经导线接到VCC电源平面,然后经橙色路径进入IC1,然后从S1端出来,沿第二层的导线经R1端进入IC2,然后进入GND层,经红色路径回到电源负极。
    发表于 10-16 15:18 345次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>中的<b class='flag-5'>信号</b><b class='flag-5'>回流</b>及跨<b class='flag-5'>分割</b>

    PCB设计中跨分割辐射机理

      高频下信号会镜像回流,但是由于有分割,导致信号不能镜像回流信号
    的头像 发表于 10-01 17:33 355次阅读
    <b class='flag-5'>PCB</b>设计中跨<b class='flag-5'>分割</b>辐射机理

    pcb高速信号知识科普

    PCB高速信号在当今的一个pcb设计中显然已成为主流,一名优秀的PCB工程师,除了在实战项目慢慢积累设计
    的头像 发表于 09-15 10:19 806次阅读

    pcb上的高速信号需要仿真串扰吗

    pcb上的高速信号需要仿真串扰吗  在数字电子产品中,高速信号被广泛应用于芯片内部和芯片间的数据传输。这些
    的头像 发表于 09-05 15:42 519次阅读

    PCB设计中的高速信号传输优化技巧

    在现代电子设计中,高速信号的传输已成为不可避免的需求。高速信号传输的成功与否,直接影响整个电子系统的性能和稳定性。因此,PCB设计中的
    的头像 发表于 05-08 09:48 1209次阅读