电子发烧友App

硬声App

扫码添加小助手

加入工程师交流群

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>可编程逻辑>FPGA/ASIC技术>基于FPGA的卷积码译码器的方案

基于FPGA的卷积码译码器的方案

12下一页全文

本文导航

收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐
热点推荐

卷积码的约束长度是多少?如何计算?

卷积码将k个信息比特编成n个比特,但k和n通常很小,特别适合以串行形式进行传输,时延小。
2018-08-21 09:36:4016754

FPGA卷积码的提问

请问各位大神,我想问一下用FPGA卷积码有什么注意的地方?
2015-04-07 12:57:40

卷积码在光正交频分复用系统中的应用

【作者】:王中鹏;陈林;曹子峥;董泽;【来源】:《光电子.激光》2010年03期【摘要】:将卷积码成功地应用到直接检测的光正交频分复用(OFDM)光纤传输实验系统。实验中,产生了2 Gb/s
2010-04-23 11:30:18

译码器定义

译码器1. 译码器定义译码器是一种用以检测输入位()的特定组合是否存在,并以特定的输出电平来指示这种特定的存在的数字电路。——《数字电子技术基础系统方法》译码器的功能是将具有特定含义的二进制
2021-12-07 09:37:27

EVMC6474中VCP译码问题请教

各位专家大侠,我现在在做LTE的PBCH的译码,编码是采用的咬尾卷积码,输入信号长度为40,码率为1/3,约束长度为7,编码时,寄存的初始状态放的是输入序列的最后6位信息,最终输出为120比特
2018-06-21 05:05:53

什么是卷积码? 什么是卷积码的约束长度?

什么是卷积码分组是把k 个信息元编成n 个码元的码字,每个码字的n ? k 个校验位仅与本码字的k 个信息元有关,而与其他码字无关。为了达到一定的纠错能力和编码效率,分组的码长一般都比较大。编译码
2008-05-30 16:06:52

什么是Turbo 的迭代译码算法?当前Turbo译码算法有哪些?有哪些形式的Turbo

BCJR 算法做了一定修正,对 α 和β 作归一化。对约束长度为N 的卷积码,每一分量,使似然加法完全变成求最大值运算,则得到MAX-LOG-MAP 算法。它大大降低了存储量和计算复杂度,而译码性能仅恶化
2008-05-30 16:24:49

什么是串行级联?什么是乘积

。由此可见,级联适用于组合信道。由于内码译码器的错误往往是连续出现的,一般在内外编码之间需要一个交织,接收端也相应地增加反交织。级联的组合方式很多,如外码采用RS ,内码用二进制分组卷积码
2008-05-30 16:16:10

什么是硬判决和软判决Viterbi 译码算法 ?

Viterbi 译码算法可以简单概括为“相加-比较-保留”,译码器运行是前向的、无反馈的,实现过程并不复杂。我们来分析Viterbi 算法的复杂度: (n, k, N) 卷积码的状态数为 条幸存
2008-05-30 16:11:37

信道编译码电路设计

请问各路大神有没有基于multisim的线性分组 循环 卷积码的编译码电路图啊,在这里谢过你们了
2015-04-23 17:56:37

地面数字电视传输技术-在线教程五(26-34)

译码算法可以简单概括为“相加-比较-保留”,译码器运行是前向的、无反馈的,实现过程并不复杂。我们来分析Viterbi 算法的复杂度: (n, k, N) 卷积码的状态数为2k (N?1) ,对每一时
2008-05-28 15:03:31

基于FPGA的Viterbi译码器算法该怎么优化?

由于卷积码优良的性能,被广泛应用于深空通信、卫星通信和2G、3G移动通信中。卷积码有三种译码方法:门限译码、概率译码和Viterbi算法,其中Viterbi算法是一种基于网格图的最大似然译码算法,是卷积码的最佳译码方式,具有效率高、速度快等优点。
2019-11-01 08:05:38

基于IP核的Viterbi译码器实现

【摘要】:Viterbi译码器在通信系统中应用非常普遍,针对采用DSP只能进行相对较低速率的Vit-erbi译码的问题,人们开始采用FPGA实现高速率Viterbi译码。本文首先简单描述了
2010-04-26 16:08:39

大佬们,问一下用FPGA实现卷积码编解码的难度,毕设选了这个

求助!大佬们,问一下用FPGA实现卷积码编解码的难度。
2023-10-16 23:26:26

大围数QC_LDPC译码器该怎么设计?

LDPC是近年来发展较快且日趋成熟的一种信道编码方案,因其具有的优越性能和实用价值而被人们认知,但由于随机结构的LDPC译码器硬件实现较为复杂,具有的准循环特性QC_LDPC已成为IEEE802.11n(WiFi)、IEEE802.16e(WiMAX)、(DVB—S2)等众多标准的信道编码方案
2019-09-30 07:19:45

如何利用VHDL实现线性分组译码器的设计?

如何利用VHDL实现线性分组译码器的设计?
2021-04-28 06:41:40

如何设计基于FPGA卷积码译码器

由于卷积码具有较好的纠错性能,因而在通信系统中被广泛使用。采用硬件描述语言VerilogHDL或VHDL和FPGA(FieldProgrammableGateArray——现场可编程门阵列)进行数字通信系统设计,可在集成度、可靠性和灵活性等方面达到比较满意的效果。
2019-10-14 06:02:23

怎么利用VHDL语言实现卷积码编解码的设计

如何使用VHDL语言设计卷积码编解码
2021-04-29 06:39:03

怎么实现BCH译码器FPGA硬件设计?

本文通过对长BCH优化方法的研究与讨论,针对标准中二进制BCH的特性,设计了实现该译码器FPGA硬件结构。
2021-06-15 09:23:27

怎么实现DTMB标准BCH译码器设计?

BCH是目前最为常用的纠错码之一,我国的数字电视广播地面传输标准DTMB也使用了缩短的BCH作为前向纠错编码的外码。针对该BCH的特点,采用BM译码算法,设计了一种实时译码器。与其它设计方案
2021-05-25 07:04:32

怎么实现RS编译码器的设计?

本文研究了RS的实现方法,并基于Xilinx的FPGA芯片Spartan-6 XC6SLX45完成了RS编译码器的设计,同时对其进行了仿真和在线调试,并给出了功能仿真图和测试结果。时序仿真结果表明,该编译码器能实现预期功能。
2021-06-21 06:23:53

急求基于FPGA的Turbo译码器各模块实现的 VHDL或verilog HDL程序

基于FPGA的Turbo译码器各模块实现的 VHDL或verilog HDL程序。急求啊谢谢大神啦!!
2015-06-08 22:45:24

截短Reed-Solomon译码器FPGA实现

截短Reed-Solomon译码器FPGA实现提出了一种改进的BM算法,并在此基础上提出了一种大量采用并行结构的截短RS译码器的实现方式。验证表明,该算法能显著提高基于FPGA的RS译码器
2009-09-19 09:39:43

截短Reed_Solomon译码器FPGA实现

截短Reed_Solomon译码器FPGA实现提 出 了 一 种 改 进 的 算 法 并 在 此 基 础 上 提 出 了 一 种 大 量 采 用 并 行 结 构 的 截 短 的 实
2012-08-11 15:50:06

毕业设计 基于EDA的CMI编码译码器的设计

毕业设计 基于EDA的CMI编码译码器的设计,共20页,7505字  摘要   CMI是一种应用于PCM四次群和光纤传输系统中的常用线路型,它具有码变换设备简单、便于时钟提取、有一定的纠错能力
2009-03-25 13:19:20

突发通信中的Turbo译码算法的FPGA实现

Turbo编码FPGA实现Turbo译码器FPGA实现Turbo译码器的性能有哪些?
2021-05-07 06:06:23

LDPC与RS的联合迭代译码

针对LDPC与RS的串行级联结构,提出了一种基于Chase的联合迭代译码方法。软入软出的RS译码器与LDPC译码器之间经过多次信息传递,性能可以逼近最大似然译码。模拟结果显示:
2009-05-12 21:47:2522

基于FPGA 的(3,6)LDPC 并行译码器设计与实现

本文基于Altera的FPGA(StatixⅡ-EP2S30F484C3)架构,实现了码率为1/2,帧长为1008bits的规则(3,6)LDPC译码器。所采用的最小-和算法相对于传统的和-积算法在不损失译码性能的前提下,
2009-06-06 14:12:2031

一种基于序列译码的快速相关攻击算法

快速相关攻击是一种重要的序列密码分析方法。该文提出一种基于卷积码的序列译码的快速相关攻击算法,首先利用特殊的校验方程将线性分组转化为低码率卷积码,然后用卷积码
2009-06-17 07:47:4815

基于CPLD的卷积码编解码的设计

卷积码是一种性能优良的差错控制编码。本文阐述了卷积码编解码的基本工作原理,在MAX+PLUS2 软件平台上,给出了利用复杂可编程逻辑器件设计的(2,1,6)卷积码编解码电路
2009-08-10 08:39:0624

高码率LDPC译码器的优化设计与实现

本文以CCSDS 推荐的7/8 码率LDPC 为例,提出了一种适于高码率LDPC 译码器的硬件结构优化方法。高码率的LDPC 通常也伴随着行重与列重的比例较高的问题。本方法是在拆分校验矩
2009-11-25 15:21:2526

EDA卷积码编解码实现技术

EDA卷积码编解码实现技术针对某扩频通信系统数据纠错编码的需要, 构造并分析了(2 , 1 , 6) 卷积码编解码的基本工作原理, 提出了基于MAX + plus Ⅱ开发平台的(2 , 1 ,
2009-12-05 16:17:420

卷积码的Viterbi高速译码方案

本文探讨了无线通信中广泛涉及的差错控制问题,介绍了卷积码的编译码原理。提出了一种卷积码编码,及其高速Viterbi 译码的实现方案,对译码的各个组成部分作了分析,并在FP
2010-01-06 15:06:5913

迭代译码的级联Reed-Solomon乘积卷积码

提出用Reed Solomon(RS)乘积作为外码,卷积码作为内码的级联方案并且内外码间用Congruential 向量生成的交织图案对RS 符号进行重排列。对此级联采用的迭代译码基于成员的软
2010-02-10 11:09:3010

卷积码的Viterbi高速译码方案

本文探讨了无线通信中广泛涉及的差错控制问题,介绍了卷积码的编译码原理。提出了一种卷积码编码,及其高速Viterbi译码的实现方案,对译码的各个组成部分作了分析,并在FPGA中实现
2010-07-21 17:20:0422

基于OCDMA的新型卷积码译码方案

对光码分多址(OCDMA)的误码特性和卷积码进行研究,根据两者的特点提出了一种新的基于OCDMA多址干扰信道模型的卷积码译码方法。针对这种新型卷积码译码方法的抗误码性和译
2010-08-26 16:40:2217

LTE标准下Turbo译码器的集成设计

针对固定码长Turbo适应性差的缺点,以LTE为应用背景,提出了一种帧长可配置的Turbo编译码器FPGA实现方案。该设计可以依据具体的信道环境和速率要求调节信息帧长,平衡译码
2010-11-11 16:07:5926

译码器

译码器 译码是编码的逆过程,即将某个二进制翻译成电路的某种状态。实现译码操作的电路称为译码器
2008-09-27 12:59:0614199

4511译码器

CD4511是一个用于驱动共阴极 LED (数码管)显示的 BCD —七段译码器,特点如下: 具有BCD转换、消隐和锁存控制
2008-09-27 13:18:1278575

数码译码器的应用

数码译码器的应用:译码器课件ppt
2008-12-17 14:31:201215

显示译码器的应用

显示译码器的应用:
2008-12-17 14:35:061511

译码器/数据分配器

译码器/数据分配器 一、译码器的定义及功能   译码是编码的逆过程,它的功能是将具有特定含义的二进制进行辨别,并转换成控制
2009-04-07 10:22:5318412

译码器的定义及功能

译码器的定义及功能   译码是编码的逆过程,它的功能是将具有特定含义的二进制进行辨别,并转换成控制信号,具有译码功能的逻辑电路称为译码器
2009-04-07 10:23:4220653

集成电路译码器

集成电路译码器 1.74138集成译码器   上图为常用的集成译码器74138,其功
2009-04-07 10:24:179766

译码器,译码器是什么意思

译码器,译码器是什么意思 译码器是组合逻辑电路的一个重要的器件,其可以分为:变量译码和显示译码两类。  变量译码
2010-03-08 16:32:185784

卷积码/Viterbi译码,卷积码/Viterbi译码是什么

卷积码/Viterbi译码,卷积码/Viterbi译码是什么意思 卷积码在一个二进制分组(n,k)当中,包含k个信息位,组长度为n,每个组的(
2010-03-18 14:09:212453

卷积码,卷积码是什么意思

卷积码,卷积码是什么意思 卷积码在一个二进制分组(n,k)当中,包含k个信息位,组长度为n,每个组的(n-k)个校验位仅与本组的k个信息
2010-03-19 16:46:242200

卷积码,什么是卷积码

卷积码,什么是卷积码 卷积码在一个二进制分组(n,k)当中,包含k个信息位,组长度为n,每个组的(n-k)个校验位仅与本组的k个信息位
2010-04-03 12:11:067611

短帧Turbo译码器FPGA实现

  Turbo虽然具有优异的译码性能,但是由于其译码复杂度高,译码延时大等问题,严重制约了Turbo在高速通信系统中的应用。因此,如何设计一个简单有效的译码器是目前Turb
2010-11-25 10:10:262375

WIMAX LDPC译码器FPGA实现

本文设计实现了一种支持WIMAX标准的码长、码率可配置LDPC译码器,通过设计一种基于串行工作模式的运算单元,实现了对该标准中所有码率的支持
2011-06-08 09:52:172537

LTE中Tail-biting卷积码译码器设计

本文设计的译码器,利用Tail-biting卷积码的循环特性,采用固定延迟的算法与维特比算法结合,在FPGA上实现和验证,能达到135.78 MHz时钟
2011-08-05 11:57:375423

基于Viterbi算法的卷积码性能分析

本文主要对卷积码编码和Viterbi译码进行MATLAB实现,并在此基础上分析移位寄存对纠错能力的影响。论文首先根据MATLAB的存储特点及函数特征,主要介绍卷积编码的原理,同时给出MA
2012-01-13 16:56:5739

通信系统中Viterbi译码的Matlab仿真与实现

文中提出的卷积码译码Matlab仿真方案,旨在用Viterbi译码实现对卷积码译码的功能。仿真结果表明,维特比是一种良好的译码方式。
2012-03-22 17:21:1158

基于FPGA的高速RS编译码器实现

本文介绍了 RS[ 255, 223 ]编译码器FPGA设计和基于线形反馈移位寄存的编码设计 , 以及由伴随式计算、关键方程求解、钱氏搜索、Forney算法等功能模块组成的译码器。为了实现简单
2012-05-22 10:43:4045

基于FPGA的RS译码器的设计

介绍了符合CCSDS标准的RS(255,223)译码器的硬件实现结构。译码器采用8位并行时域译码算法,主要包括了修正后的无逆BM迭代译码算法,钱搜索算法和Forney算法。采用了三级流水线结构实现
2013-01-25 16:43:4668

截短Reed_Solomon译码器FPGA实现

截短Reed_Solomon译码器FPGA实现
2016-05-11 11:30:1911

水声OFDM系统中卷积码译码设计方案解析

编码与交织相结合的时频编码方案进行错误纠正[1]。在水声通信中,纠错编码是不可或缺的技术之一。 目前通常采用的编码方案卷积码、Turbo和LDPC等。后两者具有接近香农限的性质,在水声OFDM系统中都表现出很好的纠错特
2017-10-30 11:00:322

基于RS译码器设计和仿真

为了解决在RS译码中存在的译码过程复杂、译码速度慢和专用译码器价格高等问题,以RS(255,239)为例,采用了基于改进的无求逆运算的Berlekamp-Massey( BM)迭代算法。结合FP
2017-11-07 15:27:0615

基于FPGA的全新DSC并行译码器设计及理论

量化位数。然后基于该算法和这3个参数设计了一种全新的、高速部分并行的DSC译码器。该译码器最大限度地实现了译码效率、译码复杂度、FPGA资源利用率之间的平衡,并在Xilinx XC7VX485T芯片上实现了该译码器,其吞吐率可达197 Mb/s。
2017-11-16 12:59:013910

基于FPGA 的LDPC 译码器联合设计

该文通过对低密度校验(LDPC)的编译码过程进行分析,提出了一种基于FPGA 的LDPC 译码器联合设计方法,该方法使编码译码器共用同一校验计算电路和复用相同的RAM 存储块,有效减少
2017-11-22 07:34:015141

关于基于Xilinx FPGA 的高速Viterbi回溯译码器的性能分析和应用介绍

新一代移动通信系统目前主要采用多载波传输技术, 基带传输速率较3G 有很大提高, 一般要求业务速率能达到30 Mb/ s 以上。约束长度卷积码以及Viterbi译码器由于其性能和实现的优点, 在
2019-10-06 10:16:003521

关于基于FPGA卷积译码器的设计与实现分析

卷积码是Elias在1955年最早提出的,稍后,Wozencraft在1957年提出了一种有效译码方法,即序列译码。Massey在1963年提出了一种性能稍差,但比较实用的门限译码方法,由于这一实用性进展使卷积码从理论走向实用。
2019-10-06 09:59:001749

基于VHDL语言并选用FPGA设计了一个卷积码编码

采用差错控制编码等信道编码技术,使误码率进一步降低。卷积码是深度空间通信系统和无线通信系统中常用的一种差错控制编码。在编码过程,卷积码充分利用了各码字之间的相关性。
2017-11-24 15:44:012623

译码器的逻辑功能_译码器的作用及工作原理

本文首先介绍了译码器的定义与译码器的分类,其次介绍了译码器的作用和译码器的工作原理,最后介绍了译码器的逻辑功能。
2018-02-08 14:04:06117883

译码器的分类和应用

本文主要介绍了译码器的分类和应用。译码器指的是具有译码功能的逻辑电路,译码是编码的逆过程,它能将二进制代码翻译成代表某一特定含义的信号(即电路的某种状态),以表示其原来的含义。译码器可以分为:变量
2018-04-04 11:51:1246150

卷积码编码怎么画 浅谈卷积码编码设计

卷积码拥有良好的纠错性能,是一种被广泛应用于移动通信的信道编码系统。
2018-08-20 15:30:5515224

卷积码状态图怎么画 卷积编码状态图画法

卷积码,将k个信息比特编成n个比特,但k和n通常很小,特别适合以串行形式进行传输,时延小。
2018-08-20 16:42:2029636

基于 Vertibi算法的卷积码解码设计实现

在信道编码研究的初期,人们探索、研究出各种各样的编码构造方法,其中包括卷积码
2018-08-20 17:26:265543

卷积编码之维特比译码介绍 浅析卷积码之应用

以(n,k,m)来描述卷积码,其中k为每次输入到卷积编码的bit数,n为每个k元组码字对应的卷积码输出n元组码字,m为编码存储度,也就是卷积编码的k元组的级数,称m+1= K为编码约束度m称为约束长度。
2018-08-21 09:56:134329

卷积码编码译码程序仿真程序 卷积码应用详解

卷积码是一种差错控制编码,由P.Elias于1955年发明。因为数据与二进制多项式滑动相关故称卷积码
2018-08-21 10:34:424486

采用卷积编码的原因和优势 浅析卷积码之特点

卷积码的编码过程中,对输入信息比特进行分组编码,每个组的编码输出比特不仅与该分组的信息比特有关,还与前面时刻的其他分组的信息比特有关。
2018-08-21 10:51:2415700

分组卷积码的区别 详解分组卷积码

卷积码是1955年由Elias等人提出的,是一种非常有前途的编码方法。
2018-08-21 11:07:2531198

FPGA上实现咬尾卷积码的最优算法设计

自1955年Elias发明卷积码以来,卷积码作为一种高效的信道编码已被用在许多现代通信系统中。卷积码分为零比特卷积码(Zero Tail CC,简称ZTCC)和咬尾卷积码(Tail Biting
2019-05-03 09:00:006448

卷积码编码和维特比译码的原理、性能与仿真分析

卷积码的编码是由一个有k位输入、n位输出,且具有m位移位寄存构成的有限状态的有记忆系统,通常称它为时序网络。编码的整体约束长度为v,是所有k个移位寄存的长度之和。具有这样的编码卷积码称作
2018-11-14 08:10:0014130

通过采用FPGA器件设计一个Viterbi译码器

卷积码是广泛应用于卫星通信、无线通信等各种通信系统的信道编码方式。Viterbi算法是一种最大似然译码算法。在的约束度较小时,它比其它概率译码算法效率更高、速度更快,译码器的硬件结构比较简单。随着
2019-04-24 08:29:003644

FPGA中基于VB译码算法实现HDTV收缩卷积码的解码

在HDTV 地面广播COFDM系统中,所用内码为收缩卷积码,除1/2主码率外,还有2/3。3/4、5/6、7/8率的卷积编码。在实际的传输信道中,噪声一般是加性高斯白噪声(AWGN),输入AWGN
2019-07-11 08:01:004031

基于XC6SLX16-2CSG-324型FPGA实现Viterbi译码器的设计

记(n0,k0,m)为卷积码编码,该编码共有2k0×m个状态,Viterbi译码器必须具备同样的2k0×m个状态发生,且每个状态必须有一个存储路径度量值的存储和一个存储幸存路径信息的存储,所以Viterbi译码器的复杂度呈2k0×m指数增长。
2020-07-15 20:53:512058

采用可编程逻辑器件的译码器优化实现方案

,是卷积码的最佳译码方式,具有效率高、速度快等优点。从工程应用角度看,对Viterbi译码器的性能评价指标主要有译码速度、处理时延和资源占用等。本文通过对Viterbi译码算法及卷积码编码网格图特点的分析
2020-08-11 17:41:231390

使用FPGA实现800Mbps准循环LDPC译码器的详细资料说明

为块准循环结构,从而能够并行化处理译码算法的行与列操作。使用这个架构,我们在Xilinx Virtex-5 LX330 FPGA上实现了(8176,7154)有限几何LDPC译码器,在15次迭代的条件下其译码吞吐量达到800Mbps。
2021-01-22 15:08:399

如何使用FPGA实现结构化LDPC的高速编译码器

结构化LDPC可进行相应扩展通过对编译码算法,优化编译码结构进行调整,降低了编译码嚣硬件实现中的关键路径迟延,并采用Xilinx公司的Virtex一4 VLX80 FPGA芯片实现了一个码长10 240,码率1/2的非正则结构化LDPC编码译码器。实现结果表明:该编码信息吞吐量为1.878 Gb/
2021-03-26 15:58:0012

如何使用FPGA实现跳频系统中的Turbo译码器

给出了跳频系统中 Turbo译码器FPGA( field programmable gate array)实现方案译码器采用了MaxLog-map译码算法和模块化的设计方法,可以对不同帧长
2021-04-01 11:21:465

深度解读VHDL语言的卷积码和Viterbi译码的实现

介绍并用VHDL语言实现了卷积编码和维特比译码。根据编码特征设计了一种具有针对性的简洁的维特比译码器结构,
2021-05-12 15:22:413214

基于FPGA的800Mbps准循环LDPC译码器

基于FPGA的800Mbps准循环LDPC译码器
2021-06-08 10:31:3126

回溯长度的大小对卷积码性能有影响吗?

之前提及回溯长度的概念!什么是回溯长度?它的大小对卷积码性能有影响吗?回溯长度有时候也叫回溯深度。首先要有回溯的概念!译码器中有个回溯判决单元,这是得到译码信息的核心单元,该单元会根据加比选单
2021-06-09 16:52:435545

关于Actel 的FPGA译码器的VHDL源代码

关于Actel 的FPGA译码器的VHDL源代码(通信电源技术期刊2020年第14期)-关于Actel 的FPGA译码器的VHDL源代码。适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈
2021-09-16 15:18:0111

单片机 什么是编码?什么是译码器

译码器1. 译码器定义译码器是一种用以检测输入位()的特定组合是否存在,并以特定的输出电平来指示这种特定的存在的数字电路。——《数字电子技术基础系统方法》译码器的功能是将具有特定含义的二进制
2021-11-24 12:21:029

卷积码编码及译码算法的基本原理

卷积码是一种信道纠错编码,在通信中具有广泛的应用。在发送端根据生成多项式进行卷积码编码,在接收端根据维特比(Viterbi)译码算法进行译码,能够有效抵抗信道噪声的影响,在误码率门限之下可以对传输过程中发生的突发错误进行纠错。
2022-04-28 15:02:1214741

FPGA之三八译码器

一听到三八译码器这个东西可能会感觉有点熟悉,其实在STC89C51系列单片机中,里面就有一个三八译码器,就是一开始的流水灯程序,LED0-7这八个LED!但是怎么在FPGA中实现三八译码器呢?其实很简单。
2023-04-26 15:38:213893

常见译码器工作原理介绍

译码器的逻辑功能是将每个输入的二进制代码译成对应的输出的高、低电平信号。常用的译码器电路有二进制译码器、二--进制译码器和显示译 译码为编码的逆过程。它将编码时赋予代码的含义“翻译”过来。实现
2023-04-26 15:39:408341

已全部加载完成