电子发烧友App

硬声App

扫码添加小助手

加入工程师交流群

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>嵌入式技术>在Zynq AP SoC设计中使用HLS IP(二)

在Zynq AP SoC设计中使用HLS IP(二)

12下一页全文
收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐
热点推荐

如何使用AMD Vitis HLS创建HLS IP

本文逐步演示了如何使用 AMD Vitis HLS 来创建一个 HLS IP,通过 AXI4 接口从存储器读取数据、执行简单的数学运算,然后将数据写回存储器。接着会在 AMD Vivado Design Suite 设计中使用此 HLS IP,并使用嵌入式 Vitis 应用控制此 HLS IP
2025-06-13 09:50:111447

如何有效解决Zynq-7000 AP SoC PS Efuse 设置的完整性加电/断电受到影响的问题

Zynq-7000 AP SoC 设计应该针对给 PS eFUSE 完整性造成的潜在影响进行评估。请参见以下部分,了解评估潜在影响的方法
2017-10-11 14:24:5512914

HLS中RTL无法导出IP核是为什么?

请教一下,我HLS里面要将以下程序生成IP核,C Synthesis已经做好了,但是export RTL的时候一直在运行 int sum_single(int A int B
2023-09-28 06:03:53

Zynq 7000 AP SoC处理器项目

大家好,我们是一群学生在Zynq 7000 AP SoC上做项目。我们已经提供了一个基本代码,OV7670摄像头可以捕获实时视频并将其发送到电路板。电路板直接在VGA屏幕上显示视频。内存缓冲区已用
2020-04-10 09:51:09

Zynq-7000 AP SoC CLG400 XC7Z010的有效机械性能是什么?

我正在寻找Zynq-7000 AP SoC CLG400 XC7Z010的有效模量,CTE和Tg。使用您的包装进行SIP的热机械建模需要此数据。我还想知道最大允许结温是多少。
2020-07-30 08:16:38

Zynq-7000 AP SoC是否具有真正的随机数发生器?

真随机数发生器安全解决方案中起着重要作用。真正的随机数发生器通常由平台支持,例如Exynos 5,OMAP 3,4 SoC系列和飞思卡尔i.MX53。我已经阅读了zynq-7000的TRM,但没有找到随机数生成器。 zynq真的不支持RNG吗?
2020-07-17 14:27:09

Zynq-7000 SoC提供 FPGA 资源

Z-701028K2.180Z-7014S65K3.8170Z-702085K4.9220表 1:Trenz Electronic 的 SoM 中使用的 Xilinx Zynq-7000 SoC(Z-7014S
2018-08-31 14:43:05

VIVADO HLS中运行C \ RTL协同仿真,为什么报告NA仅用于间隔

嗨,大家好,我有一个问题,VIVADO HLS 2017.1中运行C \ RTL协同仿真。我已成功运行2014和2016版本的代码。任何人都可以告诉我为什么报告NA仅用于间隔
2020-05-22 15:59:30

xradio_skylark_sdk中如何设置AP模式默认IP 地址呢

目前 SDK 中使用都是使用静态的方法去配置 AP 模式的 IP 地址、掩码、网关以及 DHCP 的地址池范围。若要修改,则需要到指定文件中修改。注意:若修改了 APIP 地址,需要确保
2021-12-29 07:02:48

EVAL-TPG-ZYNQ3

Zynq-7000 AP SoC ZC706 XC7Z045 Zynq®-7000 FPGA + MCU/MPU SoC 评估板
2024-03-14 20:42:29

RTOS怎么添加到ZYNQ SoC设计中?

可以选择一个实时版本。一个RTOS是您最好的选择,如果你是工业,军事,航空航天或在响应时间和可靠的性能要求,以防止生命或伤亡的,或者实现严格的绩效目标等具有挑战性的环境中使用的SoC ZYNQ
2019-10-23 07:44:24

Vivado HLS视频库加速Zynq-7000 All Programmable SoC OpenCV应用

Vivado HLS视频库加速Zynq-7000 All Programmable SoC OpenCV应用加入赛灵思免费在线研讨会,了解如何在Zynq®-7000 All Programmable
2013-12-30 16:09:34

Xilinx Zynq-7000SOC的相关资料推荐

CPUCPU为Xilinx Zynq-7000SOC,兼容XC7Z035/XC7Z045/XC7Z100,平台升级能力强,以下为Xilinx Zynq-7000特性参数:TLZ7xH-EasyEVM
2022-01-03 07:50:21

vivado HLS启用自定义IP中断怎么办?

你好,我如何启用自定义IP的中断。我使用vivado HLS生成了IP。中断线连接到ZYNQ的中断端口。以下是设备树{amba_pl:amba_pl {#address-cells
2020-05-01 16:46:48

【正点原子FPGA连载】第章LED闪烁实验-领航者ZYNQHLS 开发指南

就是加速开发的周期。加速策略可以从两个方面考虑:(一)设计的重用和()抽象层次的提升。Xilinx Vivado开发套件中的IP集成功能可以实现设计的重用,而Vivado HLS工具则能够实现对高层次
2020-10-10 16:48:25

【正点原子FPGA连载】第一章HLS简介-领航者ZYNQHLS 开发指南

Vivado HLS中可以使用三种语言进行设计开发,分别是 C、C++ 和 SystemC。其中C语言是一种非常通用的面向过程的编程语言,我们《正点原子ZYNQ嵌入式开发指南》中均是使用C语言进行
2020-10-10 16:44:42

【正点原子FPGA连载】第三章按键控制LED实验-领航者ZYNQHLS 开发指南

IP核。本章我们通过按键控制LED实验,来学习如何使用Vivado HLS工具生成一个带有输入和输出接口的IP核,并学习Vivado HLS工具仿真平台的使用,以及Vivado中对综合结果进行验证
2020-10-10 16:54:25

【正点原子FPGA连载】第五章彩条显示实验-领航者ZYNQHLS 开发指南

对设计出来的IP核进行验证。5.3HLS设计我们电脑中的“F:\ZYNQ\High_Level_Synthesis”目录下新建一个名为lcd_rgb_colorbar的文件夹,作为本次实验的工程目录。然后
2020-10-13 16:56:47

【正点原子FPGA连载】第六章OV5640摄像头灰度显示实验-领航者ZYNQHLS 开发指南

中使用OpenCV作图像处理。本章包括以下几个部分:66.1简介6.2实验任务6.3HLS设计6.4IP验证6.5下载验证6.1简介Vivado HLS中包含了一系列的C库(包括C和C++),方便
2020-10-13 16:58:56

【正点原子FPGA连载】第十一章基于OV5640的自适应值化实验-领航者ZYNQHLS 开发指南

IP核,并在Vivado中对设计出来的IP核进行验证。11.3HLS设计我们电脑中的“F:\ZYNQ\High_Level_Synthesis”目录下新建一个名为otsu_threshold的文件夹
2020-10-14 16:04:34

【正点原子FPGA连载】第十三章基于xfOpenCV的中值滤波实验-领航者ZYNQHLS 开发指南

RTL。 导出RTL结束之后,我们到工程目录所指向的文件夹中可以看到以ZIP压缩文件形式存在的IP核,如下图所示:图 13.3.18 文件夹中的IPHLS设计结束之后,我们将在Vivado中对导出
2020-10-16 16:22:38

【正点原子FPGA连载】第十章基于OV5640的直方图均衡实验-领航者ZYNQHLS 开发指南

,直方图均衡化使得原始图像的直方图趋向于整个灰度级中均匀分布,反映在图像上面就是图像的对比度得到了很大的提升。10.2实验任务本节的实验任务是使用Vivado HLS实现一个图像处理的IP核,该IP
2020-10-14 16:02:01

【正点原子FPGA连载】第四章呼吸灯实验-领航者ZYNQHLS 开发指南

ap_none接口的IP核。本章我们将通过呼吸灯实验,来学习如何使用Vivado HLS工具生成一个带有AXI4-Lite总线接口的IP核,并学习Vivado HLS工具C/RTL协同仿真平台的使用,以及
2020-10-10 17:01:29

为什么人们使用Zynq SoC而不是其他类型的FPGA?

我想知道为什么人们使用Zynq-SoC而不是其他类型的FPGA?使用这个芯片有什么区别和好处?普通微处理器上我更喜欢Zynq Soc的限制在哪里?亲切的问候,德勒H.
2020-04-01 09:24:02

使用Vitis HLS创建属于自己的IP相关资料分享

HLS 采用 C 和 C++ 描述并将它们转换为自定义硬件 IP,完成后我们就可以 Vivado 项目中使用该IP。Vitis HLS创建一个新的 HLS 项目:通过从Linux 终端键入 vitis_hls 或从 Windows 开始菜单运行HLS。原作者:碎思思
2022-09-09 16:45:27

典型的ZYNQ SoC结构图/系统框架

`  ZYNQ系列是Xilinx推出的高端嵌入式SoC,其片上集成了ARM处理器和FPGA。ZYNQ与传统的嵌入式CPU相比,具有强大的并行处理能力。开发人员利用FPGA强大的并行处理能力,不仅
2021-01-15 17:09:15

可以EDK中使用Axi4Stream接口/总线吗?

你好,我正在EDK中使用axi4stream。有人可以帮助我如何使用通过Vivado高级综合(HLS)生成的ap_fifo / axi4stream接口可以EDK中使用吗?我正在使用Export
2019-02-28 13:47:30

合成中的Vivado HLS中的Pragma错误怎么解决

模拟过程完成没有0错误,但在合成期间显示错误。我无法找到错误。我合成期间HLS工具中收到这样的错误“E中包含的文件:/thaus / fact_L / facoriall
2020-05-21 13:58:09

基于Kintex-7、Zynq-7045_7100开发板|FPGA的HLS案例开发

FPGA的HLS案例开发|基于Kintex-7、Zynq-7045_7100开发板前 言本文主要介绍HLS案例的使用说明,适用开发环境:Windows 7/10 64bit、Xilinx
2021-02-19 18:36:48

如何使用Vivado HLS生成了一个IP

你好,我使用Vivado HLS生成了一个IP。从HLS测量的执行和测量的执行时间实际上显着不同。由HLS计算的执行非常小(0.14 ms),但是当我使用AXI计时器真实场景中测量它时,显示3.20 ms。为什么会有这么多差异? HLS没有告诉实际执行时间?等待回复。问候
2020-05-05 08:01:29

如何在vivadoHLS中使用.TLite模型

本帖欲分享如何在vivadoHLS中使用.TLite模型。Vivado HLS中导入模型后,需要设置其输入和输出接口以与您的设计进行适配。 1. Vivado HLS项目中导入模型文件 可以
2025-10-22 06:29:32

嵌入式HLS 案例开发手册——基于Zynq-7010/20工业开发板(2)

Vivado HLS 2017.4 、Xilinx SDK 2017.4。 测试板卡是基于创龙科技Xilinx Zynq-7000系列XC7Z010/XC7Z020高性能低功耗处理器设计的异构多核SoC
2023-08-24 14:44:10

嵌入式HLS 案例开发手册——基于Zynq-7010/20工业开发板(2)

Vivado HLS 2017.4 、Xilinx SDK 2017.4。测试板卡是基于创龙科技Xilinx Zynq-7000系列XC7Z010/XC7Z020高性能低功耗处理器设计的异构多核SoC工业
2023-01-01 23:51:35

嵌入式HLS 案例开发步骤分享——基于Zynq-7010/20工业开发板(1)

是基于创龙科技Xilinx Zynq-7000系列XC7Z010/XC7Z020高性能低功耗处理器设计的异构多核SoC工业级核心板。HLS 案例位于产品资料“4-软件资料\Demo
2023-08-24 14:40:42

嵌入式HLS 案例开发步骤分享——基于Zynq-7010/20工业开发板(1)

龙科技Xilinx Zynq-7000系列XC7Z010/XC7Z020高性能低功耗处理器设计的异构多核SoC工业级核心板。HLS 案例位于产品资料“4-软件资料\Demo\FPGA-HLS
2023-01-01 23:52:54

嵌入式HLS 案例开发步骤分享——基于Zynq-7010/20工业开发板(3)

使用 solution2 生成 IP 核。进行综合时,需将顶层函数修改为 HLS_accel() 。修改顶层函数后请点击 ,弹出的界面中点击“All Solutions”进行综合。图 53 图 54综合完成后
2023-08-24 14:52:17

嵌入式HLS 案例开发步骤分享——基于Zynq-7010/20工业开发板(3)

目 录4 matrix_demo 案例 274.1 HLS 工程说明 274.2 编译与仿真 304.3 综合 314.4 IP 核测试 364.4.1 PL 端 IP 核测试 Vivado 工程
2023-01-01 23:50:04

嵌入式HLS 案例开发步骤分享——基于Zynq-7010/20工业开发板(4)

产品上市时间。 HLS 基本开发流程如下:(1) HLS 工程新建/工程导入(2) 编译与仿真(3) 综合(4) IP 核封装(5) IP 核测试测试板卡是基于创龙科技Xilinx Zynq
2023-08-24 14:54:01

嵌入式HLS 案例开发步骤分享——基于Zynq-7010/20工业开发板(4)

产品上市时间。HLS 基本开发流程如下:(1) HLS 工程新建/工程导入(2) 编译与仿真(3) 综合(4) IP 核封装(5) IP 核测试测试板卡是基于创龙科技Xilinx Zynq-7000系列
2023-01-01 23:46:20

嵌入式硬件开发学习教程——Xilinx Vivado HLS案例 (流程说明)

、USB、Micro SD、CAN、UART等接口,支持LCD显示拓展及Qt图形界面开发,方便快速进行产品方案评估与技术预研。HLS基本开发流程如下:HLS工程新建/工程导入编译与仿真综合IP核封装IP
2021-11-11 09:38:32

怎么Vivado HLS中生成IP核?

的经验几乎为0,因此我想就如何解决这个问题提出建议。这就是我的想法:1 - 首先,用Vivado HLS转换VHDL中的C代码(我现在有一些经验)2 - Vivado HLS中生成IP核(如果我
2020-03-24 08:37:03

怎么vivado HLS中创建一个IP

你好我正在尝试vivado HLS中创建一个IP,然后vivado中使用它每次我运行Export RTL我收到了这个警告警告:[Common 17-204]您的XILINX环境变量未定义。您将
2020-04-03 08:48:23

新手求助,HLS实现opencv算法加速的IPvivado的使用

我照着xapp1167文档,用HLS实现fast_corners的opencv算法,并生成IP。然后想把这个算法塞到第三季的CH05_AXI_DMA_OV5640_HDMI上,这个demo里
2017-01-16 09:22:25

用OpenCV和Vivado HLS加速基于Zynq SoC的嵌入式视觉应用开发

的基于Zynq SoC的视觉系统。加速算法C到IP集成ZYNQ SOC:嵌入式视觉的最明智的选择  开发机器视觉应用过程中,设计团队必须选择高度灵活的器件,这一点至关重要。设计团队所需的计算平台应提供强大
2014-04-21 15:49:33

硬件开发学习教程——基于Zynq-7010/7020系列 HLS案例(led_flash、key_led_demo)

HLS工程说明时钟HLS工程配置的时钟为100MHz,案例将该时钟用于计算0.5s间隔时间进行LED2亮灭状态控制,生成的IP核亦需接入该时钟。如需修改时钟频率,请打开HLS工程后点击,弹出的界面中
2021-11-11 15:54:48

简谈Xilinx Zynq-7000嵌入式系统设计与实现

、IO及其他外设、用于工业控制领域如嵌入式应用。 AP SoC的诞生背景: 全可编程平台设计阶段,设计已经从传统上以硬件描述语言HDL为中心的硬件逻辑设计,转换到以C语言为代表的软件为中心的功能
2024-05-08 16:23:11

简谈Xilinx Zynq-7000嵌入式系统设计与实现

应用。 AP SoC的诞生背景: 全可编程平台设计阶段,设计已经从传统上以硬件描述语言HDL为中心的硬件逻辑设计,转换到以C语言为代表的软件为中心的功能描述,所以就形成了以C语言描述嵌入式系统结构的功能
2024-04-10 16:00:14

Vivado环境下如何在IP Integrator中正确使用HLS IP

介绍如何设计HLS IP,并且IP Integrator中使用它来作一个设计——这里生成两个HLS blocks的IP,并且一个FFT(Xilinx IP)的设计中使用他们,最终使用RTL
2017-02-07 17:59:294760

使用教程分享:Zynq AP SoC设计中高效使用HLS IP(一)

高层次综合设计最常见的的使用就是为CPU创建一个加速器,将在CPU中执行的代码移动到FPGA可编程逻辑去提高性能。本文展示了如何在Zynq AP SoC设计中使HLS IPZynq器件
2017-02-07 18:08:114244

使用教程分享连载:Zynq AP SoC设计中高效使用HLS IP

对于硬件加速模块来说,这些硬件加速模块会消耗源于CPU存储器的数据,并且以streaming方式产生数据。本文使用Vivado HLS和xfft IP模块(IP Integrator使用HLS
2017-02-07 18:13:354131

HLS系列–High Level Synthesis(HLS)的端口综合5

之前的3章里,着重讲解了HLS对AXI端口(包括axi-lite,axi-stream和full axi端口)的综合实现问题,下面让我们来介绍一下其它的端口类型是如何实现的。 开始之前,先来
2017-02-08 03:39:11849

Microsoft Visual Studio中使用Vivado HLS的任意精度数据类型

很多软件工程师习惯于Microsoft Visual Studio(MVS)开发环境中编程,这就带来了一个问题,如何让MVS支持Vivado HLS的任意精度数据类型,譬如 ap
2017-02-08 05:43:37758

关于ZYNQ HLS图像处理加速总结的分享

HLS工具 以个人的理解,xilinx将HLS(高层次综合)定位于更方便的将复杂算法转化为硬件语言,通过添加某些配置条件HLS工具可以把可并行化的C/C++的代码转化为vhdl或verilog,相比于纯人工使用vhdl实现图像算法,该工具综合出的代码的硬件资源占用可能较多。
2019-10-12 17:34:002937

ZYNQ HLS图像处理加速总结()

JTAG调试很方便。初期时考虑到跑linux系统时的HLS IP的driver和VDMA的driver要写内核模块,VDMA虽然3.17的内核源码已经集成了驱动,但并没有找到详细的相关资料,也
2017-02-08 06:42:111381

Xilinx客户分享Zynq SoC设计成功经验

Xilinx  的客户们分享了各种  Zynq SoC  的成功应用。这些成功案例详细描述了挑战、解决方案和所取得的成果。如欲了解其他  Xilinx  客户如何利用  Zynq SoC  将
2017-02-09 03:35:13370

Zynq SoC PCI Express Root Complex 就是这么简单

  创建  Linux  系统的整个过程,而且还将将介绍  IPI  中为 Zynq SoC  创建硬件系统的过程。随后使用  Avnet  的  SoC Mini-ITX  电路板,不仅可将现成
2017-02-09 08:03:401165

Fraunhofer HHI 适用于 TCP/UDP/IP 处理的 10 GigE 网络协议加速器现已针对 Zynq SoC 提供

Missing Link Electronics  基于德国弗朗霍夫海因里希赫兹研究所  (HHI)  的加速技术提供 2015.02a  修订版  Zynq SoC  评估参考设计。支持
2017-02-09 08:17:06378

Zynq中使用FreeRTOS的空闲钩子函数时SDK中的设置

本文介绍zynq中使用FreeRTOS的空闲钩子函数时SDK中的设置和一些说明
2017-03-09 14:33:062981

AMP或SMP: Zynq SoC操作系统无线应用中应考虑的因素

使用Zynq SoC器件可以有效地实现包括无线电和无线回程在内的比较主要的无线应用,而广播无线电的应用尤为如此。该应用中,Zynq SoC器件的片上处理器内核和可编程逻辑,实现了整个数字前端处理
2017-11-17 17:08:011846

Zynq SoC构建LTE小型蜂窝基站的设计基础

太过缓慢,可利用Vivado®设计套件高层次综合(HLS)工具将代码转换为Verilog或VHDL格式,以便在Zynq SoC可编程逻辑中运行。这样可以将一些功能代码的运行速度提高700倍,同时释放处理器以更快地执行其他任务,从而提升整体系统性能。
2017-11-18 13:24:052152

基于Zynq SoC的嵌入式视觉系统开发流程详解

将Vivado HLS与OpenCV库配合使用,既能实现快速原型设计,又能加快基于Zynq All Programmable SoC的Smarter Vision系统的开发进度。
2018-07-18 09:49:004269

如何将RTOS添加到ZYNQ SoC设计中

任何开发 ZYNQ SoC 设计有大量的操作系统可供选择,并根据最终应用程序,你可以选择一个实时版本。一个 RTOS 是您最好的选择,如果你是工业,军事,航空航天或在响应时间和可靠的性能要求,以防止生命或伤亡的,或者实现严格的绩效目标等具有挑战性的环境中使用的 SoC ZYNQ
2018-02-15 05:41:005470

为何要选择Zynq-7000 All Programmable SoC

Zynq-7000 AP SoC作为业界第一款SoC产品,完美集成了双核ARM Cortex-A9处理器与赛灵思28 nm FPGA。本视频向您展示了Zynq-7000的强大性能,以及丰富的外设支持及开发工具支持情况,让您能更快地寻找到Zynq-7000的相关信息和支持资源。
2018-06-05 01:45:005281

1G Hz的Zynq 7045 AP SoC能给我们带来什么?

Xilinx公司1G Hz的Zynq 7045 AP SoC能给我们带来什么?
2018-06-04 13:47:006231

Zynq-7000 AP SoC 多种应用领域中的演示

Xilinx公司介绍:Zynq-7000 AP SoC 多种应用领域中的演示。
2018-06-04 13:47:005597

Zynq-7000 AP SoC为您提供业经验证的高效生产力

除了要最终客户推出屡获殊荣的Zynq-7000 AP SoC器件帮助他们竞争中整整领先一代之外,我们今天还推出了丰富的稳健可靠的基础架构,使Zynq-7000 SoC用户能够生产力更高
2018-06-04 13:47:004184

Zynq-7000 AP SoC ZC702评估套件的特点与应用

Zynq-7000 All Programmable SoC评估套件ZC702简介使设计人员能够快速评估Zynq-7000技术,同时通过其可扩展性开发大多数应用。
2018-11-20 06:17:004731

用于系统生成器中Vivado HLS IP模块介绍

了解如何生成Vivado HLS IP模块,以便在System Generator For DSP中使用。
2018-11-20 06:08:003673

Zynq-7000 AP SoC ZC706评估套件的特点与应用

观看Zynq-7000 AP SoC ZC706评估套件,这是一款基于收发器的套件,包含所有必需的硬件,工具和IP,可快速完成对基于收发器的嵌入式系统的评估和开发。 董事会给出了
2018-11-20 06:03:006385

Zynq-7000 AP SoC提供业经验证的IP及参考设计

HLS(高 层次综合)工具特别感兴趣,这是一个非常强大的工具,可以帮助设计者快速地找到Zynq-7000设计架构的平衡点,并开发出高度优化的系统.Zynq平台支持目前最流行的所有软件设计 环境,领先竞争对手整整一代发货,赛灵思还提供了一整套的业经验证的IP,设计工具包以及参考设计,以加速客户的设计,帮
2018-11-30 06:08:003185

适用于Zynq-7000 AP SoC的Windows Embedded Compact 7概述

了解适用于Zynq-7000 All Programmable SoC的Windows Embedded Compact 7板级支持包(BSP)。
2018-11-30 06:06:004123

用于Zynq的Eclipse IDE概述

了解Express Logic用于Zynq-7000 All Programmable SoC的NetX高性能TCP-IP堆栈。 主题包括:用于Zynq的Eclipse IDE概述,使用Iperf开源SDK中设置和执行NetX TCP-IP基准演示..
2018-11-30 06:04:003447

Xilinx Zynq SOC的动态电源管理功能的展示

Zynq低功耗模式(LPM)演示讨论并展示了Xilinx Zynq SOC的动态电源管理功能的实例。 LPM演示清楚地显示了Zynq SOC提供极低待机功率方面的能力
2018-11-29 06:26:005105

采用Zynq SDR套件的DDS HLS IP

ADI公司Embedded World 2015上展示了采用Zynq SDR套件的DDS HLS IP
2018-11-30 06:44:003814

Matrix多重HLS IP和DAVE Bora套件的展示

DAVE嵌入式系统嵌入式世界2015中展示了Matrix多重HLS IP和DAVE Bora套件
2018-11-30 06:43:002522

使用iVeia视觉套件进行Canny边缘检测HLS IP

iVeia使用嵌入式世界2015中的iVeia视觉套件演示了Canny边缘检测HLS IP
2018-11-30 06:41:003470

如何使用BootGen为Zynq-7000 AP SoC构建完整的映像

了解如何使用BootGen为Zynq-7000 All Programmable SoC构建完整的映像。 引导映像通常包括第一级引导加载程序,至少一个软件应用程序和PL的比特流。
2018-11-23 06:58:006111

Zynq-7000 All Programmable SoC电源管理技术的了解

通过Zynq-7000 AP SoC了解电源管理技术,并了解Zynq Power Demonstration的这些技术。
2018-11-22 06:54:004376

Zedboard AP SoC评估开发板的详细资料简介

Zynq-7000 AP SoC可以许多应用中广泛使用。Zedboard强大的板载外围设备和扩展功能组合使其成为新手和经验丰富的设计师的理想平台。
2019-02-13 17:16:3337

如何在Vitis HLS中使用C语言代码创建AXI4-Lite接口

本教程中,我们将来聊一聊有关如何在 Vitis HLS 中使用 AXI4-Lite 接口创建定制 IP 的基础知识。
2020-09-13 10:04:197397

zynq-7000 SoC产品选型指南

zynq-7000 SoC产品选型指南
2020-12-09 16:15:0112

如何导出IP以供在Vivado Design Suite中使用?

AXI 基础第 6 讲 - Vitis HLS 中的 AXI4-Lite 简介中,使用 C 语言 HLS 中创建包含 AXI4-Lite 接口的 IP本篇博文中,我们将学习如何导出 IP
2021-04-26 17:32:265439

Zynq-7000 SoC数据手册下载

Zynq-7000 SoC数据手册下载
2021-05-21 15:22:4135

如何在Vitis HLS中使用C语言代码创建AXI4-Lite接口

您是否想创建自己带有 AXI4-Lite 接口的 IP 却感觉无从着手?本文将为您讲解有关如何在 Vitis HLS 中使用 C 语言代码创建 AXI4-Lite 接口的基础知识。
2022-07-08 09:40:432808

使用AXI4-Lite将Vitis HLS创建的IP连接到PS

AXI 基础第 6 讲 - Vitis HLS 中的 AXI4-Lite 简介中,使用 C 语言 HLS 中创建包含 AXI4-Lite 接口的 IP本篇博文中,我们将学习如何导出 IP
2022-08-02 09:43:051247

使用HLS封装的缩放IP来实现视频图像缩放功能

这里向大家介绍使用HLS封装的缩放IP来实现视频图像缩放功能。将HLS封装的缩放IP加入到OV5640图像传输系统,验证图像放大和缩小功能。
2022-10-11 14:21:503515

关于HLS IP无法编译解决方案

Xilinx平台的Vivado HLS 和 Vitis HLS 使用的 export_ip 命令会无法导出 IP
2023-07-07 14:14:571929

Zynq裸机设计中使用视觉库L1 remap函数的示例

本篇博文旨在演示如何在 Zynq 设计中使用 Vitis 视觉库函数 (remap) 作为 HLS IP,然后 Vitis 中使用该函数作为平台来运行嵌入式应用。
2023-08-01 10:18:081450

如何在Vitis HLS GUI中使用库函数?

Vitis™ HLS 2023.1 支持新的 L1 库向导,本文将讲解如何下载 L1 库、查看所有可用功能以及如何在 Vitis HLS GUI 中使用库函数。
2023-08-16 10:26:162126

如何在Zynq SoC上开始使用FreeRTOS

该项目演示如何在 Zynq SoC 上开始使用 FreeRTOS。
2023-10-18 09:44:154242

已全部加载完成