台积电此次揭露 3D IC 封装技术成功,正揭开半导体制程的新世代。目前业界认为,此技术主要为是为了应用在 5 纳米以下先进制程,并为客制化异质芯片铺路,当然也更加巩固苹果订单。
台积电近几年推出的 CoWoS 架构及整合扇出型封状等原本就是为了透过芯片堆栈摸索后摩尔定律时代的路线,而真正的 3D 封装技术的出现,更加强化了台积电垂直整合服务的竞争力。尤其未来异质芯片整合将会是趋势,将处理器、数据芯片、高频存储器、CMOS 影像感应器与微机电系统等整合在一起。
封装不同制程的芯片将会是很大的市场需求,半导体供应链的串联势在必行。所以令台积电也积极投入后端的半导体封装技术,预计日月光、矽品等封测大厂也会加速布建 3D IC 封装的技术和产能。不过这也并不是容易的技术,需搭配难度更高的工艺,如硅钻孔技术、晶圆薄化、导电材质填孔、晶圆连接及散热支持等,将进入新的技术资本竞赛。
台积电总裁魏哲家表示,尽管半导体处于淡季,但看好高性能运算领域的强劲需求,且台积电客户组合将趋向多元化。不过目前台积电的主要动能仍来自于 7 纳米制程,2020 年 6 纳米才开始试产,3D 封装等先进技术届时应该还只有少数客户会采用,业界猜测苹果手机处理器应该仍是首先引进最新制程的订单。更进一步的消息,要等到 5 月份台积大会时才会公布。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
台积电
+关注
关注
44文章
5812浏览量
177071 -
封装
+关注
关注
128文章
9339浏览量
149058
发布评论请先 登录
相关推荐
热点推荐
2nm“诸神之战”打响!性能飙升+功耗骤降,台积电携联发科领跑
电子发烧友网报道(文/莫婷婷)2025年,2nm制程正式开启全球半导体“诸神之战”。就在近期,MediaTek(联发科)宣布,首款采用台积
台积电如何为 HPC 与 AI 时代的 2.5D/3D 先进封装重塑热管理
,材料体系也愈发复杂。在此背景下,台积电近期公开的多项专利勾勒出一 条清晰的技术路径:一方面重构 3DIC 封装结构,打造更高效且稳定的散热
MediaTek采用台积电2纳米制程开发芯片
MediaTek 今日宣布,MediaTek 首款采用台积电 2 纳米制程的旗舰系统单芯片(SoC)已成功完成设计流片(Tape out),
台积电日月光主导,3DIC先进封装联盟正式成立
9月9日,半导体行业迎来重磅消息,3DIC 先进封装制造联盟(3DIC Advanced Manufacturing Alliance,简称 3DIC AMA)正式宣告成立,该联盟由行
化圆为方,台积电整合推出最先进CoPoS半导体封装
成熟技术基础上的创新升级。长期以来,CoWoS作为台积电的主力封装技术,凭借在高性能计算芯片领域的稳定表现占据重要地位,但其采用的圆形硅中介层在面积利用率和大规模
台积电官宣退场!未来两年逐步撤离氮化镓市场
7月3日,氮化镓(GaN)制造商纳微半导体(Navitas)宣布,其650V元件产品将在未来1到2年内,从当前供应商台积电(TSMC)逐步过
美国芯片“卡脖子”真相:台积电美厂芯片竟要运回台湾封装?
美国芯片供应链尚未实现完全自给自足。新报告显示,台积电亚利桑那州工厂生产的芯片,因美国国内缺乏优质封装服务,需空运至中国台湾完成
力旺NeoFuse于台积电N3P制程完成可靠度验证
力旺电子宣布,其一次性可编程内存(One-Time Programmable, OTP)NeoFuse已于台积电N3P制程完成可靠度验证。N
行芯科技揭示先进工艺3DIC Signoff破局之道
在当下3DIC技术作为提升芯片性能和集成度的重要路径,正面临着诸多挑战,尤其是Signoff环节的复杂性问题尤为突出。此前,6月6日至8日,由中国科学院空天信息创新研究院主办的“第四届电子与信息前沿
台积电先进制程涨价,最高或达30%!
%,最高可能提高30%。 今年1月初台积电也传出过涨价消息,将针对3nm、5nm等先进制程技术进行价格调整,涨幅预计在
发表于 05-22 01:09
•1341次阅读
西门子与台积电合作推动半导体设计与集成创新 包括台积电N3P N3C A14技术
西门子和台积电在现有 N3P 设计解决方案的基础上,进一步推进针对台积电 N
发表于 05-07 11:37
•1621次阅读
台积电全球首颗3DIC完成封装 预计2021年量产
评论