0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

三星7nm LPP工艺进入量产,Intel重申10nm工艺进展良好

传感器技术 来源:未知 作者:胡薇 2018-10-22 10:05 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

在Samsung Tech Day上,三星宣布7LPP工艺进入量产,并表示基于EUV光刻技术的7LPP工艺对比现有的10nm FinFET工艺,可以提高20%性能、降低50%功耗、提升40%面积能效。

三星电子的代工销售和营销团队执行副总裁Charlie Bae称,随着EUV工艺节点的引入,三星将在半导体行业引领一场变革,“我们相信7LPP不仅是移动和HPC的最佳选择,也适用于更加广泛的尖端应用。”

作为芯片代工行业的后来者,三星是“全球IBM制造技术联盟”中激进派的代表,早早就宣布了7nm时代将采用EUV。今年4月,三星刚刚宣布已经完成了7nm新工艺的研发,并成功试产了7nm EUV晶元,比原进度提早了半年。

相较于传统氟化氩(ArF)浸没技术下的193nm波长深紫外光刻,EUV使用13.5nm波长的极紫外光来曝光硅晶片,且无需使用昂贵的多图案掩模组。与非EUV工艺相比,三星7LPP工艺可将掩模总数减少约20%,为客户节省时间和成本。

根据官方资料,三星EUV的研发始于2000年。作为EUV的先驱,三星还开发了专有功能,例如独特的掩模检测工具,可在EUV掩模中执行早期缺陷检测,从而可以在制造周期的早期消除这些缺陷。

三星7LPP工艺得到了众多Advanced Foundry Ecosystem合作伙伴的支持,其中包括Ansys、ArmCadenceMentor、SEMCO、Synopsys和VeriSilicon等公司。除此之外,三星和上述公司还提供HBM2/2E,GDDR6,DDR5,USB 3.1,PCIe 5.0和112G SerDes等接口IP解决方案。

根据三星的路线,7nm EUV晶元大规模投产时间为2019年秋季,并在位于韩国华城的S3 Fab开始第一批生产。三星没有透露首发使用其7LPP工艺的客户,但暗示第一批芯片将针对移动和HPC应用。

通常而言,三星半导体部门的本家三星电子会第一个采用其尖端制造工艺,因此预计三星2019年的旗舰智能手机将采用7nm SoC。此外,高通也将使用三星的7LPP技术制造其“骁龙5G移动芯片组”。

ASML欣慰之余仍需努力

三星此番宣布7nm EUV工艺进入量产,意味着EUV工艺即将正式商业化,高兴的除了三星自己,当然还有ASML。

ASML企业营销副总裁Peter Jenkins在三星公布消息之后表示,“EUV技术的商业化是半导体行业的一场革命,将对我们的日常生活产生巨大影响。我们很高兴与三星及其他领先的芯片制造商就半导体工艺制造的这一根本性转变进行合作。”

据雷锋网了解,ASML在本季度出货了5台EUV光刻机,上季度出货7台,预计下季度还将出货6台EUV光刻机,2018全年出货量将达到18台,2019年的出货量还将增至30台,看起来确实是在稳步攀升。

不过EUV工艺的量产只是一个开始,三星生产7LPP晶元所使用的ASML EUV光刻机,使用40对蔡司镜面构成光路,每个镜面的反光率为70%。这也就是说,EUV光束通过该系统中的每一对镜面时都会减半,在经过40对镜面反射后,只有不到2%的光线能投射到晶元上。

到达晶圆的光线越少,光刻所需的曝光时间就越长,相应的生产成本也就越高。为了抵消镜面反射过程中的光能损耗,EUV光源发出的光束必须足够强,这样才能与现在非常成熟的DUV光刻技术比拼时间成本。

多年以来,光照亮度的提升始终未能达到人们的预期,ASML的EUV产品市场负责人Hans Meiling曾表示,人们严重低估了EUV的难度。现在的NXE:3400B型EUV光刻机每小时只能处理125片晶元,效率仅有现今DUV的一半。

ASML公司计划在明年下半年推出NXE:3400C光刻机,晶元处理能力可提升至155片,这对改善EUV工艺的产能很有帮助。

Intel重申10nm工艺进展良好

Intel作为全球最大的半导体企业,在半导体工艺方面一直保持着领先地位,并且引领了大量全新技术的发展。不过近几年,Intel半导体工艺的发展速度似乎逐渐慢了下来,比如14nm工艺竟然用了三代,10nm工艺也被竞争对手抢先。

不知是出于巧合还是商业敏感,就在三星宣布7LPP工艺进入量产的前三天,Intel集团副总裁Venkata Murthy Renduchintala在周一的一封公开信中,重申了Intel的10nm工艺目前进展良好,良率正在逐步提升,与此前4月份Intel官方分享的时间表一致,10nm处理器预计在2019年底的假期季节上市。

从技术角度来看,由于晶体管制造的复杂性,每代晶体管工艺中有面向不同用途的制造技术版本,不同厂商的代次之间统计算法也完全不同,单纯用代次来对比是不准确的。目前业内常用晶体管密度来衡量制程水平,Intel最新10nm制程的晶体管密度甚至反而要比三星、台积电的7nm制程更高。

国外网站Semiwiki曾讨论过三星的10nm、8nm以及7nm制程的情况,其中10nm制程的晶体管密度是55.5MTr/mm²,8mm是64.4MTr/mm²,7nm也不过101.23MTr/mm²,堪堪超过Intel 10nm制程的100.8MTr/mm²一点点。如果Intel的10nm处理器能在2019年底如期上市,倒也算得上“好饭不怕晚”。

不过值得注意的是,Venkata Murthy Renduchintala在信中提到,Intel领导晶圆制造业务的高管Sohail Ahmed将在下个月退休,他的职位未来将由三位高管承担,Intel计划将晶圆制造业务拆分为技术开发、制造/运营及供应链三个部分,这三位高管负责向Venkata Murthy Renduchintala汇报工作。

具体来说,Intel晶圆制造业务的技术开发由Mike Mayberry接任,他现在是Intel的CTO及实验室负责人,不过后一个职位之后将由Rich Uhlig临时接管,负责实验室工作;Intel的晶圆制造及运营业务将由Ann Kelleher领导,他曾经与Sohail U. Ahmed一起负责运营技术及制造业务部门;Intel的供应链将由Randhir Thakur负责管理。

此举被外界视为Intel拆分晶圆制造业务的开始,不过据雷锋网了解到的情况,实际上在更早之前,就有传闻称Intel准备在2020到2021年间开始剥离半导体工厂业务。Intel方面对技术及制造业务部门的改组没有发表任何评论。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 三星电子
    +关注

    关注

    34

    文章

    15897

    浏览量

    183243
  • intel
    +关注

    关注

    19

    文章

    3511

    浏览量

    191690
  • 7nm
    7nm
    +关注

    关注

    0

    文章

    267

    浏览量

    36395

原文标题:三星宣布7nm LPP工艺进入量产,Intel表示10nm进展良好明年到位

文章出处:【微信号:WW_CGQJS,微信公众号:传感器技术】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    大突破!三星产出10nm以下DRAM

    电子发烧友网报道(文/李弯弯)近日消息,三星电子已经成功产出全球首个10纳米以下制程的DRAM工程裸晶(Working Die)。这一里程碑式的成果,标志着DRAM制造工艺首次正式迈入个位数纳米时代
    的头像 发表于 04-28 09:10 2102次阅读
    大突破!<b class='flag-5'>三星</b>产出<b class='flag-5'>10nm</b>以下DRAM

    三星力争2030年量产1nm芯片,引入“fork sheet”新结构

    在半导体行业的激烈竞争中,三星电子晶圆代工业务部门正全力冲刺,计划在2030年前推出1nm工艺,这一技术被誉为“梦想半导体”工艺,每个计算单元大小仅相当于五个原子。此举目标明确,直指与
    的头像 发表于 04-01 18:47 323次阅读

    芯片制造中的硅片表面细抛光与最终抛光加工工艺介绍

    硅片表面细抛光作为实现超精密加工的关键工序,其核心在于通过精准调控抛光布材质、抛光液成分及工艺参数,在5-8μm的加工量范围内实现局部平整度≤10nm、表面粗糙度≤0.2nm的极致控制,同时进一步降低金属离子污染。
    的头像 发表于 04-01 16:17 268次阅读
    芯片制造中的硅片表面细抛光与最终抛光加工<b class='flag-5'>工艺</b>介绍

    旋极星源基于22nm工艺完成关键IP发布与验证

    随着物联网、移动通信、人工智能及汽车电子等应用的快速发展,市场对芯片在算力、能效、集成度与成本等方面提出了更为严格的要求。22nm工艺节点凭借其在性能、功耗及成本之间的卓越平衡,已成为众多中高端芯片
    的头像 发表于 01-30 16:15 460次阅读
    旋极星源基于22<b class='flag-5'>nm</b><b class='flag-5'>工艺</b>完成关键IP发布与验证

    三星2nm良率提升至50%,2027年前实现晶圆代工业务盈利可期

    据报道,三星电子第一代2nm GAA制程(SF2)良率已稳定在50%,该数据也通过其量产的Exynos 2600处理器得到印证。
    的头像 发表于 01-19 18:16 3616次阅读

    1.4nm制程工艺!台积电公布量产时间表

    供应一度面临紧张局面。为应对市场激增的订单,台积电已启动新建座工厂的扩产计划,旨在进一步提升产能,保障客户供应链的稳定交付。   与此同时,台积电在更尖端的1.4nm工艺研发上同样进展
    的头像 发表于 01-06 08:45 7340次阅读

    0.2nm工艺节点的背后需要“背面供电”支撑

    实现0.2nm工艺节点。   而随着芯片工艺节点的推进,芯片供电面临越来越多问题,所以近年英特尔、台积电、三星等厂商相继推出背面供电技术,旨在解决
    的头像 发表于 01-03 05:58 1.3w次阅读

    2nm芯片量产狂欢下,一个被忽视的“测不准”危机

    三星2nm GAA芯片量产背后,隐藏“测不准”危机。原子级尺度下,量子隧穿、工艺波动等使芯片从“确定性”转向“概率性”,传统测试假设崩塌。测试面临测量精度不足、动态功耗管理复杂、信号完
    的头像 发表于 12-30 17:02 1113次阅读

    三星发布Exynos 2600,全球首款2nm SoC,NPU性能提升113%

    电子发烧友网综合报道 近日,三星电子正式发布其手机芯片Exynos 2600。这款芯片意义非凡,它不仅是三星首款2nm芯片,更是全球首款采用2纳米(2nm)全环绕栅极(GAA)
    的头像 发表于 12-25 08:56 9116次阅读
    <b class='flag-5'>三星</b>发布Exynos 2600,全球首款2<b class='flag-5'>nm</b> SoC,NPU性能提升113%

    三星公布首批2纳米芯片性能数据

    三星公布了即将推出的首代2nm芯片性能数据;据悉,2nm工艺采用的是全栅极环绕(GAA)晶体管技术,相比第二代3nm
    的头像 发表于 11-19 15:34 1415次阅读

    全球首款2nm芯片被曝准备量产 三星Exynos 2600

    据外媒韩国媒体 ETNews 在9 月 2 日发文报道称全球首款2nm芯片被曝准备量产三星公司已确认 Exynos 2600 将成为全球首款采用 2nm
    的头像 发表于 09-04 17:52 2911次阅读

    今日看点丨三星美国厂2nm产线运作;《人工智能生成合成内容标识办法》正式生效

    三星美国厂2nm 产线运作 美国2nm晶圆代工厂近期再添生力军,在特斯拉高阶主管亲自赴厂区督军下,原本暂缓的三星美国德州新厂2nm产线近期传
    发表于 09-02 11:26 1948次阅读

    三星S26拿到全球2nm芯片首发权 三星获特斯拉千亿芯片代工大单

    我们来看看三星的最新消息: 曝三星S26拿到全球2nm芯片首发权 数码博主“刹那数码”爆料称,三星Exynos 2600芯片已进入质量测试阶
    的头像 发表于 07-31 19:47 2007次阅读

    三星代工大变革:2nm全力冲刺,1.4nm量产延迟至2029年

    在全球半导体代工领域的激烈竞争中,三星电子的战略动向一直备受瞩目。近期,有消息传出,三星代工业务在制程技术推进方面做出重大调整,原本计划于2027年量产的1.4nm制程
    的头像 发表于 07-03 15:56 1044次阅读

    台积电2nm良率超 90%!苹果等巨头抢单

    当行业还在热议3nm工艺量产进展时,台积电已经悄悄把2nm技术推到了关键门槛!据《经济日报》报道,台积电2
    的头像 发表于 06-04 15:20 1666次阅读