0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技携手IBM,通过DTCO创新加速后FinFET工艺开发

西西 来源:未知 作者:厂商供稿 2018-09-21 11:53 次阅读

重点:

采用新思科技Sentaurus、Process Explorer、StarRC、SiliconSmart、PrimeTime和IC Compiler II,DTCO方法学降低了先进半导体工艺开发的成本,并加快了上市速度。

新思科技的精确材料、光刻、工艺和器件TCAD仿真器在晶圆生产出来之前即可对工艺选项进行评估。

并行开展的标准单元库开发与使用IC Compiler II的模块级设计评估,使设计级指标得以用于材料、晶体管架构和工艺选项的选择,以满足功耗、性能、面积和成本 (PPAC) 的目标需求。

2018年9月21日,中国 北京——新思科技(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)今日宣布与IBM携手,将设计与工艺联合优化 (DTCO,Design Technology Co-Optimization) 应用于针对后FinFET工艺的新一代半导体工艺技术。DTCO通过采用设计指标,在晶圆生产之前的早期探路阶段就能够有效评估并缩小范围选择出新的晶体管架构、材料和其他工艺技术创新。本次合作将当前新思科技DTCO工具流程扩展到新的晶体管架构和其他技术选项中,帮助IBM为其合作伙伴开发早期工艺设计套件 (PDK),让他们能够评估确定IBM先进节点带来的功耗、性能、面积和成本 (PPAC) 优势。

IBM研究院半导体研究副总裁Mukesh Khare博士表示,“要在7nm以下的工艺节点实现最佳的生产能力、功耗、性能、面积和成本优势,就必须探索新的材料和晶体管架构。半导体制造厂面临的主要挑战是在考虑所有可能的选择时如何及时收敛到最佳的晶体管架构。与新思科技在DTCO方面的合作让我们能够根据从典型构件(如CPU内核)中提取的指标有效地选择最佳的晶体管架构和工艺选项,从而以更低的成本实现更快的工艺开发。”

在此次合作中,IBM和新思科技正在开发和验证采用Proteus™掩模综合的光刻解析度增强技术,使用QuantumATK进行新材料建模,使用Sentaurus™TCAD和Process Explorer优化新的晶体管架构,并使用Mystic提取紧凑模型。从这些工艺创新中总结的设计规则和工艺模型可用于设计和表征标准单元库,而在模块级,基于IC Compiler™II布局与布线、StarRC™提取、SiliconSmart®表征、PrimeTime® signoff和IC Validator物理验证的新思科技物理实现流程采用了Fusion Technology™,对PPAC的评估有明显帮助。

联合开发协议的内容包括:

DTCO从布线能力、功耗、时序和面积等方面对晶体管和单元级设计进行优化。

通过工艺及器件仿真评估和优化新的晶体管架构,包括环绕栅极纳米线和纳米板器件。

针对SPICE仿真、寄生参数提取 (PEX)、库表征和静态时序分析 (STA) 优化变异感知模型,准确地将时序和功耗变化所带来的影响包含到最高可靠性设计中,同时最大限度地减少过度设计,降低设计流程运行时间的开销。

收集门级设计指标以优化模型、库架构和设计流程,从而得到最大限度的PPAC优势。

新思科技首席技术官Antun Domic博士表示,“新思科技开发了业内唯一完整的DTCO解决方案,涵盖了从材料探索到模块级物理实现的整个过程。IBM具有全面的工艺开发和设计专业知识,是将DTCO解决方案扩展到后FinFET工艺技术的理想合作伙伴。”

关于新思®

新思科技(Synopsys, Inc.,纳斯达克股票市场代码: SNPS)致力于创新改变世界,在芯片到软件的众多领域,新思科技始终引领技术趋势,与全球科技公司紧密合作,共同开发人们所依赖的电子产品和软件应用。新思科技是全球排名第一的芯片自动化设计解决方案提供商,全球排名第一的芯片接口IP供应商,同时也是信息安全和软件质量的全球领导者。作为半导体、人工智能汽车电子及软件安全等产业的核心技术驱动者,新思科技的技术一直深刻影响着当前全球五大新兴科技创新应用:智能汽车、物联网、人工智能、云计算和信息安全。

新思科技成立于1986年,总部位于美国硅谷,目前拥有13000多名员工,分布在全球100多个分支机构。2018财年预计营业额31亿美元,拥有3000多项已批准专利,为美国标普500指数成分股龙头企业。

自1995年在中国成立新思科技以来,新思科技已在北京、上海、深圳、厦门、武汉、西安、南京、香港、澳门九大城市设立机构,员工人数超过1100人,建立了完善的技术研发和支持服务体系,秉持“加速创新、推动产业、成就客户”的理念,与产业共同发展,成为中国半导体产业快速发展的优秀伙伴和坚实支撑。新思科技携手合作伙伴共创未来,让明天更有新思!

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • IBM
    IBM
    +关注

    关注

    3

    文章

    1674

    浏览量

    74282
  • 新思科技
    +关注

    关注

    5

    文章

    716

    浏览量

    50068
  • FinFET工艺
    +关注

    关注

    0

    文章

    8

    浏览量

    11160
收藏 人收藏

    评论

    相关推荐

    思科携手英特尔加速Intel 18A工艺下高性能芯片设计

    思科技数字和模拟 EDA 流程经过认证和优化,针对Intel 18A工艺实现功耗、性能和面积目标
    的头像 发表于 03-05 17:23 285次阅读

    思科携手Ansys和三星共同开发14LPU工艺的全新射频集成电路设计

    思科技(Synopsy)近日宣布,携手Ansys 、三星半导体晶圆代工(以下简称“三星”)共同开发了面向三星14LPU工艺的全新射频集成电路(RFIC)设计参考流程
    的头像 发表于 12-11 18:25 486次阅读

    FinFET工艺之self-heating概念介绍

    当做到FinFET工艺时才了解到这个名词,在平面工艺时都没有接触SHE(self-heating effect)这个概念。为什么到FinFET下开始需要注意SHE的影响了呢?下面参考一
    的头像 发表于 12-07 09:25 864次阅读
    <b class='flag-5'>FinFET</b><b class='flag-5'>工艺</b>之self-heating概念介绍

    思科携手合作伙伴开发针对台积公司N4P工艺的射频设计参考流程

    、汽车和高性能计算设计的开发和硅片成功。在2023年台积公司北美OIP生态系统论坛上,新思科技展示的解决方案数量远超从前,进一步突显了新思科技与台积公司及其合作伙伴面向台积公司先进工艺
    的头像 发表于 11-14 10:31 416次阅读

    思科技可互操作工艺设计套件助力开发者快速上手模拟设计

    思科技AI驱动的设计解决方案可实现电路优化,在提高设计质量的同时,节省数周的手动迭代时间 新思科技可互操作工艺设计套件(iPDK)适用于台积公司所有FinFET先进
    的头像 发表于 11-09 10:59 475次阅读

    思科携手是德科技、Ansys面向台积公司4 纳米射频FinFET工艺推出全新参考流程,助力加速射频芯片设计

    摘要: 全新参考流程针对台积公司 N4PRF 工艺打造,提供开放、高效的射频设计解决方案。 业界领先的电磁仿真工具将提升WiFi-7系统的性能和功耗效率。 集成的设计流程提升了开发者的生产率,提高了
    发表于 10-30 16:13 130次阅读

    思科携手台积公司加速N2工艺下的SoC创新

    思科技近日宣布,其数字和定制/模拟设计流程已通过台积公司N2工艺技术认证,能够帮助采用先进工艺节点的SoC实现更快、更高质量的交付。新思科
    的头像 发表于 10-24 16:42 512次阅读

    思科技提供跨台积公司先进工艺的参考流程,助力加速模拟设计迁移

    设计质量的同时,节省数周的手动迭代时间。 新思科技可互操作工艺设计套件(iPDK)适用于台积公司所有FinFET先进工艺节点,助力开发者快速
    发表于 10-24 11:41 218次阅读

    思科携手台积公司加速2nm工艺创新,为先进SoC设计提供经认证的数字和模拟设计流程

    多个设计流程在台积公司N2工艺上成功完成测试流片;多款IP产品已进入开发进程,不断加快产品上市时间   摘要: 新思科技经认证的数字和模拟设计流程可提高高性能计算、移动和AI芯片的产品质量
    发表于 10-19 11:44 129次阅读

    2023新思科技开发者大会回顾 | 以技术创新应对SysMoore时代五大挑战

    思科技开发者大会上,新思科技总裁Sassine Ghazi分享了他对于SysMoore时代下,芯片开发者面临的五大挑战:软件复杂性、系统复杂性、能效、信息安全和功能安全以及产品上市时间,以及新
    的头像 发表于 09-11 20:15 718次阅读

    2023新思科技开发者大会:以创新引领航向,以远见先见未来

    中国上海 – 9月8日,芯片行业年度嘉年华“2023新思科技开发者大会”携手近3000名开发者在上海成功举办。本次大会以“远·见”为主题,通过高峰论坛、两大芯片技术先导论坛及五大覆盖前
    发表于 09-09 12:45 268次阅读
    2023新<b class='flag-5'>思科技开发</b>者大会:以<b class='flag-5'>创新</b>引领航向,以远见先见未来

    以硬核科技加速全球创新,新思科技市值Up Up Up!

    原文标题:以硬核科技加速全球创新,新思科技市值Up Up Up! 文章出处:【微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。
    的头像 发表于 08-22 18:50 289次阅读
    以硬核科技<b class='flag-5'>加速</b>全球<b class='flag-5'>创新</b>,新<b class='flag-5'>思科</b>技市值Up Up Up!

    全面支持Intel 16!新思科技EDA流程及IP获认证,携手推动成熟应用领域创新

    技的解决方案可在英特尔代工服务提供的制程工艺上实现安全且先进的微电子技术开发思科技(Synopsys)近日宣布,其搭载了Synopsys.ai全栈式AI驱动型EDA解决方案的数字和定制设计流程已经
    的头像 发表于 08-07 18:45 366次阅读

    两大IP扩大IP合作,新思科携手三星加速新兴领域复杂SoC设计

    存储器、TCAM和GPIO,可以在各先进节点上提供行业领先的功耗、性能和面积(PPA) 新思科技车规级IP集成到三星的工艺中,有助于确保ADAS、动力总成和雷达SoC的长期运行并提高可靠性 三星工艺中集成了广泛的IP组合,并在新
    的头像 发表于 07-26 17:40 285次阅读

    思科技系统级解决方案赋能Arm全新计算平台,携手加速下一代移动SoC开发

    开发低至2纳米工艺节点的SoC 新思科技验证系列产品,包括使用Arm快速模型的虚拟原型设计、以及硬件辅助验证和验证IP,可加快软件开发速度 经过流片验证的新
    的头像 发表于 06-07 01:50 411次阅读
    新<b class='flag-5'>思科</b>技系统级解决方案赋能Arm全新计算平台,<b class='flag-5'>携手</b><b class='flag-5'>加速</b>下一代移动SoC<b class='flag-5'>开发</b>