AD9269:高性能16位双路ADC的卓越之选
在电子设计领域,模拟到数字的转换是一个关键环节,它直接影响着系统的性能和精度。今天,我们来深入探讨一款备受瞩目的16位、20/40/65/80 MSPS、1.8 V双路模拟到数字转换器——AD9269。
文件下载:AD9269.pdf
产品概述
AD9269是一款单芯片、双通道、1.8 V供电的16位ADC,具备高性能的采样保持电路和片上电压基准。它采用多级差分流水线架构,结合输出误差校正逻辑,能够在80 MSPS的数据速率下实现16位的精度,并确保在整个工作温度范围内无丢失码。
产品特性亮点
供电与输出灵活性
AD9269采用单一1.8 V模拟电源供电,同时配备独立的数字输出驱动器电源,可兼容1.8 V至3.3 V的逻辑系列,为不同的应用场景提供了极大的灵活性。
出色的性能指标
- 高信噪比(SNR):在9.7 MHz输入时,SNR可达77.6 dBFS;在200 MHz输入时,仍能保持71 dBFS。
- 高无杂散动态范围(SFDR):9.7 MHz输入时,SFDR为93 dBc;200 MHz输入时,SFDR为80 dBc。
- 低功耗:20 MSPS时,每通道功耗仅44 mW;80 MSPS时,每通道功耗为100 mW。
集成校正功能
集成了可选的直流校正和正交误差校正(QEC)功能,能够校正两个通道之间的直流偏移、增益和相位失配,这对于复杂信号处理应用,如直接转换接收器,具有重要意义。
丰富的功能特性
- 多种数据格式:支持偏移二进制、格雷码或二进制补码数据格式。
- 时钟灵活性:具备可选的时钟占空比稳定器(DCS)和整数1至6的输入时钟分频器。
- 数据输出选项:提供数据输出复用选项和内置可选的数字测试模式生成功能。
- 节能模式:具备节能的掉电模式和可编程的时钟与数据对齐的数据时钟输出(DCO)。
应用领域广泛
AD9269的高性能和丰富功能使其在多个领域得到广泛应用,包括通信、雷达、医疗成像等。
- 通信领域:适用于分集无线电系统、多模式数字接收器、GSM、EDGE、W - CDMA、LTE、CDMA2000、WiMAX、TD - SCDMA等通信标准。
- 其他领域:可用于I/Q解调系统、智能天线系统、电池供电仪器、手持示波器、便携式医疗成像、超声和雷达/LIDAR等。
技术细节剖析
架构设计
AD9269采用多级流水线ADC架构,每一级都提供足够的重叠来校正前一级的闪存误差。量化输出在数字校正逻辑中组合成最终的16位结果。这种架构允许第一级处理新的输入样本,而其余级处理先前的样本,提高了转换效率。
模拟输入考虑
- 差分输入电路:模拟输入为差分开关电容电路,能够支持宽共模范围,同时保持出色的性能。通过设置输入共模电压为电源电压的一半,可以最小化信号相关误差,实现最佳性能。
- 输入配置:在不同的应用场景中,可以选择不同的输入配置,如差分输入、单端输入等。对于基带应用,推荐使用AD8138、ADA4937 - 2和ADA4938 - 2等差分驱动器;对于低频率、高SNR要求的应用,差分变压器耦合是首选;对于高频应用,差分双巴伦耦合或AD8352差分驱动器是不错的选择。
时钟输入
- 时钟信号要求:为了实现最佳性能,建议使用差分信号对AD9269的采样时钟输入(CLK+和CLK - )进行时钟驱动。时钟源的抖动是需要重点关注的因素,因为它会影响ADC的动态范围。
- 时钟输入选项:AD9269的时钟输入结构非常灵活,支持CMOS、LVDS、LVPECL或正弦波信号。可以通过RF巴伦、RF变压器或直接使用差分PECL、LVDS信号进行时钟驱动。此外,还可以使用内部时钟分频器对输入时钟进行分频,同时启用内部占空比稳定器(DCS)来补偿时钟占空比的变化。
电源与功耗
- 电源供应:建议使用两个独立的电源,一个1.8 V的模拟电源(AVDD)和一个1.8 V至3.3 V的数字输出电源(DRVDD)。如果使用公共电源,需要使用铁氧体磁珠或滤波器进行隔离,并使用适当的去耦电容。
- 功耗控制:AD9269的模拟核心功耗与采样率成正比,数字功耗主要由数字驱动器的强度和输出负载决定。可以通过降低输出驱动器的电容负载来最小化数字功耗。此外,AD9269还提供了掉电模式和待机模式,以实现节能。
数字输出
- 输出配置:AD9269的输出驱动器可以配置为与1.8 V至3.3 V的CMOS逻辑系列接口,输出数据可以复用在单个输出总线上,以减少所需的走线数量。
- 数据格式选择:可以通过设置SCLK/DFS引脚或使用SPI控制来选择输出数据格式,如偏移二进制、二进制补码或格雷码。
- 输出使能功能:AD9269提供了灵活的三态输出功能,可以通过OEB引脚或SPI接口进行控制。
内置测试功能
- 内置自测试(BIST):用于验证AD9269数字数据路径的完整性。通过运行BIST测试,可以检查设备是否正常工作。
- 输出测试模式:提供多种输出测试选项,可将可预测的值放置在AD9269的输出上,方便进行板级调试。
通道/芯片同步
AD9269的SYNC输入提供了灵活的同步选项,可用于跨多个ADC同步采样时钟。输入时钟分频器可以在SYNC信号的单次或每次出现时进行同步。
直流和正交误差校正(QEC)
- 误差校正原理:在直接转换或其他正交系统中,I和Q信号路径之间的失配会导致频谱中的频率镜像,影响信号的质量。AD9269的QEC算法可以测量和校正I和Q信号路径的幅度和相位不平衡,提高图像抑制能力。
- 校正范围:QEC和直流校正的范围包括增益( - 1.1 dB至 + 1.0 dB)、相位( - 1.79度至 + 1.79度)和直流( - 6%至 + 6%)。
串行端口接口(SPI)
- SPI功能:AD9269的SPI接口允许用户通过结构化的寄存器空间配置转换器的特定功能或操作。通过SPI,可以进行读写操作,实现对芯片的编程和状态读取。
- 硬件接口:SPI接口由SCLK、SDIO和CSB三个引脚组成,可由FPGA或微控制器进行控制。在使用SPI时,需要注意避免在转换器需要全动态性能的期间激活SPI,以免引入噪声影响性能。
设计指南
电源和接地
- 电源隔离:使用两个独立的电源分别为模拟和数字部分供电,以减少电源噪声的影响。
- 去耦电容:在PCB上靠近器件引脚的位置放置适当的去耦电容,以滤除高频和低频噪声。
- 接地设计:使用单一的PCB接地平面,并确保暴露的焊盘(Pin 0)连接到模拟地(AGND),以实现良好的电气和热性能。
参考电压
- 内部参考连接:通过检测SENSE引脚的电位,可以将参考配置为内部1.0 V参考或外部1.0 V参考。
- 外部参考操作:在需要提高增益精度或改善热漂移特性时,可以使用外部参考。
时钟设计
- 时钟源选择:选择低抖动的时钟源,如晶体控制振荡器,以确保ADC的动态范围。
- 时钟信号处理:将时钟输入视为模拟信号,避免与数字噪声相互干扰。
总结
AD9269以其高性能、丰富的功能和灵活的配置选项,成为电子工程师在设计高性能ADC系统时的理想选择。无论是在通信、雷达还是医疗成像等领域,AD9269都能够提供出色的性能和可靠的解决方案。在实际设计中,工程师需要根据具体的应用需求,合理选择输入配置、时钟源和电源方案,以充分发挥AD9269的优势。你在使用AD9269的过程中遇到过哪些挑战呢?欢迎在评论区分享你的经验和见解。
-
adc
+关注
关注
100文章
7943浏览量
556860 -
电子设计
+关注
关注
42文章
2870浏览量
49916
发布评论请先 登录
AD9269:高性能16位双路ADC的卓越之选
评论