0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

西门子EDA Tessent UltraSight-V助力RISC-V处理器开发

西门子EDA 来源:西门子EDA 2026-01-24 10:21 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

随着多核片上系统 (SoC) 的复杂性不断增加,SoC 调试变得越来越具有挑战性。这些系统的软件调试和优化工作正在不断升级,从而增加了开发时间、工作量和成本。现在迫切需要更高效、更具可扩展性的调试方法来帮助工程师快速发现并解决硬件和实时软件问题。

Tessent UltraSight-V 是用于 RISC-V 调试和跟踪的完整端到端解决方案,其设计符合官方 RISC-V E-Trace 规范。该嵌入式 IP 和软件解决方案提供全面、高效的调试和跟踪功能,这些功能可与行业标准工具集成,帮助嵌入式软件工程师开发高性能嵌入式软件。

Tessent UltraSight-V 是 Tessent 嵌入式分析产品系列的一部分,采用了高效的非侵入式技术,例如基于高效跟踪 (E-Trace) 标准的高度压缩编码处理器跟踪、日志记录、高速接口(USB 2.0) 和 DMA,以实现快速代码上传。该解决方案极大限度限度地减少了调试延迟,加快了 SoC 项目的进程,从而使您能够在市场截止日期前完成上市过程。

RISC-V 处理器高度压缩跟踪解决方案

复杂系统容易出现不理想的软件行为。Tessent UltraSight-V 的增强型跟踪编码器 (ETE) 提供了一种实时监控 CPU 程序执行的机制。它可对指令执行过程(可选地为数据内存访问过程)进行编码。它还能够以高度压缩的格式输出跟踪,从而大幅节省了带宽,在大型复杂系统中尤为如此。设备执行可以完全离线重建。非侵入式 ETE 的工作延迟极小,因此不会影响性能。

筛选跟踪可以帮助您进一步调查问题。增强型跟踪编码器支持 E-Trace 规范中的所有强制和选配功能。它还可以提供周期精确的跟踪,从而为软件性能优化提供见解。

RISC-V 处理器的完整调试和跟踪解决方案

Tessent UltraSight-V 包括一组 IP 模块和主机软件,它们对软件应用程序在系统中的行为方式具有广泛可见性。处理器分析模块提供运行控制功能。借助直接内存访问 IP 模块可将代码上传到 SoC,其速度为正常 GDB 加载速度的 70-100 倍。借助静态仪器 IP 模块,可通过数量仅为原来二十分之一的指令完成带时间戳的 printf 风格调试。虚拟控制台模块于在目标上运行的软件和调试主机之间提供了一个双向通信通道。它取代了传统的基于 UART 的通信,无需额外的物理端口。可扩展的专用基础设施可确保实现非侵入式监控。该基础设施可通过 USB、JTAG 或 PCIe 接口访问(见图1)。UltraSight-V 中的主机软件与 GDB、OpenOCD 和 VS Code 等常见 IDE 集成(见图2)。

4d4e9d20-f73f-11f0-92de-92fbcf53809c.png

▲ 图 1

4daf2370-f73f-11f0-92de-92fbcf53809c.png

▲ 图 2

总结

综上所述,Tessent UltraSight-V 是面向 RISC-V 处理器的全面调试和跟踪解决方案,它结合了嵌入式 IP 和软件,能够实现高效的调试和跟踪,同时还与行业标准工具集成,为高性能嵌入式软件的开发提供支持。

要点包括:

它是 RISC-V 调试和跟踪的完整解决方案。

它的设计符合官方 RISC-V 跟踪规范。

它是由嵌入式 IP 和软件组成的端到端解决方案。

它提供了全面、高效的调试和跟踪功能。

它与行业标准工具集成。

它使得嵌入式软件工程师能够开发高性能嵌入式软件。

Tessent UltraSight-V 的功能体现了西门子在 RISC-V 调试和跟踪解决方案方面的深厚专业知识和领先地位。

如需了解 Tessent UltraSight-V 和西门子 EDA 的其他嵌入式分析解决方案的详细信息,请点击此处查阅。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 嵌入式
    +关注

    关注

    5209

    文章

    20664

    浏览量

    337123
  • cpu
    cpu
    +关注

    关注

    68

    文章

    11331

    浏览量

    225904
  • RISC-V
    +关注

    关注

    49

    文章

    2952

    浏览量

    53558

原文标题:利用 Tessent UltraSight-V 加速 RISC-V 开发

文章出处:【微信号:Mentor明导,微信公众号:西门子EDA】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    西门子EDA亮相2026玄铁RISC-V生态大会

    2026年3月24日,“开放·连接” 2026玄铁 RISC-V 生态大会在上海圆满举办。西门子 EDA 携 Veloce proFPGA CS 系列亮相展台,为在场观众展示了专为玄铁处理器
    的头像 发表于 04-01 13:43 2507次阅读

    新思科技ImperasDV解决方案让RISC-V处理器验证效率翻倍

    由于 RISC-V 是一个开放性的 ISA,它允许任何开发者自由设计和扩展定制处理器。基于 RISC-V处理器必须保持与不断增长的支持工
    的头像 发表于 03-25 13:56 347次阅读

    新思科技ARC-V处理器驱动RISC-V市场无限机遇

    从 2010 年美国加州大学伯克利分校的教授与他的研究生团队耗时三个月完成 RISC-V 指令集的开发工作,到 2015 年,RISC-V 在学术界声名鹊起,再到 2025 年成为主流架构之一
    的头像 发表于 12-24 17:17 1478次阅读
    新思科技ARC-<b class='flag-5'>V</b><b class='flag-5'>处理器</b>驱动<b class='flag-5'>RISC-V</b>市场无限机遇

    为什么RISC-V是嵌入式应用的最佳选择

    最近RISC-V基金会在社交媒体上发文,文章说物联网和嵌入式系统正在迅速发展,需要更高的计算性能、更低的功耗和人工智能。RISC-V是为未来而建的,包括超高效的MCU到高性能应用处理器RIS
    的头像 发表于 11-07 10:09 1841次阅读

    西门子推出Tessent IJTAG Pro

    西门子数字化工业软件宣布推出 Tessent IJTAG Pro,通过将传统的串行执行的操作转变为并行操作,实现基于 IEEE1687 标准的 IJTAG 输入 / 输出方式的革新,同时提供对定制化
    的头像 发表于 11-03 09:23 777次阅读

    大湾区RISC-V生态全景展示:RISC-V生态发展论坛、开发者Workshop和生态应用专区

    继7月份上海的RISC-V中国峰会之后,中国RISC-V生态和产业发展最新动态将在10月份深圳的湾芯展上全景展示。   RISC-V,这个以开放、简约、模块化重塑处理器架构格局的开源指
    的头像 发表于 10-13 09:18 735次阅读
    大湾区<b class='flag-5'>RISC-V</b>生态全景展示:<b class='flag-5'>RISC-V</b>生态发展论坛、<b class='flag-5'>开发</b>者Workshop和生态应用专区

    西门子EDA与北京开源芯片研究院达成战略合作

    近日,西门子EDA与北京开源芯片研究院宣布达成战略合作:西门子EDATessent Embedded Analytics解决方案现已全面支
    的头像 发表于 09-05 17:19 5201次阅读
    <b class='flag-5'>西门子</b><b class='flag-5'>EDA</b>与北京开源芯片研究院达成战略合作

    国产!全志T113-i 双核Cortex-A7@1.2GHz 工业开发板—RISC-V案例开发手册(上)

    本文档主要介绍T113-i处理器RISC-V案例开发,演示RISC-V核心RTOS案例的编译与加载方法。适用开发环境如下。
    的头像 发表于 08-13 11:34 14.8w次阅读
    国产!全志T113-i 双核Cortex-A7@1.2GHz 工业<b class='flag-5'>开发</b>板—<b class='flag-5'>RISC-V</b>案例<b class='flag-5'>开发</b>手册(上)

    明晚开播 |开源芯片系列讲座第28期:高性能RISC-V处理器芯片

    鹭岛论坛开源芯片系列讲座第28期「高性能RISC-V处理器芯片」明晚(30日)20:00精彩开播期待与您云相聚,共襄学术盛宴!|直播信息报告题目高性能RISC-V处理器芯片报告简介
    的头像 发表于 07-29 17:02 1522次阅读
    明晚开播 |开源芯片系列讲座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>处理器</b>芯片

    直播预约 |开源芯片系列讲座第28期:高性能RISC-V处理器芯片

    鹭岛论坛开源芯片系列讲座第28期「高性能RISC-V处理器芯片」7月30日(周三)20:00精彩开播期待与您云相聚,共襄学术盛宴!|直播信息报告题目高性能RISC-V处理器芯片报告
    的头像 发表于 07-14 17:34 1449次阅读
    直播预约 |开源芯片系列讲座第28期:高性能<b class='flag-5'>RISC-V</b>微<b class='flag-5'>处理器</b>芯片

    西门子EDA即将亮相2025 RISC-V中国峰会

    现代应用需要更高的计算能力,导致设计复杂性呈指数级增长。这些复杂并基于RISC-V的SoC不能依赖传统的调试方式,需要一种高效的调试和跟踪方式。
    的头像 发表于 07-14 16:45 1382次阅读

    RISC-V和ARM有何区别?

    在微处理器架构领域,ARM与RISC-V是两个备受关注的体系。ZLG致远电子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,这引发了人们对这两种架构差异的深入探讨。ARM
    的头像 发表于 06-24 11:38 2250次阅读
    <b class='flag-5'>RISC-V</b>和ARM有何区别?

    使用西门子报文控制V90伺服驱动

    西门子V90伺服驱动可以通过PROFINET(PN)进行通信,并且通常与SINAMICS V90集成使用的控制是SIMATIC S7系
    的头像 发表于 06-17 15:58 4120次阅读
    使用<b class='flag-5'>西门子</b>报文控制<b class='flag-5'>V</b>90伺服驱动<b class='flag-5'>器</b>

    西门子再收购EDA公司 西门子宣布收购Excellicon公司 时序约束工具开发

    开发、验证及管理时序约束的软件纳入西门子EDA的产品组合。此次收购将帮助西门子提供实施和验证流程领域的创新方法, 使系统级芯片  (SoC) 设计人员能够优化功耗、性能和面积 (PPA
    的头像 发表于 05-20 19:04 1826次阅读
    <b class='flag-5'>西门子</b>再收购<b class='flag-5'>EDA</b>公司  <b class='flag-5'>西门子</b>宣布收购Excellicon公司  时序约束工具<b class='flag-5'>开发</b>商

    Condor使用Cadence托管云服务开发高性能RISC-V处理器

    Condor 是一家美国初创企业,致力于开发高性能 RISC-V处理器。公司的目标是通过创新技术彻底革新整个行业,打破高性能计算的极限。
    的头像 发表于 05-08 09:03 1303次阅读