该ADS62P19是采样率高达250 MSPS的双通道、11位模数转换器(ADC)系列的一部分。该器件在紧凑的QFN-64封装中结合了高动态性能和低功耗。此功能使该器件非常适合多载波、宽带宽通信应用。
该ADS62P19具有增益选项,可用于在较低满量程输入范围内提高无杂散动态范围(SFDR)性能。该器件包括一个直流失调校正环路,可用于消除ADC失调。提供双倍数据速率 (DDR)、低压差分信号 (LVDS) 和并行互补金属氧化物半导体 (CMOS) 数字输出接口。
*附件:ads62p19.pdf
尽管该器件包含内部基准电压源,但取消了传统的基准引脚和相关的去耦电容器。然而,该器件也可以通过外部基准电压源驱动。该器件的额定工作范围为工业温度范围(–40°C 至 +85°C)。
特性
- 最大采样率:250 MSPS
- 11 位分辨率
- 总功率:250 MSPS 时为 1.25 W
- 输出选项:
- DDR LVDS和并行CMOS
- 可编程增益:
- SNR和SFDR权衡高达6 dB
- 直流偏移校正
- 串扰:90 dB
- 支持低至 400 mV 的输入时钟幅度
聚丙烯微分 - 内部和外部基准支持
- 封装:9 毫米× 9 毫米 QFN-64
参数
方框图

ADS62P19 是一款双通道 11 位 250 MSPS 模数转换器(ADC),支持 DDR LVDS 与并行 CMOS 双输出接口,具备可编程增益、直流偏移校正及低串扰特性,以高动态性能和紧凑封装适用于多载波宽带通信、测试测量等高速信号采集场景。
核心参数与性能
- 分辨率与线性度 :11 位分辨率,微分非线性(DNL)±0.1 LSB,积分非线性(INL)±2.5 LSB,无丢失码。
- 采样率与输入特性 :最高采样率 250 MSPS(LVDS 接口)、210 MSPS(CMOS 接口);模拟输入带宽 700 MHz,差分输入范围 2 VPP,共模电压 1.5 V。
- 动态性能 :170 MHz 输入时,信噪比(SNR)64 dBFS,无杂散动态范围(SFDR)75 dBc(0 dB 增益)、82 dBc(6 dB 增益);串扰抑制 90 dB,三阶互调失真(IMD3)86.4 dBc。
- 功耗与工作条件 :总功耗 1.25 W(250 MSPS);模拟电源 3.3 V,数字电源 1.8 V;工作温度 -40°C 至 85°C。
封装与引脚
- 采用 9 mm×9 mm 64 引脚 QFN(RGC)封装,底部带热焊盘用于散热,引脚包含模拟 / 数字电源、差分模拟输入(INP_A/INM_A、INP_B/INM_B)、差分时钟输入(CLKP/CLKM)、双路输出接口及配置控制引脚。
- 关键引脚功能:VCM 提供 1.5 V 共模电压,RESET 用于寄存器复位,SEN/SCLK/SDATA 构成串行配置接口,CTRL1-CTRL3 控制掉电模式。
核心功能与特性
- 灵活输出接口 :支持 DDR LVDS(100 Ω 差分终端)与并行 CMOS 输出,数据格式可选二进制补码或偏移二进制,LVDS 模式下单差分对复用两位数据,提升传输效率。
- 增益与偏移校正 :增益 0-6 dB 可编程(0.5 dB 步进),可权衡 SFDR 与 SNR;内置直流偏移校正环路,支持 ±10 mV 偏移补偿,校正时间常数可编程。
- 低功耗与掉电模式 :支持全局掉电(功耗 45 mW)、单通道待机(唤醒时间 1 μs)及低速率自动低功耗模式,适配不同功耗需求场景。
- 配置方式 :支持并行引脚直接配置(接口类型、参考源等)与串行 SPI 配置(增益、偏移、测试模式等),寄存器支持读回验证。
典型应用场景
- 多载波宽带通信系统、软件无线电(SDR)、雷达信号采集、测试测量仪器、有线头端设备。
设计要点
- 电源与去耦 :模拟电源(AVDD)与数字电源(DRVDD)需独立供电,就近配置 0.1 μF 陶瓷去耦电容,敏感电源路径远离数字噪声源。
- 输入与时钟设计 :模拟输入建议串联 5-15 Ω 电阻抑制寄生振荡,采用差分驱动提升抗干扰性;时钟输入支持 LVPECL/LVDS/CMOS 电平,需选用低抖动时钟源(如 CDCE62005),推荐差分驱动。
- 布局规范 :PCB 划分模拟区、数字区与时钟区,单点接地;LVDS 信号线按 100 Ω 阻抗控制、等长差分布线;热焊盘通过过孔充分接地,减少散热瓶颈。
- 配置要点 :上电后需通过 RESET 引脚复位初始化寄存器;串行接口最高 20 MHz 时钟,可配置增益、偏移校正时间常数及输出测试模式(全 0 / 全 1/.toggle 等)。
产品型号与供货
- 在售型号为 ADS62P19IRGCR(2000 片 / 大卷带)与 ADS62P19IRGCT(250 片 / 小卷带),均符合 RoHS 标准,MSL 等级 3(260°C 回流焊,168 小时湿度敏感)。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
封装
+关注
关注
128文章
9329浏览量
149039 -
adc
+关注
关注
100文章
7946浏览量
556871 -
模数转换器
+关注
关注
26文章
4104浏览量
130257 -
数字输出
+关注
关注
0文章
56浏览量
9221
发布评论请先 登录
相关推荐
热点推荐
ADS62P19输出LVDS数据的疑问求解
ADS62P19的datasheet第54页关于LVDS的数据输出有如下表述:
偶数标号的数据在CLKOUTP的上升沿采样,奇数编号的数据在CLKOUTP的下降沿采样。但是下面图中显然和该说
发表于 01-08 06:19
关于ADS62P19模拟输入驱动电路的疑问求解
您好。关于ADS62P19模拟输入驱动电路我有些疑问,还请指教。
在我的系统中输入ADC的信号频率范围从1MHz-100MHz,从Figure 45和Figure 46中可以看出在频率小于
发表于 01-08 06:48
更改ads62p49的采样率设置,是只改AD9516给ads62p49的输出时钟就行还是ads62p49的设置也要同步改变?
想麻烦请教下TI工程师,我现在用ads62p49芯片实现8路AD同步输入,采样时钟用AD9516芯片提供LVDS类型时钟,整个AD采集卡通过FMC接口与FPGA相连。拿到的demo程序是250M
发表于 01-10 07:32
ADS62P49 / ADS62P29/ADS62P48 /
The ADS62Px9/x8 is a family of dual channel 14-bit and 12-bit A/D converters with sampling rates up
发表于 06-04 09:46
•38次下载
ADS62P45/ADS62P44/A62P43/ADS62
ADS62P4X is a dual channel 14-bit A/D converter family with maximum sample rates up to 125 MSPS.
发表于 06-04 09:55
•33次下载
ADS62P42/ADS62P43/ADS62P44/ADS
general description of the features and functions to be considered while using this module. This manual is applicable to the ADS62P
发表于 06-04 10:01
•19次下载
ADS62P45/ ADS62P44/ADS62P43/AD
ADS62P4X is a dual channel 14-bit A/D converter family with maximum sample rates up to 125 MSPS.
发表于 06-04 10:05
•26次下载
ADS7046 产品核心信息总结
该ADS7046器件属于引脚对引脚兼容、高速、低功耗、单通道逐次逼近寄存器 (SAR) 型模数转换器 (ADC) 系列。该器件系列包括多种分辨率、吞吐量和模拟输入变体(器件列表见表 1)。
该
ADS1262/ADS1263 产品核心信息总结
ADS1262和ADS1263 (ADS126x)是低噪声、低漂移、38.4kSPS、三角积分 (ΔΣ) ADC,集成了PGA、基准电压源和内部故障监控器。该ADS1263集成了一个用
ADS8881 产品核心信息总结
该ADS8881是一款18位、1MSPS、真差分输入、模数转换器(ADC)。该器件采用2.5V至5V外部基准电压源工作,提供广泛的信号范围选择,无需额外的输入信号缩放。基准电压设置独立于模拟电源电压 (AVDD),并且可能超过模拟电源电压 (AVDD)。
ADS4449 产品核心信息总结
该ADS4449是一款高线性度、四通道、14位、250MSPS、模数转换器(ADC)。该器件专为低功耗和高无杂散动态范围 (SFDR) 而设计,在较大的输入频率范围内具有低噪声性能和出色的 SFDR。
ADS62PF49 双通道反馈接收器产品总结
该ADS62PF49为双通道反馈接收IC,采样率最高可达250 MSPS。它允许在有限时间内输出高分辨率的14位,随后是最低8倍时间的低分辨率模式。它与ADS62P49和ADS62C17双数转换器
ADS62P19 产品核心信息总结
评论