0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

智多晶eSPI_Slave IP介绍

智多晶 来源:智多晶 2025-05-08 16:44 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

1智多晶eSPI_Slave IP

eSPI总线具有低功耗、管脚数量少、高效的数据传输等优点,常用于与EC、BMC、SIO等外设的通信,是PC中CPU与这些外设通信的主流协议。智多晶eSPI_Slave IP符合eSPI标准规范,支持相关协议属性。

eSPI_Slave IP特性:

支持Single SPI、Dual SPI和Quad SPI模式;

支持所有eSPI命令;

提供apb用户接口

为flash通道事务提供apb接口;

为带外通道事务提供apb接口;

为外设通道事务提供apb接口;

为虚拟线通道事务提供GPIO拓展接口和Simple_vwire接口;

支持错误检测。

2典型应用

芯片间通信‌:eSPI协议主要用于现代计算机系统中CPU与各种外围设备之间的通信,它取代了传统的LPC总线,成为新一代的通信协议; ‌

低功耗和低引脚需求‌:eSPI协议具有低功耗和低引脚数量的特点,这使得它在需要节省能源和减少硬件成本的场景中非常适用;

实时数据传输‌:eSPI协议支持实时数据传输,特别是在需要快速响应的应用中,如系统管理、安全管理和远程管理等功能。这使得eSPI在服务器管理和远程控制中具有重要应用。

3eSPI_Slave IP界面配置

12faf0c6-2baa-11f0-9310-92fbcf53809c.png

在配置界面,用户可配置是否使用双向eSPI Data I/O,可根据需求启用通道。

如果启用虚拟线通道,可根据需求选择虚拟线通道接口。对于GPIO接口,支持对GPIO的输入输出位宽和GPIO的index排序进行配置。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • cpu
    cpu
    +关注

    关注

    68

    文章

    11216

    浏览量

    222860
  • 接口
    +关注

    关注

    33

    文章

    9443

    浏览量

    156109
  • 计算机
    +关注

    关注

    19

    文章

    7763

    浏览量

    92666
  • 总线
    +关注

    关注

    10

    文章

    3014

    浏览量

    91287

原文标题:"芯"技术分享|智多晶 eSPI _Slave IP介绍

文章出处:【微信号:智多晶,微信公众号:智多晶】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    eSPI协议抓包分析

    eSPI 协议在物理层是遵循 SPI 通讯规范的,但是协议层有差异,因此不能使用 SPI 协议去解析(没有 eSPI 协议分析仪的情况下,可以使用 SPI 协议分析仪去做单独 Byte 的初步解析,接下来就人肉解析 eSPI)。
    的头像 发表于 11-18 15:29 5942次阅读
    <b class='flag-5'>eSPI</b>协议抓包分析

    eSPI启动流程详解

    对于 Intel 平台,自 ICL Lake 开始,就不再支持 LPC,仅支持 eSPI
    的头像 发表于 11-18 15:31 1.1w次阅读
    <b class='flag-5'>eSPI</b>启动流程详解

    常见eSPI通讯数据包的分析

    eSPI 通讯一般来说无需特别关注,因为通讯都是 PCH(eSPI_Master)和 EC(eSPI_Slave)硬件完成的,软件不参与。
    的头像 发表于 11-18 15:35 4650次阅读
    常见<b class='flag-5'>eSPI</b>通讯数据包的分析

    多晶XSTC_8B10B IP介绍

    XSTC_8B10B IP(XSTC:XiST Transmission Channel)是智多晶开发的一个灵活的,轻量级的高速串行通信的IPIP在具备SerDes(单通道或多通道)
    的头像 发表于 04-03 16:30 1166次阅读
    智<b class='flag-5'>多晶</b>XSTC_8B10B <b class='flag-5'>IP</b><b class='flag-5'>介绍</b>

    多晶FIFO_Generator IP介绍

    FIFO_Generator是智多晶设计的一款通用型FIFO IP。当前发布的FIFO_Generator IP是2.0版本,相比之前的1.1版本主要新增了非等比输入输出数据位宽支持和异步FIFO跨时钟级数配置功能。
    的头像 发表于 04-25 17:24 1462次阅读
    智<b class='flag-5'>多晶</b>FIFO_Generator <b class='flag-5'>IP</b><b class='flag-5'>介绍</b>

    Gowin SDIO Slave Controller IP用户指南

    Gowin SDIO Slave Controller IP 用户指南旨在帮助用户快速掌握Gowin SDIO Slave Controller 的功能。它主要帮助用户快速了解 GowinSDIO
    发表于 10-10 06:18

    Gowin I3C Slave Dual Clock IP用户指南

    Gowin® I3C Slave Dual Clock IP 用户指南主要内容包括功能特点、端口 描述、时序说明、寄存器描述、配置调用、参考设计等,旨在帮助用户快速 了解 Gowin I3C Slave Dual Cloc
    发表于 09-15 11:03 0次下载
    Gowin I3C <b class='flag-5'>Slave</b> Dual Clock <b class='flag-5'>IP</b>用户指南

    Gowin SPI Master/Slave IP用户指南

    Gowin SPI Master 和 Slave IP 用户指南主要包括功能简介、信号定义、 工作原理、GUI调用等,旨在帮助用户快速了解Gowin SPI Master IPSlave
    发表于 09-15 10:13 0次下载
    Gowin SPI Master/<b class='flag-5'>Slave</b> <b class='flag-5'>IP</b>用户指南

    Gowin UART Master IP/Slave参考设计用户指南

    Gowin UART Master IPSlave 参考设计用户指南主要包括功能简介、 信号定义、工作原理、GUI 调用等,旨在帮助用户快速了解 Gowin UART Master IP
    发表于 09-15 10:11 0次下载
    Gowin UART Master <b class='flag-5'>IP</b>/<b class='flag-5'>Slave</b>参考设计用户指南

    Gowin SDIO SDR104 Slave Controller IP用户指南

    Gowin SDIO SDR104 Slave Controller IP 用户指南主要包括特征性能、 功能描述、端口列表、参数配置、界面配置以及参考设计,旨在帮助用户快 快速了解 Gowin SDIO SDR104 Slave
    发表于 09-15 09:38 2次下载
    Gowin SDIO SDR104 <b class='flag-5'>Slave</b> Controller <b class='flag-5'>IP</b>用户指南

    主流的通讯总线LPC 和 eSPI介绍

    EC 能够作为一颗专用 MCU,应用在笔记本电脑主板设计中。因为 它是一颗携带 eSPI/LPC 外设的专用 MCU。EC 主要的任务就是协助 CPU ,管理一些低速输入设备,采集电池参数、控制主板温度。EC采集到的低速外设信息,就会通过eSPI/LPC传递给CPU。
    发表于 12-20 10:59 2w次阅读

    eSPI接口通道功能解析

    eSPI 接口是用于取代 LPC 接口的,因此它全面兼容 LPC 总线的功能。电气规范上,eSPI 复用了 SPI ,因此通讯频率最高提升到 66MHz。电压降到 1.8V,进一步降低了通讯功耗。但是二者协议层完全不一样,SPI 协议无法解码
    的头像 发表于 11-18 15:33 1w次阅读
    <b class='flag-5'>eSPI</b>接口通道功能解析

    深入解读智多晶FIR IP

    在数字信号处理领域,FIR 滤波器凭借其稳定性强、线性相位等优势,被广泛应用于各类信号处理场景。今天,就带大家深入解读西安智多晶微电子有限公司推出的FIR IP
    的头像 发表于 03-20 17:08 921次阅读
    深入解读智<b class='flag-5'>多晶</b>FIR <b class='flag-5'>IP</b>

    多晶LPC_Controller IP介绍

    在FPGA设计领域,西安智多晶微电子有限公司推出的LPC_Controller IP正逐渐崭露头角,为工程师们提供了强大的工具,助力他们在数据传输领域大展身手。今天,就让我们一同揭开LPC_Controller IP的神秘面纱,
    的头像 发表于 04-18 11:52 1504次阅读
    智<b class='flag-5'>多晶</b>LPC_Controller <b class='flag-5'>IP</b><b class='flag-5'>介绍</b>

    多晶SerDes 2.0 IP介绍

    为了满足用户对SerDes日益增涨和多样化的要求。智多晶SerDes IP推出了2.0版本的升级,本次升级相比1.0版本主要带来了以下的变化。
    的头像 发表于 08-16 15:32 977次阅读
    智<b class='flag-5'>多晶</b>SerDes 2.0 <b class='flag-5'>IP</b><b class='flag-5'>介绍</b>