0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

安森美SiC JFET共源共栅结构详解

安森美 来源:安森美 2025-03-26 17:42 次阅读

本文作者:Jonathan Dodge, P.E.

安森美 (onsemi)cascode FET (碳化硅共源共栅场效应晶体管)在硬开关和软开关应用中有诸多优势,SiC JFET cascode应用指南讲解了共源共栅(cascode)结构、关键参数、独特功能和设计支持。本文为第一篇,将重点介绍Cascode结构。

Cascode简介

碳化硅结型场效应晶体管(SiC JFET)相比其他竞争技术具有一些显著的优势,特别是在给定芯片面积下的低导通电阻(称为RDS.A)。为了实现最低的RDS.A,需要权衡的一点是其常开特性,这意味着如果没有栅源电压,或者JFET的栅极处于悬空状态,那么JFET将完全导通。

然而,开关模式在应用中通常需要常关状态。因此,将SiC JFET与低电压硅MOSFET以cascode 配置结合在一起,构造出一个常关开关模式“FET”,这种结构保留了大部分SiC JFET的优点。

Cascode结构

共源共栅(Cascode)结构是通过将一个SiC JFET与一个低压、常关的硅(Si)MOSFET串联而成,其中JFET的栅极连接到MOSFET的源极。MOSFET的漏源电压是JFET栅源电压的反相,从而使cascode 结构具有常见的常关特性。该结构可在额定漏源电压范围内阻断电流,但如同任何MOSFET(无论是硅基还是碳化硅基器件)一样,其反向电流始终可以流通。

f79d0ef8-0968-11f0-9310-92fbcf53809c.png

图 1 Cascode配置

当内部MOSFET导通或有反向电流流过时,不论cascode的栅极电压如何,JFET的栅极-源极电压几乎为零,JFET处于导通状态。当MOSFET关断且cascode两端存在正的VDS(漏源电压)时,MOSFET的VDS会增加,与此同时JFET的栅源电压会降低至低于JFET的阈值电压,从而关断 JFET。请参见图1。

f7d8cfba-0968-11f0-9310-92fbcf53809c.png

图 2 分立cascode结构

分立cascode 结构采用并排芯片,如图 2(a)所示,或堆叠芯片,如图 2(b)所示。在这两种情况下,SiC JFET 通常都是银烧结在封装引线框架上。

在并排配置中,MOSFET 安装在一个金属镀层的陶瓷隔离器上,有两组源极连接线:一组连接 JFET 源极和 MOSFET 漏极(金属镀层陶瓷的顶面),另一组连接 MOSFET 源极和源极引脚。在堆叠芯片配置中,JFET 源极和 MOSFET 漏极之间的连接线被取消,从而减少了杂散电感。并采用直径较小的连接线连接 JFET 和 MOSFET 栅极。

该MOSFET专为cascode结构设计,其有源区雪崩电压设定约为25V。MOSFET基于30V 硅工艺制造,具有低导通电阻RDS(on),通常仅为JFET的10%,并且具有低反向恢复电荷QRR等特性。JFET用于阻断高电压。大部分的开关和导通损耗都集中在JFET上。

f7ea0cc6-0968-11f0-9310-92fbcf53809c.png

图 3 Cascode正向和反向电流操作

Cascode的导通电阻RDS(on)包括 SiC JFET 和低压Si MOSFET 的导通电阻。cascode栅极关断时,反向电流流经 MOSFET 体二极管,从而自动导通 JFET,如图 3(b)所示的非同步反向电流情况。

在这种情况下,源极-漏极电压为 MOSFET 体二极管压降加上 JFET 导通电阻的压降。由于cascode内的 MOSFET 由硅制成,因此栅极关断时的源极-漏极电压不到同类 SiC MOSFET 的一半。当栅极导通时,cascode结构在正向和反向电流下具有相同的导通损耗。

Cascode的栅极电压范围非常灵活,原因有二。首先,栅极是 MOSFET 栅极,在室温下阈值电压接近 5 V,无需负栅极电压。栅极电压范围为±20 V,且不存在阈值电压漂移或迟滞风险,同时内置了栅极保护齐纳二极管。其次,cascode具有高增益。图 4 显示了采用 TOLL (MO-229) 封装的 750 V、5.4 mΩ第 4 代堆叠芯片结构的cascode—— UJ4SC075005L8S 在 25 °C的输出特性曲线。

f7f7b1fa-0968-11f0-9310-92fbcf53809c.png

图 4 Cascode的高增益可实现 10 V 栅极驱动

请注意,当cascode栅源电压超过约 8 V 时,其电导率的变化非常小。一旦MOSFET导通,JFET即完全导通。这意味着cascode可以用 0 至 10 V 的自举电压来驱动,从而最大限度地降低栅极驱动器的功率和成本。 另一方面,更宽的栅极电压范围(如 -5 至 +18 V)也不会对器件造成损害。

f80555b2-0968-11f0-9310-92fbcf53809c.png

图 5 Cascode电容

图 5(a) 显示了 MOSFET 和 JFET 的芯片电容变化曲线。请注意,图 5(b) 中的 JFET 栅极电阻 RJG 并不是一个单独的电阻,而是 JFET 芯片的一部分。cascode与其他功率晶体管的一个主要区别是没有栅漏电容。当漏源电压VDS超过JFET阈值电压后,Crss实际上会降至零。这是因为 JFET 没有漏极-源极电容(既没有 PN 结,也没有体二极管来产生这种电容)。

这意味着在开关电压转换过程中,cascode的 dVDS/dt 主要由外部电路而不是cascode栅极电阻决定。Cascode的 MOSFET 开关速度可通过其栅极电阻调节,而 JFET 的开关速度部分由 MOSFET 决定,部分则由外部电路决定。这解释了为何在硬开关情况下,cascode结构需借助漏源缓冲电路(snubber)来控制关断速度并抑制电压过冲,下文将对此进行说明。所有 JFET 输出电容(包括栅漏电容与漏源电容)都是栅漏电容。cascode输出电容 Coss约等于 JFET 栅极-漏极电容。cascode输入电容 Ciss主要来自cascode的 MOSFET 栅极-源极电容。

未完待续,后续推文将介绍Cascode开关特性。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • MOSFET
    +关注

    关注

    148

    文章

    7806

    浏览量

    217026
  • 安森美
    +关注

    关注

    32

    文章

    1752

    浏览量

    92639
  • 晶体管
    +关注

    关注

    77

    文章

    9903

    浏览量

    140104
  • SiC
    SiC
    +关注

    关注

    30

    文章

    3079

    浏览量

    64041
  • 共源共栅
    +关注

    关注

    0

    文章

    24

    浏览量

    10481

原文标题:SiC 市场的下一个爆点:共源共栅(cascode)结构详解

文章出处:【微信号:onsemi-china,微信公众号:安森美】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    放大器电路图分享

    放大器是一种特殊的放大器结构,它结合了
    的头像 发表于 02-19 16:15 5385次阅读
    <b class='flag-5'>共</b><b class='flag-5'>源</b><b class='flag-5'>共</b><b class='flag-5'>栅</b>放大器电路图分享

    安森美SiC Cascode JFET的背景知识和并联设计

    随着Al工作负载日趋复杂和高耗能,能提供高能效并能够处理高压的可靠SiCJFET将越来越重要。我们将详细介绍安森美(onsemi)SiC cascode JFET,内容包括Cascode(
    的头像 发表于 02-27 14:10 657次阅读
    <b class='flag-5'>安森美</b><b class='flag-5'>SiC</b> Cascode <b class='flag-5'>JFET</b>的背景知识和并联设计

    具有最小余度电压的电流是什么

    低压结构是什么?具有最小余度电压的
    发表于 09-29 06:47

    SiC在困难条件下的性能解析

    本文探讨了 SiC 在困难条件下(包括雪崩模式和发散振荡)的性能,并研究了它们在利用零电压开关的电路中的性能。
    的头像 发表于 05-07 16:27 2932次阅读
    <b class='flag-5'>SiC</b><b class='flag-5'>共</b><b class='flag-5'>源</b><b class='flag-5'>共</b><b class='flag-5'>栅</b>在困难条件下的性能解析

    简史

    尽管宽带隙半导体已在功率开关应用中略有小成,但在由 IGBT 占主导的高电压/高功率领域仍未有建树。然而,使用 SiC FET 的 “超
    的头像 发表于 03-24 17:15 511次阅读

    为什么说结构会减小米勒电容效应呢?

    为什么说结构会减小米勒电容效应呢?
    的头像 发表于 09-05 17:29 2051次阅读

    Cascode以及级联Cascade的优缺点是什么?

    Cascode以及级联Cascade的优缺点是什么?
    的头像 发表于 09-18 15:08 1.2w次阅读

    单级,和调节型型放大器的优缺点是什么?

    单级,和调节型
    的头像 发表于 09-18 15:08 3913次阅读

    为什么运放被称为telescope?

    为什么运放被称为telescope? 
    的头像 发表于 09-20 16:29 1340次阅读

    放大器工作原理及应用特点

    放大器用于增强模拟电路的性能。利用
    的头像 发表于 09-28 11:23 5303次阅读
    <b class='flag-5'>共</b><b class='flag-5'>源</b><b class='flag-5'>共</b><b class='flag-5'>栅</b>放大器工作原理及应用特点

    放大器的特点是什么

    放大器是一种特殊的场效应晶体管(FET)放大器,它结合了放大器和
    的头像 发表于 09-27 09:38 1242次阅读

    放大器增益偏小的原因

    放大器(Cascode)是一种在集成电路设计中常用的放大器结构,它结合了
    的头像 发表于 09-27 09:46 1027次阅读

    放大器的优缺点是什么

    放大器(Cascode amplifier)是一种在模拟电路设计中常用的放大器结构,它结合了
    的头像 发表于 09-27 09:48 2401次阅读

    折叠放大器的优缺点

    折叠放大器(Folded Cascode Amplifier)是一种在模拟集成电路设计中常用的放大器结构,它结合了
    的头像 发表于 09-27 09:50 2463次阅读

    安森美SiC cascode JFET并联设计的挑战

    随着Al工作负载日趋复杂和高耗能,能提供高能效并能够处理高压的可靠SiCJFET将越来越重要。我们将详细介绍安森美(onsemi)SiC cascode JFET,内容包括Cascode(
    的头像 发表于 02-28 15:50 339次阅读
    <b class='flag-5'>安森美</b><b class='flag-5'>SiC</b> cascode <b class='flag-5'>JFET</b>并联设计的挑战