0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

最新Chiplet互联案例解析 UCIe 2.0最新标准解读

奇异摩尔 来源:奇异摩尔 2024-11-05 11:39 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

单个芯片性能提升的有效途径

随着半导体制程不断逼近物理极限,越来越多的芯片厂商为了提升芯片性能和效率开始使用Chiplet技术,将多个满足特定功能的芯粒单元通过Die-to-Die互联技术与底层基础芯片封装在一起,形成一个系统级芯片。

9cfca2a0-9803-11ef-a511-92fbcf53809c.png

在单个芯片内部,基于Chiplet架构的IO Die、Die-to-Die互联技术是增强单个芯片性能和性价比的关键途径。片内的高速互联可以大大降低数据传输的延迟和功耗。通过高速的内部互联,不同的功能模块可以快速共享数据,优化内存访问和计算资源的分配,提高整体能效比。简而言之,Chiplet架构下的内部高速互联,为芯片算力的提升开辟了新的可能。

AMD EPYC Zen 5系列Chiplet案例

9d12eaec-9803-11ef-a511-92fbcf53809c.png

(Source:AMD 5th Gen EPYC 处理器白皮书) 近期才发布的AMD 代号为“Turin” Zen 5 架构的 EPYC 服务器处理器,使用台积电3nm/4nm工艺制造,主频高达5Ghz。Turin 有两种版本:一种配备Zen 5 内核(支持多达128内核、256线程),另一种配备 Zen 5c内核(支持多达192内核,384线程)。AMD继续沿用了Central IOD(IO Die)的设计架构,保持了上一代6nm的工艺。

9d3729ac-9803-11ef-a511-92fbcf53809c.png

(Source:AMD 5th Gen EPYC 处理器白皮书) 上图所示,AMD运用Chiplet技术将CPU与IO Die创新路径解耦,这些芯片可以按照自己的制程进行开发及演进。通过模块化方法,可以灵活扩充/搭配CCD (CPU Die) 和IO Die,以创建满足工作负载需求的专业处理器。(按需配置低配版8内核到高配版192内核的处理器)。 随着CPU性能的提升,IO Die 也在不断发展以适应需求,更多的内核需要更多的I/O带宽从而支持12个DDR5-6000内存控制器、PCIe Gen 5 I/O以及AMD Infinity Fabric互连。

9d4ad7a4-9803-11ef-a511-92fbcf53809c.png

上图表述了通过Central IO Die 可以灵活扩充CPU内核的数量,从而集成从低性能到高性能服务器的芯片(以AMD Zen 5系列架构产品系列为例)

随着系统规模的不断扩大,我们需要将众多不同的小单元(如计算单元、存储单元、功能单元等)整合成更大规模的系统。为此,迫切需要一种从芯片内部到整个系统层面的统一互联架构。虽然国际顶尖厂商已经推出了各自的解决方案,但行业的发展趋势表明,厂商之间的合作已成为主流。因此,实现不同厂商间的互操作性变得至关重要。这就要求我们构建一个基于第三方产品的统一互联架构,以及开放的标准和生态系统。通过这种分工协作的模式,我们可以打造一个开放且繁荣的生态系统,使得各厂商能够根据自己的专长(如计算、软件开发、接口技术等)进行有效合作,共同推动行业的进步。(推荐阅读:万卡集群时代,互联成为核心)

Die-to-Die片内互联:UCIe互联标准

Die-to-Die 互联是Chiplet架构的核心基础,它为芯片内部不同Die之间的紧密协作提供了传输的接口。Universal Chiplet Interconnect Express (UCIe) 是一种开放的行业互联标准,可在 Chiplet 之间提供高带宽、低延迟、节能且经济高效的封装内连接。

9d4f1efe-9803-11ef-a511-92fbcf53809c.png

自2012年成立以来,UCIe 的既定目标是为Chiplet建立一个开放且无处不在的生态系统。无论这意味着简单地将某些物理方面标准化以简化制造,还是实现真正的混合匹配设置。在这样的生态系统中,客户可以自由地从多家芯片制造商那里挑选使用Chiplet构建的芯片模块,而这些都需要一个强大的基础标准来支撑。 UCIe技术被用于连接多个芯片Die、内存控制器和其他计算资源,形成一个高度集成的系统。这种集成方式允许不同的计算单元之间通过高速的数据通道进行通信,从而提高整体系统的处理能力和效率。此外,使用UCIe技术还可以实现动态功耗管理,通过在不同计算单元之间动态调整功率分配,以优化系统的能效比。 UCIe 1.1 于2023年8月发布覆盖涵盖了芯片到芯片之间的I/O 物理层、协议和软件堆栈等规范。之后时隔1年,UCIe 2.0规范正式发布。UCIe 2.0规范引入了对可管理性标准化系统架构的支持,并全面解决了系统级封装(SiP)生命周期中跨多个芯粒的可测试性、可管理性和调试(DFx)的设计难题。

9d6e0eea-9803-11ef-a511-92fbcf53809c.png

(上图为直播内容预告)

想了解更多关于Chiplet&互联技术趋势以及UCIe 最新标准解析? 资深电子媒体人张国斌与奇异摩尔彧博邀您于11月5日晚19点-20点30分共探Chiplet&互联趋势~

演讲主题

AIGC时代:探索Chiplet互联趋势与Die-to-Die接口技术

演讲嘉宾

9db823d6-9803-11ef-a511-92fbcf53809c.png

王彧博士:奇异摩尔高级设计经理

奇异摩尔集成电路设计有限公司高级设计经理,近十年半导体产业经验,主要研究领域为高速互联接口集成电路设计,设计并量产PCIe、DDR、MIPI等多种高速接口,在ISSCC、JSSC、TCAS等集成电路设计顶级会议和期刊上发表论文十余篇,申请和授权国内外专利6项。

关于我们

AI网络全栈式互联架构产品及解决方案提供商

奇异摩尔,成立于2021年初,是一家行业领先的AI网络全栈式互联产品及解决方案提供商。公司依托于先进的高性能RDMA 和Chiplet技术,创新性地构建了统一互联架构——Kiwi Fabric,专为超大规模AI计算平台量身打造,以满足其对高性能互联的严苛需求。

我们的产品线丰富而全面,涵盖了面向不同层次互联需求的关键产品,如面向北向Scale out网络的AI原生智能网卡、面向南向Scale up网络的GPU片间互联芯粒、以及面向芯片内算力扩展的2.5D/3D IO Die和UCIe Die2Die IP等。这些产品共同构成了全链路互联解决方案,为AI计算提供了坚实的支撑。

奇异摩尔的核心团队汇聚了来自全球半导体行业巨头如NXPIntel、Broadcom等公司的精英,他们凭借丰富的AI互联产品研发和管理经验,致力于推动技术创新和业务发展。团队拥有超过50个高性能网络及Chiplet量产项目的经验,为公司的产品和服务提供了强有力的技术保障。我们的使命是支持一个更具创造力的芯世界,愿景是让计算变得简单。奇异摩尔以创新为驱动力,技术探索新场景,生态构建新的半导体格局,为高性能AI计算奠定稳固的基石。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • chiplet
    +关注

    关注

    6

    文章

    499

    浏览量

    13650
  • UCIe
    +关注

    关注

    0

    文章

    53

    浏览量

    2035
  • 奇异摩尔
    +关注

    关注

    0

    文章

    85

    浏览量

    4075
  • 芯粒
    +关注

    关注

    1

    文章

    88

    浏览量

    452
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PI3HDX1204B1:HDMI 2.0 6Gbps 限幅重驱动器技术解析

    PI3HDX1204B1:HDMI 2.0 6Gbps 限幅重驱动器技术解析 在当今的电子设备中,高清视频传输变得越来越重要,HDMI 2.0 标准的出现满足了高带宽、高质量视频传输的
    的头像 发表于 03-16 17:25 445次阅读

    如何突破AI存储墙?深度解析ONFI 6.0高速接口与Chiplet解耦架构

    的带宽(如HBM3/E)来支撑张量处理单元。• 存储瓶颈:传统NAND闪存接口已无法支撑企业级PCIe 5.0 SSD的吞吐要求,亟需更高效的互联协议。 2. 奎芯科技(MSquare)的突破性方案
    发表于 01-29 17:32

    连接标准联盟即将推出智能家居新标准Aliro

    连接标准联盟(Connectivity Standards Alliance, CSA)即将推出的智能家居新标准-Aliro,将带来更便捷的智能门锁体验。它兼容iOS与安卓系统,用户通过手机或手表
    的头像 发表于 01-21 15:39 832次阅读

    SmartBug2.0 用户指南:硬件连接、功能使用与数据处理全解析

    SmartBug2.0 用户指南:硬件连接、功能使用与数据处理全解析 在电子设备的开发与应用中,传感器模块的功能和使用方式至关重要。SmartBug2.0 作为一款功能强大的模块,为我们在多领域
    的头像 发表于 12-26 09:15 536次阅读

    得一微电子受邀出席第四届HiPi Chiplet论坛

    12月20日,由高性能芯片互联技术联盟(简称HiPi联盟)主办的第四届HiPi Chiplet论坛在北京成功举办。本届论坛以“探索芯前沿,驱动新智能”为核心主题,聚焦算力升级、先进工艺突破、关键技术
    的头像 发表于 12-25 15:42 623次阅读

    深入解析TUSB213 USB 2.0高速信号调节器

    深入解析TUSB213 USB 2.0高速信号调节器 在当今的电子设备中,USB接口已经成为了数据传输和设备连接的标准配置。然而,随着传输距离的增加和信号质量的下降,如何保证USB高速信号的完整性
    的头像 发表于 12-18 16:20 471次阅读

    泰凌微电子深度参与蓝牙 ULL 新标准,助力HID设备实现高刷新低延时

    Latency)技术新标准——HID over ISO与 SCI(Shorter Connection Intervals),正为无线连接体验升级注入关键动力。泰凌微电子作为蓝牙技术领域的深耕者,深度参与两项标准
    的头像 发表于 12-12 11:03 3119次阅读

    UCIe协议代际跃迁驱动开放芯粒生态构建

    在芯片技术从 “做大单片” (单片SoC)向 “小芯片组合” (芯粒式设计)转型的当下,一套统一的互联标准变得至关重要。UCIe协议便是一套芯粒芯片互联的 “通用语言”。
    的头像 发表于 11-14 14:32 1635次阅读
    <b class='flag-5'>UCIe</b>协议代际跃迁驱动开放芯粒生态构建

    新标准下应急照明系统在地铁站的应用和选型

    【摘要】本文通过对比GB51309-2018《消防应息照明及疏散指示系统技术标准》和以往应急照明系统标准的差异,提出了地铁站应急照明系统架构改进成集中电源控制系统方案:并依据新标准,通过计算和各防火
    的头像 发表于 09-26 14:10 804次阅读
    <b class='flag-5'>新标准</b>下应急照明系统在地铁站的应用和选型

    CMOS 2.0Chiplet两种创新技术的区别

    摩尔定律正在减速。过去我们靠不断缩小晶体管尺寸提升芯片性能,但如今物理极限越来越近。在这样的背景下,两种创新技术站上舞台:CMOS 2.0Chiplet(芯粒)。它们都在解决 “如何让芯片更强” 的问题,但思路却大相径庭。
    的头像 发表于 09-09 15:42 1205次阅读

    奇异摩尔Die-to-Die片内互联方案持续升级

    当AI大模型参数规模突破万亿级别,传统单芯片设计遭遇物理极限。芯粒技术通过模块化组合突破瓶颈,而芯片间互联带宽成为决定性因素之一。近期,UCIe 3.0规范将数据传输速率从UCIe 2.0
    的头像 发表于 08-18 16:50 2041次阅读
    奇异摩尔Die-to-Die片内<b class='flag-5'>互联</b>方案持续升级

    新思科技UCIe IP解决方案实现片上网络互连

    通用芯粒互连技术(UCIe)为半导体行业带来了诸多可能性,在Multi-Die设计中实现了高带宽、低功耗和低延迟的Die-to-Die连接。它支持定制HBM(cHBM)等创新应用,满足了I/O裸片
    的头像 发表于 08-04 15:17 2937次阅读

    技术资讯 I 完整的 UCIe 信号完整性分析流程和异构集成合规性检查

    。随着3DHI系统越来越复杂,UCIe(UniversalChipletInterconnectExpress)标准变得非常重要,对于未来的先进封装和半导体系统设计而
    的头像 发表于 06-13 16:27 713次阅读
    技术资讯 I 完整的 <b class='flag-5'>UCIe</b> 信号完整性分析流程和异构集成合规性检查

    ISO/SAE 21434标准解读 DEKRA德凯解析ISO/SAE 21434汽车网络安全产品

    国际标准,为企业构建汽车全生命周期的网络安全防护体系提供了清晰的框架。 ISO/SAE 21434标准解读 全流程网络安全护航 ISO/SAE 21434标准覆盖车辆开发的每一个阶段,
    的头像 发表于 06-10 14:47 1776次阅读

    ​双85测试新标准:电解电容湿热环境2000小时容量衰减率≤±2%

    本文以东莞市平尚电子科技有限公司(平尚科技)通过IATF 16949认证的车规级电解电容技术为核心,结合双85测试(85℃/85%RH)新标准,系统解析其在湿热极端环境下的性能稳定性。通过材料创新
    的头像 发表于 06-09 15:11 1344次阅读
    ​双85测试<b class='flag-5'>新标准</b>:电解电容湿热环境2000小时容量衰减率≤±2%