0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

算能全系列RISC-V处理器进入PLCT实验室6.6内核维护工程

算能开发者社区 2024-05-22 08:33 次阅读

近日,PLCT实验室RISC-V内核维护(RVLK)小队确认,将与算能软件团队紧密合作,计划在202410之前完成算能SG2380SG204xSG200x等系列全部RISC-V处理器Linux内核6.6 LTS分支的升级并进行长期维护;与此同时,继续推动算能RISC-V相关补丁进入Linux内核上游(upstream)。

RVLK小队是PLCT实验室最年轻的小队,诞生于20244月,由PLCT实验室多个内核相关的工作小组整合而成。RVLK小队愿景和使命是帮助国内RISC-V厂商和全球开源RISC-V社区的IP/SoC进入Kernel上游(Upstream,从而获得更加广泛和便利的开源软件生态支持。RVLK小队致力于提供开源公共基础设施,最大程度地降低国内RISC-V厂商的内核代码维护成本。

算能(Sophgo)是RISC-V领域世界领先的处理器制造商,2023年初推出的SG2042处理器是目前性能最强的可以购买到的RISC-V处理器。20238RISC-V中国峰会期间算能现场展示了全球首台1024RISC-V核心的计算机柜,在高性能计算领域将RISC-V推动了一大步。基于算能CV180x/SG200x系列的Milk-V Duo是一款能够运行Linux并具有TPU算力的经济实惠型RISC-V开发板,在嵌入式及高校教学竞赛领域都得到了丰富的应用。

PLCT实验室积极参与内核社区中Sophgo内核upstream工作,并已经有了一定的工作基础:

-针对SG2042Linux Kernel 6.7中开始加入Milk-V Pioneer的基础支持,包括基础设备树,多核Bootup以及串口支持;6.9中加入了Reset驱动支持。目前正在开发和review的补丁还包括Clock/MMC部分。

-针对CV180x/SG2002/SG2000系列,PLCT实验室也积极参与,提交了RTC/Timer/Watchdog/PWM/SPI-Nor等相关补丁。

-积极参与Sophgo upstream补丁的维护和审核工作,从6.8的内核版本开始,(PLCT实验室的汪辰老师)和其他社区活跃贡献者共同承担了(设备树中)sophgo产品maintainer工作,并专门设立和维护了一个sophgo的内核代码仓库[1] https://github.com/sophgo/linux,从而可以在每个内核代码的合并窗口主动向(设备树/上游)的子系统发出合并代码的请求,很大程度推动了算能内核的主线化工作。作为maintainer工作的一部分,制定了较为详细的补丁提交流程(https://github.com/sophgo/linux/wiki/PR-Process-(cn))。此外还维护了Sophgo upstream工作的wiki网站(https://github.com/sophgo/linux/wiki)

算能与PLCT实验室均为甲辰计划的成员。双方在甲辰计划的组织范围内进行了多项合作,涵盖Linux内核支持、发行版适配、工具链优化、图形栈增强、开源社区建设等方面。欢迎更多的企业伙伴加入到甲辰计划中来,用一纪的时间,在所有基础关键行业领域完成面向RISC-V的适配与优化,并形成超过壹万人的顶尖人才网络

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    18564

    浏览量

    224097
  • LINUX内核
    +关注

    关注

    1

    文章

    312

    浏览量

    21425
  • RISC-V
    +关注

    关注

    42

    文章

    1985

    浏览量

    45327
收藏 人收藏

    评论

    相关推荐

    请问ESP32s3 ULP RISC-V处理器是否支持ADC的读取?

    我在ULP RISC-V处理器的例程中,没有发现有对ADC的操作,请问RISC-V处理器目前还不支持吗?使用的IDF版本为4.4.2。 我想在ULP模式下,通过ADC来读取外部器件
    发表于 06-14 07:38

    RISC-V有哪些优点和缺点

    模块化设计提高了RISC-V的适应性和灵活性。 简洁的指令集:RISC-V的设计简洁,指令数量相对较少,这有助于提高处理器的执行速度和降低功耗。 强大的社区支持:RISC-V拥有庞大的
    发表于 04-28 09:03

    RISC-V有哪些优缺点?是坚持ARM方向还是投入risc-V的怀抱?

    。这种模块化设计提高了RISC-V的适应性和灵活性。 简洁的指令集 :RISC-V的设计简洁,指令数量相对较少,这有助于提高处理器的执行速度和降低功耗。 强大的社区支持 :RISC-V
    发表于 04-28 08:51

    中国工程师最喜欢的10大RISC-V芯片

    兆易创新****GD32VF103 [RISC-V简介] 兆易创新GD32VF103系列MCU采用Bumblebee RISC-V处理器内核
    发表于 04-17 11:04

    国产RISC-V MCU推荐

    ,非常打。 官网显示,CH32V系列是基于沁恒微自研的青稞V4F 微处理器内核设计的工业级通用
    发表于 04-17 11:00

    RISC-V 基础学习:RISC-V 基础介绍

    缩写 [###] 用于标识处理器位宽,取值[32, 64,128],也就是处理器的寄存位宽 [abc...xyz] 标识该处理器支持的指令模块集合 比如:RV64IMAC, 表示6
    发表于 03-12 10:25

    芯来科技发布超低功耗嵌入式RISC-V处理器CPU IP—NS100系列内核

    本土RISC-V CPU IP领军企业——芯来科技正式发布针对信息安全的超低功耗嵌入式RISC-V处理器CPU IP——NS100系列内核
    的头像 发表于 03-04 11:19 764次阅读
    芯来科技发布超低功耗嵌入式<b class='flag-5'>RISC-V</b><b class='flag-5'>处理器</b>CPU IP—NS100<b class='flag-5'>系列</b><b class='flag-5'>内核</b>

    ASE实验室PLCT实验室和算能携手共同发起甲辰计划!

    值此辞旧迎新之际,我们很高兴的向所有参与和关注RISC-V生态建设的伙伴们分享一个新项目的诞生:甲辰计划(英文:RISC-VProsperity2036)。该计划由ASE实验室PLCT
    的头像 发表于 02-19 13:07 936次阅读
    ASE<b class='flag-5'>实验室</b>、<b class='flag-5'>PLCT</b><b class='flag-5'>实验室</b>和算能携手共同发起甲辰计划!

    算能携手软件所PLCT实验室联合举办RISC-V 软件移植优化锦标赛

    器软件生态为重点,在编译器、运行时环境、智能软件栈等多个方面公开提出一系列比赛题目,邀请全球开发者完成挑战并赢取奖金。       近日,算能作为首家赞助厂商加入「RISC-V软件移植及优化锦标赛」的组织运营,并将作为联合主办方与PLC
    的头像 发表于 02-06 10:50 438次阅读
    算能携手软件所<b class='flag-5'>PLCT</b><b class='flag-5'>实验室</b>联合举办<b class='flag-5'>RISC-V</b> 软件移植优化锦标赛

    RISC-V处理器对应什么开发环境?

    RISC-V处理器是开源的,那开发环境需要厂商自己开发还是沿用传统的开发环境呢?比如keil
    发表于 01-13 19:18

    瑞萨推出首款基于RISC-V指令集架构的处理器内核

    嵌入式硬件专家瑞萨电子宣布推出首款基于免费开放的 RISC-V 指令集架构 (ISA) 的完全自主研发的处理器内核
    的头像 发表于 12-01 17:28 1025次阅读
    瑞萨推出首款基于<b class='flag-5'>RISC-V</b>指令集架构的<b class='flag-5'>处理器</b><b class='flag-5'>内核</b>

    开发出商用的RISC-V处理器还需要哪些开发工具和环境?

    开发出商用的RISC-V处理器还需要哪些开发工具和环境? 处理器是软硬件的交汇点,所以必须有完善的编译、开发工具和软件开发环境(IDE),处理器
    发表于 11-18 06:05

    读《玄铁RISC-V处理器入门与实战》

    。 全方位的介绍,带领我们了解RISC-V之性能强大,不再局限于一个跑马灯、Hello World工程,而是开发高大上的系统级应用。未来RISC-V如果能在应用碎片化、开发效率低、软硬件适配难等问题上不断优化,相信将迎来更大的发
    发表于 09-28 11:58

    兆松科技ZCC工具链全面支持Andes晶心科技全系列RISC-V 处理器

    : 6533)全系列RISC-V 处理器。ZCC工具链目前在嵌入式、高性能、AI芯片等多个领域的表现都处于国际领先水平。 Andes晶心科技是32及64位高效能、低功耗RISC-V
    的头像 发表于 08-08 11:33 1159次阅读
    兆松科技ZCC工具链全面支持Andes晶心科技<b class='flag-5'>全系列</b>的<b class='flag-5'>RISC-V</b> <b class='flag-5'>处理器</b>

    两大架构RISC-V 和 ARM 的各种关系

    ,然后返回到内存中。RISC-V 和 ARM 都支持 32 位或 64 位指令集。 二、RISC-V 和 ARM 的区别 尽管 RISC-V 和 ARM 处理器技术的功能相似,但也有显
    发表于 06-21 20:31