0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

不理解EMC,画不好PCB!【硬件干货】

哈哈hfgfdf 来源:嵌入式学习资料 作者:嵌入式学习资料 2024-03-28 17:54 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

除了元器件的选择和电路设计之外,良好的印制电路板(PCB)设计在电磁兼容性中也是一个非常重要的因素。PCB EMC设计的关键,是尽可能减小回流面积,让回流路径按照设计的方向流动。最常见返回电流问题来自于参考平面的裂缝、变换参考平面层、以及流经连接器信号。跨接电容器或是去耦合电容器可能可以解决一些问题,但是必需要考虑到电容器、过孔、焊盘以及布线的总体阻抗。

本文将从PCB的分层策略、布局技巧和布线规则三个方面,介绍EMC的PCB设计技术。

e7b2d8b2-cf88-11ee-b759-92fbcf53809c.png

PCB分层策略

电路板设计中厚度、过孔制程和电路板的层数不是解决问题的关键,优良的分层堆叠是保证电源汇流排的旁路和去耦、使电源层或接地层上的瞬态电压最小并将信号和电源的电磁场屏蔽起来的关键。从信号走线来看,好的分层策略应该是把所有的信号走线放在一层或若干层,这些层紧挨著电源层或接地层。对於电源,好的分层策略应该是电源层与接地层相邻,且电源层与接地层的距离尽可能小,这就是我们所讲的“分层”策略。下面我们将具体谈谈优良的PCB分层策略。

e7c2207e-cf88-11ee-b759-92fbcf53809c.png

1.布线层的投影平面应该在其回流平面层区域内。布线层如果不在其回流平面层地投影区域内,在布线时将会有信号线在投影区域外,导致“边缘辐射”问题,并且还会导致信号回路面积地增大,导致差模辐射增大。

2.尽量避免布线层相邻的设置。因为相邻布线层上的平行信号走线会导致信号串扰,所以如果无法避免布线层相邻,应该适当拉大两布线层之间的层间距,缩小布线层与其信号回路之间的层间距。

3.相邻平面层应避免其投影平面重叠。因为投影重叠时,层与层之间的耦合电容会导致各层之间的噪声互相耦合。

多层板设计

时钟频率超过5MHz,或信号上升时间小于5ns时,为了使信号回路面积能够得到很好的控制,一般需要使用多层板设计。在设计多层板时应注意如下几点原则:

1.关键布线层(时钟线、总线、接口信号线、射频线、复位信号线、片选信号线以及各种控制信号线等所在层)应与完整地平面相邻,优选两地平面之间,如图1所示。关键信号线一般都是强辐射或极其敏感的信号线,靠近地平面布线能够使其信号回路面积减小,减小其辐射强度或提高抗干扰能力。

e7d4d552-cf88-11ee-b759-92fbcf53809c.jpg

图1 关键布线层在两地平面之间

2.电源平面应相对于其相邻地平面内缩(建议值5H~20H)。电源平面相对于其回流地平面内缩可以有效抑制“边缘辐射”问题,如图2所示。

e7d8ae98-cf88-11ee-b759-92fbcf53809c.jpg

图2电源平面应相对于其相邻地平面内缩

此外,单板主工作电源平面(使用最广泛的电源平面)应与其地平面紧邻,以有效地减小电源电流的回路面积,如图3所示。

e7dc43fa-cf88-11ee-b759-92fbcf53809c.jpg

图3 电源平面应与其地平面紧邻

3.单板TOP、BOTTOM层是否无≥50MHz的信号线。如有,最好将高频信号走在两个平面层之间,以抑制其对空间的辐射。

单层板和双层板设计

对于单层板和双层板的设计,主要应注意关键信号线和电源线的设计。电源走线附近必须有地线与其紧邻、平行走线,以减小电源电流回路面积。

单层板的关键信号线两侧应该布“Guide Ground Line”,如图4所示。双层板的关键信号线地投影平面上应有大面积铺地,或者同单层板地处理办法,设计“Guide Ground Line”,如图5所示。关键信号线两侧地“保卫地线”一方面可以减小信号回路面积,另外,还可以防止信号线与其他信号线之间地串扰。

e7e39ea2-cf88-11ee-b759-92fbcf53809c.jpg

图4单层板的关键信号线两侧布“Guide Ground Line”

e7e7b1b8-cf88-11ee-b759-92fbcf53809c.jpg


图5 双层板的关键信号线地投影平面上大面积铺地

总的来说,PCB板的分层可以依据下表来设计。

PCB布局技巧

PCB布局设计时,应充分遵守沿信号流向直线放置的设计原则,尽量避免来回环绕,如图6所示。这样可以避免信号直接耦合,影响信号质量。此外,为了防止电路之间、电子元器件之间的互相干扰和耦合,电路的放置和元器件的布局应遵从如下原则:

e7ec1410-cf88-11ee-b759-92fbcf53809c.jpg


图6 电路模块沿信号流向直线放置

1.单板上如果设计了接口“干净地”,则滤波、隔离器件应放置在“干净地”和工作地之间的隔离带上。这样可以避免滤波或隔离器件通过平面层互相耦合,削弱效果。此外,“干净地”上,除了滤波和防护器件之外,不能放置任何其他器件。

2.多种模块电路在同一PCB上放置时,数字电路模拟电路、高速与低速电路应分开布局,以避免数字电路、模拟电路、高速电路以及低速电路之间的互相干扰。另外,当线路板上同时存在高、中、低速电路时,为了避免高频电路噪声通过接口向外辐射,应该遵从图7中的布局原则。

e7fe6fde-cf88-11ee-b759-92fbcf53809c.jpg


图7 高、中、低速电路布局原则

3.线路板电源输入口的滤波电路应应靠近接口放置,避免已经经过了滤波的线路被再次耦合。

e80290aa-cf88-11ee-b759-92fbcf53809c.jpg


图8 电源输入口的滤波电路应应靠近接口放置

4.接口电路的滤波、防护以及隔离器件靠近接口放置,如图9所示,可以有效的实现防护、滤波和隔离的效果。如果接口处既有滤波又有防护电路,应该遵从先防护后滤波的原则。因为防护电路是用来进行外来过压和过流抑制的,如果将防护电路放置在滤波电路之后,滤波电路会被过压和过流损坏。此外,由于电路的输入输出走线相互耦合时会削弱滤波、隔离或防护效果,布局时要保证滤波电路(滤波器)、隔离以及防护电路的输入输出线不要相互耦合。

e8082dee-cf88-11ee-b759-92fbcf53809c.jpg


图9接口电路的滤波、防护以及隔离器件靠近接口放置

5.敏感电路或器件(如复位电路等)远离单板各边缘特别是单板接口侧边缘至少1000mil。

6.存在较大电流变化的单元电路或器件(如电源模块的输入输出端、风扇及继电器)附近应放置储能和高频滤波电容,以减小大电流回路的回路面积。

7.滤波器件需并排放置,以防止滤波后的电路被再次干扰。

8.晶体、晶振、继电器、开关电源等强辐射器件远离单板接口连接器至少1000mil。这样可将干扰直接向外辐射或在外出电缆上耦合出电流来向外辐射。

PCB布线规则

除了元器件的选择和电路设计之外,良好的印制电路板(PCB)布线在电磁兼容性中也是一个非常重要的因素。既然PCB是系统的固有成分,在PCB布线中增强电磁兼容性不会给产品的最终完成带来附加费用。任何人都应记住一个拙劣的PCB布线能导致更多的电磁兼容问题,而不是消除这些问题,在很多例子中,就算加上滤波器和元器件也不能解决这些问题。到最后,不得不对整个板子重新布线。因此,在开始时养成良好的PCB布线习惯是最省钱的办法。下面将对PCB布线的一些普遍规则和电源线、地线及信号线的设计策略进行介绍,最后,根据这些规则,对空气调节器的典型印制电路板电路提出改进措施。

1. 布线分离

布线分离的作用是将PCB同一层内相邻线路之间的串扰和噪声耦合最小化。3W规范表明所有的信号(时钟,视频,音频,复位等等)都必须象图10所示那样,在线与线,边沿到边沿间予以隔离。为了进一步的减小磁耦合,将基准地布放在关键信号附近以隔离其他信号线上产生的耦合噪声。

e80e8324-cf88-11ee-b759-92fbcf53809c.jpg


图10 线迹隔离

2.保护与分流线路

设置分流和保护线路是对关键信号,比如对在一个充满噪声的环境中的系统时钟信号进行隔离和保护的非常有效的方法。在图21中,PCB内的并联或者保护线路是沿着关键信号的线路布放。保护线路不仅隔离了由其他信号线上产生的耦合磁通,而且也将关键信号从与其他信号线的耦合中隔离开来。分流线路和保护线路之间的不同之处在于分流线路不必被端接(与地连接),但是保护线路的两端都必须连接到地。为了进一步的减少耦合,多层PCB中的保护线路可以每隔一段就加上到地的通路。

e8186268-cf88-11ee-b759-92fbcf53809c.jpg


图11 分流和保护线路

3.电源线设计

根据印制线路板电流的大小,尽量加粗电源线宽度,减少环路电阻。同时、使电源线、地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力。在单面板或双面板中,如果电源线走线很长,应每隔3000mil对地加去耦合电容,电容取值为10uF+1000pF。

4.地线设计

地线设计的原则是:

(1)数字地与模拟地分开。若线路板上既有逻辑电路又有线性电路,应使它们尽量分开。低频电路的地应尽量采用单点并联接地,实际布线有困难时可部分串联后再并联接地。高频电路宜采用多点串联接地,地线应短而租,高频元件周围尽量用栅格状大面积地箔。

(2)接地线应尽量加粗。若接地线用很纫的线条,则接地电位随电流的变化而变化,使抗噪性能降低。因此应将接地线加粗,使它能通过三倍于印制板上的允许电流。如有可能,接地线应在2~3mm以上。

(3)接地线构成闭环路。只由数字电路组成的印制板,其接地电路布成团环路大多能提高抗噪声能力。

5.信号线设计

对于关键信号线,如果单板有内部信号走线层,则时钟等关键信号线布在内层,优先考虑优选布线层。另外,关键信号线一定不能跨分割区走线,包括过孔、焊盘导致的参考平面间隙,否则会导致信号回路面积的增大。而且关键信号线应距参考平面边沿≥3H(H为线距离参考平面的高度),以抑制边缘辐射效应。

对于时钟线、总线、射频线等强辐射信号线和复位信号线、片选信号线、系统控制信号等敏感信号线,应远离接口外出信号线。从而避免强辐射信号线上的干扰耦合到外出信号线上,向外辐射;也避免接口外出信号线带进来的外来干扰耦合到敏感信号线上,导致系统误操作。

对于差分信号线应同层、等长、并行走线,保持阻抗一致,差分线间无其它走线。因为保证差分线对的共模阻抗相等,可以提高其抗干扰能力。

根据以上布线规则,对空气调节器的典型印制电路板电路进行改进优化,如图12所示。

e81e725c-cf88-11ee-b759-92fbcf53809c.jpg


图12 改进空气调节器的典型印制电路板电路

总体来说,PCB设计对EMC的改善是:在布线之前,先研究好回流路径的设计方案,就有最好的成功机会,可以达成降低EMI辐射的目标。而且在还没有动手实际布线之前,变更布线层等都不必花费任何钱,是改善EMC最便宜的做法。

e8242350-cf88-11ee-b759-92fbcf53809c.jpg

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4391

    文章

    23742

    浏览量

    420749
  • emc
    emc
    +关注

    关注

    174

    文章

    4323

    浏览量

    190345
  • 双层板
    +关注

    关注

    0

    文章

    9

    浏览量

    3088
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    改善EMCPCB设计原理

    电磁兼容EMC是电子设备稳定运行的核心要求,它包含电磁辐射和电磁敏感性两个双向问题。而PCB作为元件的物理载体,其设计直接决定了EMC性能的下限,如果是不合理的层布局、元件位置或接地方式,就有可能导致辐射超标、信号干扰等等的问题
    的头像 发表于 10-22 15:45 418次阅读

    上海 10月19-20日《高级PCB-EMC设计》公开课报名中!

    研发人员,大部分由企业硬件设计人员、PCb设计人员或结构设计人员兼任EMC设计工作。而EMC设计主要凭借研发人员的个人经验,没有系统的流程规范;往往是产品出来后采取
    的头像 发表于 10-09 18:02 203次阅读
    上海 10月19-20日《高级<b class='flag-5'>PCB-EMC</b>设计》公开课报名中!

    Altair PollEx:PCB规则检查及系统EMC仿真技术

    Altair PollEx:PCB规则检查及系统EMC仿真技术
    的头像 发表于 09-17 11:19 4754次阅读
    Altair PollEx:<b class='flag-5'>PCB</b>规则检查及系统<b class='flag-5'>EMC</b>仿真技术

    如何为EMC设计选择PCB叠层结构

    在设计电磁兼容性(EMC)表现优异的 PCB 时,叠层结构的选择是需要掌握的核心概念之一。
    的头像 发表于 07-15 10:25 6200次阅读
    如何为<b class='flag-5'>EMC</b>设计选择<b class='flag-5'>PCB</b>叠层结构

    PCBEMC设计指南

    本文档的主要内容介绍的是工程开发中 PCBEMC设计指南
    发表于 06-08 09:50 34次下载

    EMC设计—PCB高级EMC设计

    目录 EMC理论基础 EMC测试实质 PCB的接地设计 PCB内部EMC设计 EMC去耦分析
    发表于 05-28 16:54

    EMC器件速览(Ⅱ) #EMC #电磁兼容EMC #电子元器件 #硬件工程师 #PPTC #ESD

    emc
    深圳市韬略科技有限公司
    发布于 :2025年05月23日 17:37:26

    PCBEMC设计(一):层的设置与排布原则

    PCB的电磁兼容性(EMC)设计首先要考虑层的设置,这是因为单板层数的组成、电源层和地层的分布位置以及平面的分割方式对EMC性能有着决定性的影响。为昕MarsPCBlayerstack层数的合理规划
    的头像 发表于 05-17 16:17 995次阅读
    <b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>设计(一):层的设置与排布原则

    符合EMCPCB设计准则

    时源芯微专业EMC/EMI/EMS整改 EMC防护器件 就ESD问题而言,设计上需要注意的地方很多,尤其是关于GND布线的设计及线距,PCB设计中应该注意的要点: (1) PCB板边间
    的头像 发表于 05-15 16:42 595次阅读

    EMC思想来设计DC/DC电源的PCB

    在DC/DC芯片的应用中,我们需要提前来规划EMC的设计,避免在后期把太多的时间和精力花在整改和优化上。其实DC/DC电源的PCB设计,在满足基本电源工作的功能之外,考虑功率路径满足通流能力,路径
    发表于 04-15 13:40

    深圳 4月18-19日《高级PCB-EMC设计》公开课报名中!

    人员,大部分由企业硬件设计人员、PCb设计人员或结构设计人员兼任EMC设计工作。而EMC设计主要凭借研发人员的个人经验,没有系统的流程规范;往往是产品出来后采取“
    的头像 发表于 03-17 16:50 619次阅读
    深圳 4月18-19日《高级<b class='flag-5'>PCB-EMC</b>设计》公开课报名中!

    华为PCBEMC设计指南【可下载】

    转载一篇华为《PCBEMC设计指南》,合计94页PDF,对PCBEMC设计从布局、布线、背板的EMC设计、射频
    发表于 02-26 15:52

    华为PCBEMC设计指南

    转载一篇华为《PCBEMC设计指南》,合计94页PDF,对PCBEMC设计从布局、布线、背板的EMC设计、射频
    的头像 发表于 01-15 10:09 2112次阅读
    华为<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>设计指南

    硬件测试EMC整改:打造高品质电子设备

    深圳南柯电子|硬件测试EMC整改:打造高品质电子设备
    的头像 发表于 12-25 14:43 1090次阅读
    <b class='flag-5'>硬件</b>测试<b class='flag-5'>EMC</b>整改:打造高品质电子设备

    ADS1118当CS被拉低的时候,DOUT直接被拉高,为什么?

    最大的问题是当CS被拉低的时候,DOUT直接被拉高。导致读出来的数全部都为1.一直不理解这个是什么原因,求解答
    发表于 12-11 07:01