0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

不理解EMC,画不好PCB!【硬件干货】

哈哈hfgfdf 来源:嵌入式学习资料 作者:嵌入式学习资料 2024-03-28 17:54 次阅读

除了元器件的选择和电路设计之外,良好的印制电路板(PCB)设计在电磁兼容性中也是一个非常重要的因素。PCB EMC设计的关键,是尽可能减小回流面积,让回流路径按照设计的方向流动。最常见返回电流问题来自于参考平面的裂缝、变换参考平面层、以及流经连接器信号。跨接电容器或是去耦合电容器可能可以解决一些问题,但是必需要考虑到电容器、过孔、焊盘以及布线的总体阻抗。

本文将从PCB的分层策略、布局技巧和布线规则三个方面,介绍EMC的PCB设计技术。

e7b2d8b2-cf88-11ee-b759-92fbcf53809c.png

PCB分层策略

电路板设计中厚度、过孔制程和电路板的层数不是解决问题的关键,优良的分层堆叠是保证电源汇流排的旁路和去耦、使电源层或接地层上的瞬态电压最小并将信号和电源的电磁场屏蔽起来的关键。从信号走线来看,好的分层策略应该是把所有的信号走线放在一层或若干层,这些层紧挨著电源层或接地层。对於电源,好的分层策略应该是电源层与接地层相邻,且电源层与接地层的距离尽可能小,这就是我们所讲的“分层”策略。下面我们将具体谈谈优良的PCB分层策略。

e7c2207e-cf88-11ee-b759-92fbcf53809c.png

1.布线层的投影平面应该在其回流平面层区域内。布线层如果不在其回流平面层地投影区域内,在布线时将会有信号线在投影区域外,导致“边缘辐射”问题,并且还会导致信号回路面积地增大,导致差模辐射增大。

2.尽量避免布线层相邻的设置。因为相邻布线层上的平行信号走线会导致信号串扰,所以如果无法避免布线层相邻,应该适当拉大两布线层之间的层间距,缩小布线层与其信号回路之间的层间距。

3.相邻平面层应避免其投影平面重叠。因为投影重叠时,层与层之间的耦合电容会导致各层之间的噪声互相耦合。

多层板设计

时钟频率超过5MHz,或信号上升时间小于5ns时,为了使信号回路面积能够得到很好的控制,一般需要使用多层板设计。在设计多层板时应注意如下几点原则:

1.关键布线层(时钟线、总线、接口信号线、射频线、复位信号线、片选信号线以及各种控制信号线等所在层)应与完整地平面相邻,优选两地平面之间,如图1所示。关键信号线一般都是强辐射或极其敏感的信号线,靠近地平面布线能够使其信号回路面积减小,减小其辐射强度或提高抗干扰能力。

e7d4d552-cf88-11ee-b759-92fbcf53809c.jpg

图1 关键布线层在两地平面之间

2.电源平面应相对于其相邻地平面内缩(建议值5H~20H)。电源平面相对于其回流地平面内缩可以有效抑制“边缘辐射”问题,如图2所示。

e7d8ae98-cf88-11ee-b759-92fbcf53809c.jpg

图2电源平面应相对于其相邻地平面内缩

此外,单板主工作电源平面(使用最广泛的电源平面)应与其地平面紧邻,以有效地减小电源电流的回路面积,如图3所示。

e7dc43fa-cf88-11ee-b759-92fbcf53809c.jpg

图3 电源平面应与其地平面紧邻

3.单板TOP、BOTTOM层是否无≥50MHz的信号线。如有,最好将高频信号走在两个平面层之间,以抑制其对空间的辐射。

单层板和双层板设计

对于单层板和双层板的设计,主要应注意关键信号线和电源线的设计。电源走线附近必须有地线与其紧邻、平行走线,以减小电源电流回路面积。

单层板的关键信号线两侧应该布“Guide Ground Line”,如图4所示。双层板的关键信号线地投影平面上应有大面积铺地,或者同单层板地处理办法,设计“Guide Ground Line”,如图5所示。关键信号线两侧地“保卫地线”一方面可以减小信号回路面积,另外,还可以防止信号线与其他信号线之间地串扰。

e7e39ea2-cf88-11ee-b759-92fbcf53809c.jpg

图4单层板的关键信号线两侧布“Guide Ground Line”

e7e7b1b8-cf88-11ee-b759-92fbcf53809c.jpg


图5 双层板的关键信号线地投影平面上大面积铺地

总的来说,PCB板的分层可以依据下表来设计。

PCB布局技巧

PCB布局设计时,应充分遵守沿信号流向直线放置的设计原则,尽量避免来回环绕,如图6所示。这样可以避免信号直接耦合,影响信号质量。此外,为了防止电路之间、电子元器件之间的互相干扰和耦合,电路的放置和元器件的布局应遵从如下原则:

e7ec1410-cf88-11ee-b759-92fbcf53809c.jpg


图6 电路模块沿信号流向直线放置

1.单板上如果设计了接口“干净地”,则滤波、隔离器件应放置在“干净地”和工作地之间的隔离带上。这样可以避免滤波或隔离器件通过平面层互相耦合,削弱效果。此外,“干净地”上,除了滤波和防护器件之外,不能放置任何其他器件。

2.多种模块电路在同一PCB上放置时,数字电路模拟电路、高速与低速电路应分开布局,以避免数字电路、模拟电路、高速电路以及低速电路之间的互相干扰。另外,当线路板上同时存在高、中、低速电路时,为了避免高频电路噪声通过接口向外辐射,应该遵从图7中的布局原则。

e7fe6fde-cf88-11ee-b759-92fbcf53809c.jpg


图7 高、中、低速电路布局原则

3.线路板电源输入口的滤波电路应应靠近接口放置,避免已经经过了滤波的线路被再次耦合。

e80290aa-cf88-11ee-b759-92fbcf53809c.jpg


图8 电源输入口的滤波电路应应靠近接口放置

4.接口电路的滤波、防护以及隔离器件靠近接口放置,如图9所示,可以有效的实现防护、滤波和隔离的效果。如果接口处既有滤波又有防护电路,应该遵从先防护后滤波的原则。因为防护电路是用来进行外来过压和过流抑制的,如果将防护电路放置在滤波电路之后,滤波电路会被过压和过流损坏。此外,由于电路的输入输出走线相互耦合时会削弱滤波、隔离或防护效果,布局时要保证滤波电路(滤波器)、隔离以及防护电路的输入输出线不要相互耦合。

e8082dee-cf88-11ee-b759-92fbcf53809c.jpg


图9接口电路的滤波、防护以及隔离器件靠近接口放置

5.敏感电路或器件(如复位电路等)远离单板各边缘特别是单板接口侧边缘至少1000mil。

6.存在较大电流变化的单元电路或器件(如电源模块的输入输出端、风扇及继电器)附近应放置储能和高频滤波电容,以减小大电流回路的回路面积。

7.滤波器件需并排放置,以防止滤波后的电路被再次干扰。

8.晶体、晶振、继电器、开关电源等强辐射器件远离单板接口连接器至少1000mil。这样可将干扰直接向外辐射或在外出电缆上耦合出电流来向外辐射。

PCB布线规则

除了元器件的选择和电路设计之外,良好的印制电路板(PCB)布线在电磁兼容性中也是一个非常重要的因素。既然PCB是系统的固有成分,在PCB布线中增强电磁兼容性不会给产品的最终完成带来附加费用。任何人都应记住一个拙劣的PCB布线能导致更多的电磁兼容问题,而不是消除这些问题,在很多例子中,就算加上滤波器和元器件也不能解决这些问题。到最后,不得不对整个板子重新布线。因此,在开始时养成良好的PCB布线习惯是最省钱的办法。下面将对PCB布线的一些普遍规则和电源线、地线及信号线的设计策略进行介绍,最后,根据这些规则,对空气调节器的典型印制电路板电路提出改进措施。

1. 布线分离

布线分离的作用是将PCB同一层内相邻线路之间的串扰和噪声耦合最小化。3W规范表明所有的信号(时钟,视频音频,复位等等)都必须象图10所示那样,在线与线,边沿到边沿间予以隔离。为了进一步的减小磁耦合,将基准地布放在关键信号附近以隔离其他信号线上产生的耦合噪声。

e80e8324-cf88-11ee-b759-92fbcf53809c.jpg


图10 线迹隔离

2.保护与分流线路

设置分流和保护线路是对关键信号,比如对在一个充满噪声的环境中的系统时钟信号进行隔离和保护的非常有效的方法。在图21中,PCB内的并联或者保护线路是沿着关键信号的线路布放。保护线路不仅隔离了由其他信号线上产生的耦合磁通,而且也将关键信号从与其他信号线的耦合中隔离开来。分流线路和保护线路之间的不同之处在于分流线路不必被端接(与地连接),但是保护线路的两端都必须连接到地。为了进一步的减少耦合,多层PCB中的保护线路可以每隔一段就加上到地的通路。

e8186268-cf88-11ee-b759-92fbcf53809c.jpg


图11 分流和保护线路

3.电源线设计

根据印制线路板电流的大小,尽量加粗电源线宽度,减少环路电阻。同时、使电源线、地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力。在单面板或双面板中,如果电源线走线很长,应每隔3000mil对地加去耦合电容,电容取值为10uF+1000pF。

4.地线设计

地线设计的原则是:

(1)数字地与模拟地分开。若线路板上既有逻辑电路又有线性电路,应使它们尽量分开。低频电路的地应尽量采用单点并联接地,实际布线有困难时可部分串联后再并联接地。高频电路宜采用多点串联接地,地线应短而租,高频元件周围尽量用栅格状大面积地箔。

(2)接地线应尽量加粗。若接地线用很纫的线条,则接地电位随电流的变化而变化,使抗噪性能降低。因此应将接地线加粗,使它能通过三倍于印制板上的允许电流。如有可能,接地线应在2~3mm以上。

(3)接地线构成闭环路。只由数字电路组成的印制板,其接地电路布成团环路大多能提高抗噪声能力。

5.信号线设计

对于关键信号线,如果单板有内部信号走线层,则时钟等关键信号线布在内层,优先考虑优选布线层。另外,关键信号线一定不能跨分割区走线,包括过孔、焊盘导致的参考平面间隙,否则会导致信号回路面积的增大。而且关键信号线应距参考平面边沿≥3H(H为线距离参考平面的高度),以抑制边缘辐射效应。

对于时钟线、总线、射频线等强辐射信号线和复位信号线、片选信号线、系统控制信号等敏感信号线,应远离接口外出信号线。从而避免强辐射信号线上的干扰耦合到外出信号线上,向外辐射;也避免接口外出信号线带进来的外来干扰耦合到敏感信号线上,导致系统误操作。

对于差分信号线应同层、等长、并行走线,保持阻抗一致,差分线间无其它走线。因为保证差分线对的共模阻抗相等,可以提高其抗干扰能力。

根据以上布线规则,对空气调节器的典型印制电路板电路进行改进优化,如图12所示。

e81e725c-cf88-11ee-b759-92fbcf53809c.jpg


图12 改进空气调节器的典型印制电路板电路

总体来说,PCB设计对EMC的改善是:在布线之前,先研究好回流路径的设计方案,就有最好的成功机会,可以达成降低EMI辐射的目标。而且在还没有动手实际布线之前,变更布线层等都不必花费任何钱,是改善EMC最便宜的做法。

e8242350-cf88-11ee-b759-92fbcf53809c.jpg

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4220

    文章

    22472

    浏览量

    385778
  • emc
    emc
    +关注

    关注

    165

    文章

    3644

    浏览量

    181165
  • 双层板
    +关注

    关注

    0

    文章

    8

    浏览量

    2871
收藏 人收藏

    评论

    相关推荐

    大神帮忙让我理解一下该电路的原理?

    反馈原理是同一级电路的是一样的吗,请大佬讲解 ③该电路作为AD前端的信号调理,我觉得好像这个电路把电压给衰减了,那么后端AD芯片量化的数值就产生误差了,所以不理解,这个调理电路的意义
    发表于 04-16 00:51

    stm32中使用CAN通信报错怎么解决?

    最近在用CAN通信,看到错误管理和错误帧这一部分,不理解。 手册上说错误管理完全由硬件处理,是不是如果发生了错误,错误帧是由硬件自动发送的? 那么错误帧的接收呢?也是由硬件自动接收处理
    发表于 04-12 06:50

    不理解EMC,画不好PCB

    电路板设计中厚度、过孔制程和电路板的层数不是解决问题的关键,优良的分层堆叠是保证电源汇流排的旁路和去耦、使电源层或接地层上的瞬态电压最小并将信号和电源的电磁场屏蔽起来的关键。
    的头像 发表于 01-14 14:26 639次阅读
    <b class='flag-5'>不理解</b><b class='flag-5'>EMC</b>,画<b class='flag-5'>不好</b><b class='flag-5'>PCB</b>!

    EMC运行三大规律

    EMC问题是电子硬件开发设计中常常会碰到的问题,不好的电路设计,EMC问题是很多的,这会非常影响整个电子硬件主板的最终性能。 所以在实际的
    的头像 发表于 11-06 11:54 350次阅读

    干货分享 | 32种EMC标准电路分享

    干货分享 | 32种EMC标准电路分享
    的头像 发表于 10-17 12:05 418次阅读
    <b class='flag-5'>干货</b>分享 | 32种<b class='flag-5'>EMC</b>标准电路分享

    干货 | 氮化镓GaN驱动器的PCB设计策略概要

    干货 | 氮化镓GaN驱动器的PCB设计策略概要
    的头像 发表于 09-27 16:13 566次阅读
    <b class='flag-5'>干货</b> | 氮化镓GaN驱动器的<b class='flag-5'>PCB</b>设计策略概要

    现代通信中IQ调制和成型滤波及星座映射的资料

    一下,但由于这部分不好出题,所以通常不会作为重点。但换句话说即使目前国内的大部分讲通信原理的老师,恐怕自己也就是从数学公式上理解了一下。真正的物理上的通信过程是怎么样的,恐怕他们也不理解
    发表于 09-22 06:31

    PCB设计中的EMC问题和哪些因素有关

    一站式PCBA智造厂家今天为大家讲讲EMC问题在pcb设计中有哪些因素?PCB设计中EMC问题出现的因素。PCB设计中的
    的头像 发表于 09-06 09:30 652次阅读

    电源PCB设计与EMC的电路布局要点(EMC机理分析)

    PCB环路对EMC的影响非常重要,比如反激主功率环路,如果太大的话辐射会很差。 滤波器走线效果,滤波器是用来滤掉干扰的,但若是PCB走线不好的话,滤波器就可能失去应该有的效果。 结
    发表于 08-24 10:39 1922次阅读
    电源<b class='flag-5'>PCB</b>设计与<b class='flag-5'>EMC</b>的电路布局要点(<b class='flag-5'>EMC</b>机理分析)

    TFLM 例程中,这个REG数据的处理方式不理解,能否说明下?

    这个看起来是图片尺寸的转换和REG565转成REG888,但是红框的这些数据计算不理解
    发表于 07-20 20:35

    使用Verilog HDL描述寄存器的硬件

    刚接触数字集成电路设计,特别是Verilog HDL语言的同学,往往不理解什么时候变量需要设置为wire型,什么时候需要设置成reg型。
    发表于 07-13 15:53 599次阅读
    使用Verilog HDL描述寄存器的<b class='flag-5'>硬件</b>

    图解PCB布板与EMC的关系

    导读:说起开关电源的难点问题,PCB布板问题不算很大难点,但若是要布出一个精良PCB板,那开关电源一定是难点之一(PCB设计不好,可能会导致无论怎么调试参数都调试布出来的情况,这么说并
    的头像 发表于 06-25 11:48 971次阅读
    图解<b class='flag-5'>PCB</b>布板与<b class='flag-5'>EMC</b>的关系

    PCB设计中7个EMC技巧!

    ▼关注公众号: 工程师看海▼ 分享一篇不错的PCB与EMI问题文章,来自网络。 电磁兼容性(EMC)及关联的电磁干扰(EMI)历来都需要系统设计工程师擦亮眼睛,在当今电路板设计和元器件封装不断缩小
    的头像 发表于 06-14 08:46 1584次阅读
    <b class='flag-5'>PCB</b>设计中7个<b class='flag-5'>EMC</b>技巧!

    PCB设计没头绪?RK3588 PCB设计指导,搞硬件必入手!

    。 好芯片搭配好PCB,才会有高可靠的硬件 高可靠的PCB本质是要有可靠的设计,可靠的PCB设计,不仅能缩短开发周期,更能节省人力资金,加快产品上市时间,且产品品质也会得到保障。 那么
    发表于 05-12 11:49

    基于FPGA边沿检测的理解问题?

    我看到网上关于边沿检测的讲解,有个地方不理解,t0时刻和t1时刻分别是怎样的时刻,trigger在时钟上升沿经过触发器输出的信号和经过非门的信号是什么样的关系?我的理解是trigger分别输出后是两个电平相反的信号,为什么相与之后就可以检测是否为上升沿或者下降沿?谢谢。
    发表于 05-10 14:52