0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

智原推出整合Chiplets的2.5D/3D先进封装服务

智原科技 来源:智原科技 2023-09-12 16:27 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今天宣布推出其2.5D/3D先进封装服务。通过独家的芯片中介层(Interposer)制造服务以连接小芯片(Chiplets),并与一流的晶圆代工厂和测试封装供货商紧密合作,确保产能、良率、质量、可靠性和生产进度,从而实现多源小芯片的无缝整合,进而保证项目的成功。

智原不仅专注于技术,更为每位客户量身打造2.5D/3D先进封装服务。作为一个中立的服务厂商,智原在包含了多源芯片、封装和制造的高阶封装服务上提供更大的灵活性和效率。通过与联华电子(UMC)以及台湾知名封装厂商的长期合作,智原能够支持包括硅通孔(TSV)在内的客制化被动/主动Interposer制造,并能够有效地管理2.5D/3D封装流程。

此外,智原对于Interposer的需求会进行芯片大小、TSV、微凸块间距和数量、电路布局规划、基板、功率分析和热仿真等信息研究,深入了解Chiplets信息并评估Interposer制造及封装的可执行性。从而全面提高了先进封装方案的成功率,并在项目的早期阶段确保最佳的封装结构。

智原科技营运长林世钦表示:“智原站在前线支持,为客户重新定义芯片整合的可能性。凭借我们在SoC设计方面的专业知识,以及30年的永续供应链管理经验,我们承诺提供满足先进封装市场严格需求的生产质量。”

关于智原科技

智原科技(Faraday Technology Corporation, TWSE: 3035)为专用集成电路(ASIC)设计服务暨知识产权(IP)研发销售领导厂商,通过ISO 9001与ISO 26262认证,总公司位于台湾新竹科学园区,并于中国大陆、美国与日本设有研发、营销据点。重要的IP产品包括:I/O、标准单元库、Memory Compiler、兼容ARM指令集CPU、LPDDR4/4X、DDR4/3、MIPI D-PHY、V-by-One、USB 3.1/2.0、10/100 Ethernet、Giga Ethernet、SATA3/2、PCIe Gen4/3、28G可编程高速SerDes,以及数百个外设数字及混合讯号IP。更多信息,请浏览智原科技网站www.faraday-tech.com或关注微信号faradaytech。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53534

    浏览量

    459109
  • 封装
    +关注

    关注

    128

    文章

    9139

    浏览量

    147891
  • 晶圆代工
    +关注

    关注

    6

    文章

    872

    浏览量

    49661
  • chiplet
    +关注

    关注

    6

    文章

    482

    浏览量

    13503
  • 先进封装
    +关注

    关注

    2

    文章

    517

    浏览量

    972

原文标题:智原推出整合Chiplets的2.5D/3D先进封装服务

文章出处:【微信号:faradaytech,微信公众号:智原科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    浅谈2D封装2.5D封装3D封装各有什么区别?

    集成电路封装技术从2D3D的演进,是一场从平面铺开到垂直堆叠、从延迟到高效、从低密度到超高集成的革命。以下是这三者的详细分析:
    的头像 发表于 12-03 09:13 129次阅读

    Socionext推出3D芯片堆叠与5.5D封装技术

    3D及5.5D先进封装技术组合与强大的SoC设计能力,Socionext将提供高性能、高品质的解决方案,助力客户实现创新并推动其业务增长。
    的头像 发表于 09-24 11:09 2175次阅读
    Socionext<b class='flag-5'>推出</b><b class='flag-5'>3D</b>芯片堆叠与5.5<b class='flag-5'>D</b><b class='flag-5'>封装</b>技术

    AD 3D封装库资料

     AD  PCB 3D封装
    发表于 08-27 16:24 2次下载

    华大九天推出芯粒(Chiplet)与2.5D/3D先进封装版图设计解决方案Empyrean Storm

    随着“后摩尔时代”的到来,芯粒(Chiplet)与 2.5D/3D 先进封装技术正成为突破晶体管微缩瓶颈的关键路径。通过异构集成将不同的芯片模块化组合,依托
    的头像 发表于 08-07 15:42 3828次阅读
    华大九天<b class='flag-5'>推出</b>芯粒(Chiplet)与<b class='flag-5'>2.5D</b>/<b class='flag-5'>3D</b><b class='flag-5'>先进</b><b class='flag-5'>封装</b>版图设计解决方案Empyrean Storm

    多芯粒2.5D/3D集成技术研究现状

    面向高性能计算机、人工智能、无人系统对电子芯片高性能、高集成度的需求,以 2.5D3D 集成技术为代表的先进封装集成技术,不仅打破了当前集成芯片良率降低、成本骤升的困境,也是实现多种
    的头像 发表于 06-16 15:58 1264次阅读
    多芯粒<b class='flag-5'>2.5D</b>/<b class='flag-5'>3D</b>集成技术研究现状

    芯原推出面向可穿戴设备的超低功耗OpenGL ES GPU,支持3D/2.5D混合渲染

    芯原股份(芯原,股票代码:688521.SH)今日宣布推出全新超低功耗的图形处理器(GPU)IP——GCNano3DVG。该IP具备3D2.5D图形渲染功能,在视觉效果与功耗效率之间
    的头像 发表于 04-17 10:15 568次阅读

    2.5D封装为何成为AI芯片的“宠儿”?

     多年来,封装技术并未受到大众的广泛关注。但是现在,尤其是在AI芯片的发展过程中,封装技术发挥着至关重要的作用。2.5D封装以其高带宽、低功耗和高集成度的优势,成为了AI芯片的理想
    的头像 发表于 03-27 18:12 566次阅读
    <b class='flag-5'>2.5D</b><b class='flag-5'>封装</b>为何成为AI芯片的“宠儿”?

    3D封装与系统级封装的背景体系解析介绍

    的核心技术,正在重塑电子系统的集成范式。3D封装通过垂直堆叠实现超高的空间利用率,而SiP则专注于多功能异质集成,两者共同推动着高性能计算、人工智能和物联网等领域的技术革新。 根据Mordor Intelligence报告,全球2.5D
    的头像 发表于 03-22 09:42 1606次阅读
    <b class='flag-5'>3D</b><b class='flag-5'>封装</b>与系统级<b class='flag-5'>封装</b>的背景体系解析介绍

    2.5D/3DIC物理验证提升到更高水平

    高密度先进封装 (HDAP) 在各种最终用户应用中的采用率持续攀升。使用中介层(硅或有机)的 2.5D 集成电路 (IC) 设计通常针对高端应用,如军事、航空航天和高性能计算,而类似台积电集成扇出
    的头像 发表于 02-20 11:36 1185次阅读
    将<b class='flag-5'>2.5D</b>/<b class='flag-5'>3</b>DIC物理验证提升到更高水平

    先进封装技术:3.5D封装、AMD、AI训练降本

    受限,而芯片级架构通过将SoC分解为多个小芯片(chiplets),利用先进封装技术实现高性能和低成本。 芯片级架构通过将传统单片系统芯片(SoC)分解为多个小芯片(chiplets
    的头像 发表于 02-14 16:42 1746次阅读
    <b class='flag-5'>先进</b><b class='flag-5'>封装</b>技术:3.5<b class='flag-5'>D</b><b class='flag-5'>封装</b>、AMD、AI训练降本

    2.5D集成电路的Chiplet布局设计

    随着摩尔定律接近物理极限,半导体产业正在向2.5D3D集成电路等新型技术方向发展。在2.5D集成技术中,多个Chiplet通过微凸点、硅通孔和重布线层放置在中介层上。这种架构在异构集成方面具有优势,但同时在Chiplet布局优
    的头像 发表于 02-12 16:00 2046次阅读
    <b class='flag-5'>2.5D</b>集成电路的Chiplet布局设计

    一文详解2.5D封装工艺

    2.5D封装工艺是一种先进的半导体封装技术,它通过中介层(Interposer)将多个功能芯片在垂直方向上连接起来,从而减小封装尺寸面积,减
    的头像 发表于 02-08 11:40 6055次阅读
    一文详解<b class='flag-5'>2.5D</b><b class='flag-5'>封装</b>工艺

    2.5D3D封装技术介绍

    整合更多功能和提高性能是推动先进封装技术的驱动,如2.5D3D封装
    的头像 发表于 01-14 10:41 2628次阅读
    <b class='flag-5'>2.5D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封装</b>技术介绍

    最全对比!2.5D vs 3D封装技术

    2.5D封装技术是一种先进的异构芯片封装技术,它巧妙地利用中介层(Interposer)作为多个芯片之间的桥梁,实现高密度线路连接,并最终集成为一个
    的头像 发表于 12-25 18:34 6381次阅读

    SK海力士考虑提供2.5D后端工艺服务

    近日,据韩媒报道,SK海力士在先进封装技术开发领域取得了显著进展,并正在考虑将其技术实力拓展至对外提供2.5D后端工艺服务。 若SK海力士正式进军以
    的头像 发表于 12-25 14:24 881次阅读