0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

智原推出整合Chiplets的2.5D/3D先进封装服务

智原科技 来源:智原科技 2023-09-12 16:27 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今天宣布推出其2.5D/3D先进封装服务。通过独家的芯片中介层(Interposer)制造服务以连接小芯片(Chiplets),并与一流的晶圆代工厂和测试封装供货商紧密合作,确保产能、良率、质量、可靠性和生产进度,从而实现多源小芯片的无缝整合,进而保证项目的成功。

智原不仅专注于技术,更为每位客户量身打造2.5D/3D先进封装服务。作为一个中立的服务厂商,智原在包含了多源芯片、封装和制造的高阶封装服务上提供更大的灵活性和效率。通过与联华电子(UMC)以及台湾知名封装厂商的长期合作,智原能够支持包括硅通孔(TSV)在内的客制化被动/主动Interposer制造,并能够有效地管理2.5D/3D封装流程。

此外,智原对于Interposer的需求会进行芯片大小、TSV、微凸块间距和数量、电路布局规划、基板、功率分析和热仿真等信息研究,深入了解Chiplets信息并评估Interposer制造及封装的可执行性。从而全面提高了先进封装方案的成功率,并在项目的早期阶段确保最佳的封装结构。

智原科技营运长林世钦表示:“智原站在前线支持,为客户重新定义芯片整合的可能性。凭借我们在SoC设计方面的专业知识,以及30年的永续供应链管理经验,我们承诺提供满足先进封装市场严格需求的生产质量。”

关于智原科技

智原科技(Faraday Technology Corporation, TWSE: 3035)为专用集成电路(ASIC)设计服务暨知识产权(IP)研发销售领导厂商,通过ISO 9001与ISO 26262认证,总公司位于台湾新竹科学园区,并于中国大陆、美国与日本设有研发、营销据点。重要的IP产品包括:I/O、标准单元库、Memory Compiler、兼容ARM指令集CPU、LPDDR4/4X、DDR4/3、MIPI D-PHY、V-by-One、USB 3.1/2.0、10/100 Ethernet、Giga Ethernet、SATA3/2、PCIe Gen4/3、28G可编程高速SerDes,以及数百个外设数字及混合讯号IP。更多信息,请浏览智原科技网站www.faraday-tech.com或关注微信号faradaytech。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    463

    文章

    54434

    浏览量

    469395
  • 封装
    +关注

    关注

    128

    文章

    9332

    浏览量

    149047
  • 晶圆代工
    +关注

    关注

    6

    文章

    883

    浏览量

    49825
  • chiplet
    +关注

    关注

    6

    文章

    499

    浏览量

    13650
  • 先进封装
    +关注

    关注

    2

    文章

    562

    浏览量

    1062

原文标题:智原推出整合Chiplets的2.5D/3D先进封装服务

文章出处:【微信号:faradaytech,微信公众号:智原科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    一文详解器件级立体封装技术

    2D2.5D3D立体封装技术已广泛应用于倒装芯片和晶圆级封装工艺中,成为后摩尔时代芯片性能提升的核心支撑技术。
    的头像 发表于 04-10 17:06 1881次阅读
    一文详解器件级立体<b class='flag-5'>封装</b>技术

    半导体先进封装之“2.5D/3D封装技术”的详解;

    如有雷同或是不当之处,还请大家海涵。当前在各网络平台上均以此昵称为ID跟大家一起交流学习! 讲到半导体封装,相信大家现阶段听到最多的就是“先进封装”了。 其实先进
    的头像 发表于 03-20 09:38 3373次阅读
    半导体<b class='flag-5'>先进</b><b class='flag-5'>封装</b>之“<b class='flag-5'>2.5D</b>/<b class='flag-5'>3D</b><b class='flag-5'>封装</b>技术”的详解;

    台积电如何为 HPC 与 AI 时代的 2.5D/3D 先进封装重塑热管理

    随着半导体封装不断迈向 2.5D3D 堆叠以及异构集成,热管理已成为影响性能、可靠性与量 产能力的关键因素之一。面向高性能计算(HPC)和人工智能(AI)的芯片功率密度持续提升, 封装
    的头像 发表于 03-18 11:56 932次阅读
    台积电如何为 HPC 与 AI 时代的 <b class='flag-5'>2.5D</b>/<b class='flag-5'>3D</b> <b class='flag-5'>先进</b><b class='flag-5'>封装</b>重塑热管理

    先进封装成破局,博通率先落地3.5D,6000mm²超大集成

    基于其3.5D超大尺寸系统级封装(XDSiP)平台打造的2纳米定制计算SoC。随着博通新品的交付,3.5D时代也加速到来。   重新定义维度:什么是3.5D XDSiP?
    的头像 发表于 03-02 04:51 1.2w次阅读
    <b class='flag-5'>先进</b><b class='flag-5'>封装</b>成破局,博通率先落地3.5<b class='flag-5'>D</b>,6000mm²超大集成

    先进封装时代,芯片测试面临哪些新挑战?

    摩尔定律放缓后,2.5D/3D 封装、Chiplet 成行业新方向,却给测试工程师带来巨大挑战。核心难题包括:3D 堆叠导致芯粒 I/O 端口物理不可达,需采用 IEEE 1838 标
    的头像 发表于 02-05 10:41 579次阅读

    西门子Innovator3D IC异构集成平台解决方案

    Innovator3D IC 使用全新的半导体封装 2.5D3D 技术平台与基底,为 ASIC 和小芯片的规划和异构集成提供了更快和更可预测的路径。
    的头像 发表于 01-19 15:02 481次阅读
    西门子Innovator<b class='flag-5'>3D</b> IC异构集成平台解决方案

    2D2.5D3D封装技术的区别与应用解析

    半导体封装技术的发展始终遵循着摩尔定律的延伸与超越。当制程工艺逼近物理极限,先进封装技术成为延续芯片性能提升的关键路径。本文将从技术原理、典型结构和应用场景三个维度,系统剖析2D
    的头像 发表于 01-15 07:40 1198次阅读
    2<b class='flag-5'>D</b>、<b class='flag-5'>2.5D</b>与<b class='flag-5'>3D</b><b class='flag-5'>封装</b>技术的区别与应用解析

    浅谈2D封装2.5D封装3D封装各有什么区别?

    集成电路封装技术从2D3D的演进,是一场从平面铺开到垂直堆叠、从延迟到高效、从低密度到超高集成的革命。以下是这三者的详细分析:
    的头像 发表于 12-03 09:13 1345次阅读

    3D封装架构的分类和定义

    3D封装架构主要分为芯片对芯片集成、封装封装集成和异构集成三大类,分别采用TSV、TCB和混合键合等先进工艺实现高密度互连。
    的头像 发表于 10-16 16:23 2138次阅读
    <b class='flag-5'>3D</b><b class='flag-5'>封装</b>架构的分类和定义

    Socionext推出3D芯片堆叠与5.5D封装技术

    3D及5.5D先进封装技术组合与强大的SoC设计能力,Socionext将提供高性能、高品质的解决方案,助力客户实现创新并推动其业务增长。
    的头像 发表于 09-24 11:09 2807次阅读
    Socionext<b class='flag-5'>推出</b><b class='flag-5'>3D</b>芯片堆叠与5.5<b class='flag-5'>D</b><b class='flag-5'>封装</b>技术

    AD 3D封装库资料

     AD  PCB 3D封装
    发表于 08-27 16:24 8次下载

    3D封装的优势、结构类型与特点

    nm 时,摩尔定律的进一步发展遭遇瓶颈。传统 2D 封装因互连长度较长,在速度、能耗和体积上难以满足市场需求。在此情况下,基于转接板技术的 2.5D 封装,以及基于引线互连和 TSV
    的头像 发表于 08-12 10:58 2720次阅读
    <b class='flag-5'>3D</b><b class='flag-5'>封装</b>的优势、结构类型与特点

    华大九天推出芯粒(Chiplet)与2.5D/3D先进封装版图设计解决方案Empyrean Storm

    随着“后摩尔时代”的到来,芯粒(Chiplet)与 2.5D/3D 先进封装技术正成为突破晶体管微缩瓶颈的关键路径。通过异构集成将不同的芯片模块化组合,依托
    的头像 发表于 08-07 15:42 4986次阅读
    华大九天<b class='flag-5'>推出</b>芯粒(Chiplet)与<b class='flag-5'>2.5D</b>/<b class='flag-5'>3D</b><b class='flag-5'>先进</b><b class='flag-5'>封装</b>版图设计解决方案Empyrean Storm

    后摩尔时代破局者:物元半导体领航中国3D集成制造产业

    在全球半导体产业迈入“后摩尔时代”的背景下,传统制程微缩带来的性能提升逐渐趋缓,而先进封装技术,尤其是2.5D/3D堆叠封装,正成为延续芯片
    的头像 发表于 08-04 15:53 1434次阅读
    后摩尔时代破局者:物元半导体领航中国<b class='flag-5'>3D</b>集成制造产业

    多芯粒2.5D/3D集成技术研究现状

    面向高性能计算机、人工智能、无人系统对电子芯片高性能、高集成度的需求,以 2.5D3D 集成技术为代表的先进封装集成技术,不仅打破了当前集成芯片良率降低、成本骤升的困境,也是实现多种
    的头像 发表于 06-16 15:58 2137次阅读
    多芯粒<b class='flag-5'>2.5D</b>/<b class='flag-5'>3D</b>集成技术研究现状