0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技IP成功在台积公司3nm工艺实现流片

新思科技 来源:新思科技 2023-08-24 17:37 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

基于台积公司N3E工艺技术的新思科技IP能够为希望降低集成风险并加快首次流片成功的芯片制造商建立竞争优势

符合标准规范的新思科技接口IP,包括112G以太网、LPDDR5X、DDR5、PCIe、USB/DisplayPort和MIPI C/D-PHY,实现了广泛的互操作性

基于台积公司N3E工艺技术的广泛IP组合与新思科技的认证数字和定制设计解决方案强强结合,能够提高性能并极大限度地降低功耗

新思科技近日宣布,基于台积公司N3E工艺技术可提供广泛的接口IP产品组合,成功引领了新一轮先进芯片设计浪潮。

新思科技的半导体IP在最通用的协议等多条产品线上实现了流片成功,能够提供业界领先的功耗、性能、面积(PPA)和低延迟。

新思科技面向台积公司N3E工艺的IP为台积公司N3P集成提供了一条快捷路径,助力开发者加速开发人工智能AI)、高性能计算(HPC)和移动设计。

我们与新思科技的长期合作,能够让双方的共同客户受益于已经在台积公司先进工艺技术上得到验证的广泛IP组合。

新思科技IP在台积公司N3E工艺上实现流片成功印证了我们在长期合作中付出的努力,共同帮助开发者应对其SoC设计上严格的PPA和延迟要求,并加速下一代AI、HPC和移动应用的芯片创新。

新思科技提供了广泛的高质量IP组合,助力开发者实现他们的设计目标,并以更低的风险将必要的IP快速集成到他们的设计中。

新思科技面向台积公司3纳米工艺的IP已被数十家领先公司采用,助力他们加快开发周期,快速实现流片成功并加速上市时间。







审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • USB接口
    +关注

    关注

    9

    文章

    712

    浏览量

    58492
  • 以太网
    +关注

    关注

    41

    文章

    5923

    浏览量

    179483
  • 半导体技术
    +关注

    关注

    3

    文章

    243

    浏览量

    61689
  • PHY
    PHY
    +关注

    关注

    2

    文章

    331

    浏览量

    53783
  • LPDDR5
    +关注

    关注

    2

    文章

    92

    浏览量

    13170

原文标题:加速先进制程设计创新!新思科技IP成功在台积公司3nm工艺实现流片

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    思科技LPDDR6 IP在台公司N2P工艺成功

    思科技近期宣布,其LPDDR6 IP在台公司 N2P 工艺
    的头像 发表于 10-30 14:33 1753次阅读
    新<b class='flag-5'>思科</b>技LPDDR6 <b class='flag-5'>IP</b>已<b class='flag-5'>在台</b><b class='flag-5'>积</b><b class='flag-5'>公司</b>N2P<b class='flag-5'>工艺</b><b class='flag-5'>成功</b><b class='flag-5'>流</b><b class='flag-5'>片</b>

    思科技旗下Ansys仿真和分析解决方案产品组合已通过台公司认证

    思科技近日宣布,其旗下的Ansys仿真和分析解决方案产品组合已通过台公司认证,支持对面向台公司最先进制造
    的头像 发表于 10-21 10:11 339次阅读

    【「AI芯片:科技探索与AGI愿景」阅读体验】+半导体芯片产业的前沿技术

    MI300,是AMD首款数据中心HPC级的APU ③英特尔数据中心GPU Max系列 3)新粒技术的主要使用场景 4)IP即芯粒 IP即芯粒旨在以芯粒实现特殊功能
    发表于 09-15 14:50

    Cadence基于台电N4工艺交付16GT/s UCIe Gen1 IP

    我们很高兴展示基于台电成熟 N4 工艺打造的 Gen1 UCIe IP 的 16GT/s 眼图。该 IP 一次
    的头像 发表于 08-25 16:48 1622次阅读
    Cadence基于台<b class='flag-5'>积</b>电N4<b class='flag-5'>工艺</b>交付16GT/s UCIe Gen1 <b class='flag-5'>IP</b>

    电2nm良率超 90%!苹果等巨头抢单

    当行业还在热议3nm工艺量产进展时,台电已经悄悄把2nm技术推到了关键门槛!据《经济日报》报道,台电2
    的头像 发表于 06-04 15:20 885次阅读

    思科技携手台公司开启埃米级设计时代

    思科技近日宣布持续深化与台公司的合作,为台公司的先进工艺和先进封装技术提供可靠的EDA和
    的头像 发表于 05-27 17:00 963次阅读

    跨越摩尔定律,新思科技掩膜方案凭何改写3nm以下芯片游戏规则

    电子发烧友网报道(文/黄山明)在半导体行业迈向3nm及以下节点的今天,光刻工艺的精度与效率已成为决定芯片性能与成本的核心要素。光刻掩模作为光刻技术的“底片”,其设计质量直接决定了晶体管结构的精准度
    的头像 发表于 05-16 09:36 5445次阅读
    跨越摩尔定律,新<b class='flag-5'>思科</b>技掩膜方案凭何改写<b class='flag-5'>3nm</b>以下芯片游戏规则

    Cadence UCIe IP在Samsung Foundry的5nm汽车工艺实现成功

    我们很高兴能在此宣布,Cadence 基于 UCIe 标准封装 IP 已在 Samsung Foundry 的 5nm 汽车工艺实现首次
    的头像 发表于 04-16 10:17 743次阅读
    Cadence UCIe <b class='flag-5'>IP</b>在Samsung Foundry的5<b class='flag-5'>nm</b>汽车<b class='flag-5'>工艺</b>上<b class='flag-5'>实现</b><b class='flag-5'>流</b><b class='flag-5'>片</b><b class='flag-5'>成功</b>

    电加大亚利桑那州厂投资,筹备量产3nm/2nm芯片

    据最新消息,台电正计划加大对美国亚利桑那州工厂的投资力度,旨在推广“美国制造”理念并扩展其生产计划。据悉,此次投资将着重于扩大生产线规模,为未来的3nm和2nm等先进工艺做准备。
    的头像 发表于 02-12 17:04 937次阅读

    消息称台3nm、5nm和CoWoS工艺涨价,即日起效!

    )计划从2025年1月起对3nm、5nm先进制程和CoWoS封装工艺进行价格调整。 先进制程2025年喊涨,最高涨幅20% 其中,对3nm、5nm
    的头像 发表于 01-03 10:35 1021次阅读

    电2025年起调整工艺定价策略

    近日,据台湾媒体报道,随着AI领域对先进制程与封装产能的需求日益旺盛,台电计划从2025年1月起,针对其3nm、5nm以及先进的CoWoS封装工艺进行价格调整。 具体而言,台
    的头像 发表于 12-31 14:40 1298次阅读

    2025年半导体行业竞争白热化:2nm制程工艺成焦点

    据外媒最新报道,半导体行业即将在2025年迎来一场激烈的竞争。随着技术的不断进步,各大晶圆代工厂将纷纷开始批量生产采用2nm制程工艺的芯片,并努力降低3nm制程工艺芯片的生产成本,以抢
    的头像 发表于 12-26 14:24 2470次阅读

    电2nm工艺将量产,苹果iPhone成首批受益者

    。然而,最新的供应链消息却透露了一个不同的方向。据悉,A19系列芯片将采用台电的第三代3nm工艺(N3P)进行制造,并将由即将发布的iPhone 17系列首发搭载。 虽然A19系列未
    的头像 发表于 12-26 11:22 1020次阅读

    Alpahwave Semi推出全球首个64Gbps UCIe D2D互联IP子系统

    的。该子系统采用了台电先进的3nm工艺,并成功完成了验证,充分展示了其在高性能、低功耗方面
    的头像 发表于 12-25 14:49 1068次阅读

    电分享 2nm 工艺深入细节:功耗降低 35% 或性能提升15%!

    下),同时其晶体管密度是上一代3nm制程的1.15倍。这些显著优势主要得益于台电的全栅极(Gate-All-Around, GAA)纳米片晶体管、N2 NanoFlex设计技术协同优化(DTCO)能力,以及IEDM会上详述的其他创新。 全栅极纳米片晶体管允许设计师调整通
    的头像 发表于 12-16 09:57 1836次阅读
    台<b class='flag-5'>积</b>电分享 2<b class='flag-5'>nm</b> <b class='flag-5'>工艺</b>深入细节:功耗降低 35% 或性能提升15%!