0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技IP成功在台积公司3nm工艺实现流片

新思科技 来源:新思科技 2023-08-24 17:37 次阅读

基于台积公司N3E工艺技术的新思科技IP能够为希望降低集成风险并加快首次流片成功的芯片制造商建立竞争优势

符合标准规范的新思科技接口IP,包括112G以太网、LPDDR5X、DDR5、PCIe、USB/DisplayPort和MIPI C/D-PHY,实现了广泛的互操作性

基于台积公司N3E工艺技术的广泛IP组合与新思科技的认证数字和定制设计解决方案强强结合,能够提高性能并极大限度地降低功耗

新思科技近日宣布,基于台积公司N3E工艺技术可提供广泛的接口IP产品组合,成功引领了新一轮先进芯片设计浪潮。

新思科技的半导体IP在最通用的协议等多条产品线上实现了流片成功,能够提供业界领先的功耗、性能、面积(PPA)和低延迟。

新思科技面向台积公司N3E工艺的IP为台积公司N3P集成提供了一条快捷路径,助力开发者加速开发人工智能AI)、高性能计算(HPC)和移动设计。

我们与新思科技的长期合作,能够让双方的共同客户受益于已经在台积公司先进工艺技术上得到验证的广泛IP组合。

新思科技IP在台积公司N3E工艺上实现流片成功印证了我们在长期合作中付出的努力,共同帮助开发者应对其SoC设计上严格的PPA和延迟要求,并加速下一代AI、HPC和移动应用的芯片创新。

新思科技提供了广泛的高质量IP组合,助力开发者实现他们的设计目标,并以更低的风险将必要的IP快速集成到他们的设计中。

新思科技面向台积公司3纳米工艺的IP已被数十家领先公司采用,助力他们加快开发周期,快速实现流片成功并加速上市时间。







审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • USB接口
    +关注

    关注

    9

    文章

    672

    浏览量

    54987
  • 以太网
    +关注

    关注

    40

    文章

    5078

    浏览量

    166239
  • 半导体技术
    +关注

    关注

    3

    文章

    225

    浏览量

    60513
  • PHY
    PHY
    +关注

    关注

    2

    文章

    265

    浏览量

    51008
  • LPDDR5
    +关注

    关注

    2

    文章

    86

    浏览量

    11770

原文标题:加速先进制程设计创新!新思科技IP成功在台积公司3nm工艺实现流片

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    台积电第二代3nm工艺产能颇受客户欢迎,预计今年月产量达10万片

    据悉,台积电自2022年12月份起开始量产3nm工艺,然而由于成本考量,第一代3纳米工艺仅由苹果使用。其他如联发科、高通等公司则选择了4nm
    的头像 发表于 01-05 10:13 227次阅读

    台积电3nm工艺预计2024年产量达80%

    据悉,2024年台积电的第二代3nm工艺(称为N3E)有望得到更广泛运用。此前只有苹果有能力订购第一代N3B高端晶圆。经过解决工艺难题及提升产量后,台积电推出经济实惠的3nm版型,吸引
    的头像 发表于 01-03 14:15 326次阅读

    思科技于2023台积公司OIP生态系统论坛上荣获多项年度合作伙伴大奖

    。 新思科技接口IP组合已在台公司N3E工艺实现硅片成功
    发表于 11-14 14:18 147次阅读

    思科技携手台积公司加速N2工艺下的SoC创新

    多次成功流片,模拟设计流程也正应用于多个设计项目。这些设计流程在AI驱动型Synopsys.ai 全栈式EDA解决方案的支持下,大大提升了生产率。新思科技针对台积公司N2工艺开发的基础
    的头像 发表于 10-24 16:42 509次阅读

    思科技携手台积公司加速2nm工艺创新,为先进SoC设计提供经认证的数字和模拟设计流程

    多个设计流程在台公司N2工艺成功完成测试流片;多款IP产品已进入开发进程,不断加快产品上市时间   摘要: 新
    发表于 10-19 11:44 128次阅读

    思科技设备在台积电流片2nm芯片

    《半导体芯科技》编译 来源:EENEWS EUROPE 新思科技(Synopsys)表示,其客户已在台积电2nm工艺上流片了多款芯片,同时对模拟和数字设计流程进行了认证。 新
    的头像 发表于 10-08 16:49 308次阅读

    联发科台积电3nm天玑旗舰芯片成功流片 或为“天玑9400”

    成功流片。 3NM制程天玑旗舰芯片量产时间预计在2024年,2024年下半年会正式上市。业内估计3NM的MediaTek旗舰芯片型号应该不是今年上市的天玑9300,天玑9300可能采用
    发表于 09-08 12:36 1440次阅读

    苹果拒绝为3nm工艺缺陷买单 台积电3nm按良率收费!

    根据外媒报道,据称台积电新的3nm制造工艺的次品率约为30%。不过根据独家条款,该公司仅向苹果收取良品芯片的费用!
    的头像 发表于 08-08 15:59 816次阅读

    70%!台积电3nm按良率收费!

    8月8日消息,据外媒报道,台积电新的3nm制造工艺的次品率约为30%,但根据独家条款,该公司仅向苹果收取良品芯片的费用!
    的头像 发表于 08-08 14:13 525次阅读

    芯片也能“开天眼”?新思科技携手台积公司实现SLM PVT监控IP流片

    的“耳目”。 新思科技一直走在芯片监控解决方案的前沿,而这些解决方案是新思科技芯片生命周期管理(SLM)系列的一部分。最近, 新思科在台公司
    的头像 发表于 07-11 17:40 571次阅读

    Cadence发布面向TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离(112G-ELR)SerDes IP
    的头像 发表于 07-10 09:26 442次阅读

    台积电的3nm工艺价格为每片19150美元

    尽管英特尔的第14代酷睿尚未发布,但第15代酷睿(代号Arrow Lake)已经曝光。新的酷睿系列产品将改为酷睿Ultra系列,并使用台积电的3nm工艺,预计会有显著的性能提升。
    的头像 发表于 06-20 17:48 1194次阅读

    Multi-Die系统设计里程碑:UCIe PHY IP在台公司N3E工艺成功流片

    思科技一直与台积公司保持合作,利用台积公司先进的FinFET工艺提供高质量的IP。近日,新思科
    的头像 发表于 05-25 06:05 499次阅读

    Cadence 发布面向 TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离(112G-ELR)SerDes IP
    发表于 05-19 16:25 807次阅读
    Cadence 发布面向 TSMC <b class='flag-5'>3nm</b> <b class='flag-5'>工艺</b>的 112G-ELR SerDes <b class='flag-5'>IP</b> 展示

    Cadence发布面向TSMC 3nm工艺的112G-ELR SerDes IP展示

    3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离(112G-ELR)SerDes IP
    的头像 发表于 05-19 15:23 706次阅读
    Cadence发布面向TSMC <b class='flag-5'>3nm</b><b class='flag-5'>工艺</b>的112G-ELR SerDes <b class='flag-5'>IP</b>展示