0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技IP成功在台积公司3nm工艺实现流片

新思科技 来源:新思科技 2023-08-24 17:37 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

基于台积公司N3E工艺技术的新思科技IP能够为希望降低集成风险并加快首次流片成功的芯片制造商建立竞争优势

符合标准规范的新思科技接口IP,包括112G以太网、LPDDR5X、DDR5、PCIe、USB/DisplayPort和MIPI C/D-PHY,实现了广泛的互操作性

基于台积公司N3E工艺技术的广泛IP组合与新思科技的认证数字和定制设计解决方案强强结合,能够提高性能并极大限度地降低功耗

新思科技近日宣布,基于台积公司N3E工艺技术可提供广泛的接口IP产品组合,成功引领了新一轮先进芯片设计浪潮。

新思科技的半导体IP在最通用的协议等多条产品线上实现了流片成功,能够提供业界领先的功耗、性能、面积(PPA)和低延迟。

新思科技面向台积公司N3E工艺的IP为台积公司N3P集成提供了一条快捷路径,助力开发者加速开发人工智能AI)、高性能计算(HPC)和移动设计。

我们与新思科技的长期合作,能够让双方的共同客户受益于已经在台积公司先进工艺技术上得到验证的广泛IP组合。

新思科技IP在台积公司N3E工艺上实现流片成功印证了我们在长期合作中付出的努力,共同帮助开发者应对其SoC设计上严格的PPA和延迟要求,并加速下一代AI、HPC和移动应用的芯片创新。

新思科技提供了广泛的高质量IP组合,助力开发者实现他们的设计目标,并以更低的风险将必要的IP快速集成到他们的设计中。

新思科技面向台积公司3纳米工艺的IP已被数十家领先公司采用,助力他们加快开发周期,快速实现流片成功并加速上市时间。







审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • USB接口
    +关注

    关注

    9

    文章

    716

    浏览量

    59220
  • 以太网
    +关注

    关注

    41

    文章

    6188

    浏览量

    181562
  • 半导体技术
    +关注

    关注

    3

    文章

    243

    浏览量

    61850
  • PHY
    PHY
    +关注

    关注

    2

    文章

    341

    浏览量

    54327
  • LPDDR5
    +关注

    关注

    2

    文章

    98

    浏览量

    13393

原文标题:加速先进制程设计创新!新思科技IP成功在台积公司3nm工艺实现流片

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    Cadence在CES 2026成功演示3nm eUSB2V2 PHY IP解决方案

    这正是我们在拉斯维加斯 CES 2026 展会上展示的核心理念 —— 我们成功演示了业内首创的 3nm eUSB2V2 PHY IP,并与 eUSB2V2 控制器 IP 在完整的端到端
    的头像 发表于 04-16 15:48 366次阅读

    电拟投资170亿,在日本建设3nm芯片工厂

    据报道,全球最大的半导体代工制造商台电(TSMC)已最终确定在日本熊本县量产3nm线宽的尖端半导体芯片的计划。预计该项目投资额将达到170亿美元。日本政府正致力于提升国内半导体制造能力,并表示支持该计划,认为其有助于经济安全。
    的头像 发表于 02-06 18:20 343次阅读

    思科技分享实现AI芯片一次成功的十大策略

    带来错失融资机会、产品上市延期以及由此导致的市场份额流失等严重后果。 随着越来越多的芯片公司和初创企业投入到 AI 芯片开发中,一次成功已经成为技术、财务和商业层面的刚性要求。 以
    的头像 发表于 01-19 11:08 886次阅读

    Cadence公司成功第三代UCIe IP解决方案

    为推动小芯片创新的下一波浪潮,Cadence 成功其第三代通用小芯片互连技术(UCIe)IP 解决方案,在台
    的头像 发表于 12-26 09:59 542次阅读
    Cadence<b class='flag-5'>公司</b><b class='flag-5'>成功</b><b class='flag-5'>流</b><b class='flag-5'>片</b>第三代UCIe <b class='flag-5'>IP</b>解决方案

    思科技LPDDR6 IP在台公司N2P工艺成功

    思科技近期宣布,其LPDDR6 IP在台公司 N2P 工艺
    的头像 发表于 10-30 14:33 2183次阅读
    新<b class='flag-5'>思科</b>技LPDDR6 <b class='flag-5'>IP</b>已<b class='flag-5'>在台</b><b class='flag-5'>积</b><b class='flag-5'>公司</b>N2P<b class='flag-5'>工艺</b><b class='flag-5'>成功</b><b class='flag-5'>流</b><b class='flag-5'>片</b>

    思科技旗下Ansys仿真和分析解决方案产品组合已通过台公司认证

    思科技近日宣布,其旗下的Ansys仿真和分析解决方案产品组合已通过台公司认证,支持对面向台公司最先进制造
    的头像 发表于 10-21 10:11 792次阅读

    电2纳米制程试产成功,AI、5G、汽车芯片

    又近了一大步。     这一历史性节点不仅意味着制程技术的再度跨越,也预示着未来AI、通信与汽车等核心领域即将迎来一场深刻的“芯革命”。 1、技术再突破 与现行的3nm工艺相比,台电在2nm
    的头像 发表于 10-16 15:48 2612次阅读

    电预计对3nm涨价!软银豪掷54亿美元收购ABB机器人部门/科技新闻点评

    在十一黄金周和国庆假期后第一天工作日,科技圈接连发生三件大事:1、台电预计将对3nm实施涨价策略;2、日本巨头软银宣布54亿美元收购ABB机器人部门;3、AMD和OPen AI达成巨额算力合同。本文将结合前沿趋势对三大事件进行
    的头像 发表于 10-09 09:51 1.1w次阅读
    台<b class='flag-5'>积</b>电预计对<b class='flag-5'>3nm</b>涨价!软银豪掷54亿美元收购ABB机器人部门/科技新闻点评

    【「AI芯片:科技探索与AGI愿景」阅读体验】+半导体芯片产业的前沿技术

    MI300,是AMD首款数据中心HPC级的APU ③英特尔数据中心GPU Max系列 3)新粒技术的主要使用场景 4)IP即芯粒 IP即芯粒旨在以芯粒实现特殊功能
    发表于 09-15 14:50

    Cadence基于台电N4工艺交付16GT/s UCIe Gen1 IP

    我们很高兴展示基于台电成熟 N4 工艺打造的 Gen1 UCIe IP 的 16GT/s 眼图。该 IP 一次
    的头像 发表于 08-25 16:48 2246次阅读
    Cadence基于台<b class='flag-5'>积</b>电N4<b class='flag-5'>工艺</b>交付16GT/s UCIe Gen1 <b class='flag-5'>IP</b>

    创飞芯40nm HV工艺OTP IP完成上架

    珠海创飞芯科技有限公司实现新突破!我司基于40HV(40nm 1.1V / 8V / 32V high voltage process)工艺制程的一次性可编程存储
    的头像 发表于 08-14 17:20 1720次阅读

    思科技与三星深化合作加速AI和Multi-Die设计

    思科技近日宣布,正与三星代工厂持续紧密合作,为先进边缘AI、HPC和AI应用的下一代设计提供强大支持。双方合作助力共同客户实现复杂设计的成功
    的头像 发表于 07-18 13:54 1147次阅读

    电2nm良率超 90%!苹果等巨头抢单

    当行业还在热议3nm工艺量产进展时,台电已经悄悄把2nm技术推到了关键门槛!据《经济日报》报道,台电2
    的头像 发表于 06-04 15:20 1617次阅读

    思科技携手台公司开启埃米级设计时代

    思科技近日宣布持续深化与台公司的合作,为台公司的先进工艺和先进封装技术提供可靠的EDA和
    的头像 发表于 05-27 17:00 1340次阅读

    跨越摩尔定律,新思科技掩膜方案凭何改写3nm以下芯片游戏规则

    电子发烧友网报道(文/黄山明)在半导体行业迈向3nm及以下节点的今天,光刻工艺的精度与效率已成为决定芯片性能与成本的核心要素。光刻掩模作为光刻技术的“底片”,其设计质量直接决定了晶体管结构的精准度
    的头像 发表于 05-16 09:36 6262次阅读
    跨越摩尔定律,新<b class='flag-5'>思科</b>技掩膜方案凭何改写<b class='flag-5'>3nm</b>以下芯片游戏规则