0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片设计全流程概述

颖脉Imgtec 2023-07-31 18:01 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

来源:大同学吧 -蛙哥


芯片设计分为前端设计和后端设计,前端设计(也称逻辑设计)和后端设计(也称物理设计)并没有统一严格的界限,涉及到与工艺有关的设计就是后端设计。

2d71e802-2f89-11ee-bbcf-dac502259ad0.png

1、规格制定

芯片规格,也就像功能列表一样,是客户向芯片设计公司(称为Fabless,无晶圆设计公司)提出的设计要求,包括芯片需要达到的具体功能和性能方面的要求。

2、详细设计

Fabless根据客户提出的规格要求,拿出设计解决方案和具体实现架构,划分模块功能。

3、HDL编码

使用硬件描述语言(VHDL,Verilog HDL,业界公司一般都是使用后者)将模块功能以代码来描述实现,也就是将实际的硬件电路功能通过HDL语言描述出来,形成RTL(寄存器传输级)代码。

4、仿真验证

仿真验证就是检验编码设计的正确性,检验的标准就是第一步制定的规格。看设计是否精确地满足了规格中的所有要求。规格是设计正确与否的黄金标准,一切违反,不符合规格要求的,就需要重新修改设计和编码。设计和仿真验证是反复迭代的过程,直到验证结果显示完全符合规格标准。

5、逻辑综合――Design Compiler仿真验证通过,进行逻辑综合。逻辑综合的结果就是把设计实现的HDL代码翻译成门级网表netlist。综合需要设定约束条件,就是你希望综合出来的电路在面积,时序等目标参数上达到的标准。逻辑综合需要基于特定的综合库,不同的库中,门电路基本标准单元(standard cell)的面积,时序参数是不一样的。所以,选用的综合库不一样,综合出来的电路在时序,面积上是有差异的。一般来说,综合完成后需要再次做仿真验证(这个也称为后仿真,之前的称为前仿真)。

逻辑综合工具Synopsys的Design Compiler。

6、STA

Static Timing Analysis(STA),静态时序分析,这也属于验证范畴,它主要是在时序上对电路进行验证,检查电路是否存在建立时间(setup time)和保持时间(hold time)的违例(violation)。这个是数字电路基础知识,一个寄存器出现这两个时序违例时,是没有办法正确采样数据和输出数据的,所以以寄存器为基础的数字芯片功能肯定会出现问题。

STA工具有Synopsys的Prime Time。

7、形式验证

这也是验证范畴,它是从功能上(STA是时序上)对综合后的网表进行验证。常用的就是等价性检查方法,以功能验证后的HDL设计为参考,对比综合后的网表功能,他们是否在功能上存在等价性。这样做是为了保证在逻辑综合过程中没有改变原先HDL描述的电路功能。

形式验证工具有Synopsys的Formality。

从设计程度上来讲,前端设计的结果就是得到了芯片的门级网表电路。

Backend design flow :

1、DFT
Design For Test,可测性设计。芯片内部往往都自带测试电路,DFT的目的就是在设计的时候就考虑将来的测试。DFT的常见方法就是,在设计中插入扫描链,将非扫描单元(如寄存器)变为扫描单元。关于DFT,有些书上有详细介绍,对照图片就好理解一点。DFT工具Synopsys的DFT Compiler

2、布局规划(FloorPlan)布局规划就是放置芯片的宏单元模块,在总体上确定各种功能电路的摆放位置,如IP模块,RAM,I/O引脚等等。布局规划能直接影响芯片最终的面积。工具为Synopsys的Astro

3、CTSClock Tree Synthesis,时钟树综合,简单点说就是时钟的布线。由于时钟信号在数字芯片的全局指挥作用,它的分布应该是对称式的连到各个寄存器单元,从而使时钟从同一个时钟源到达各个寄存器时,时钟延迟差异最小。这也是为什么时钟信号需要单独布线的原因。CTS工具有Synopsys的Physical Compiler。

4、布线(Place & Route)

这里的布线就是普通信号布线了,包括各种标准单元(基本逻辑门电路)之间的走线。比如我们平常听到的0.13um工艺,或者说90nm工艺,实际上就是这里金属布线可以达到的最小宽度,从微观上看就是MOS管的沟道长度。工具有Synopsys的Astro。

5、寄生参数提取由于导线本身存在的电阻,相邻导线之间的互感,耦合电容在芯片内部会产生信号噪声,串扰和反射。这些效应会产生信号完整性问题,导致信号电压波动和变化,如果严重就会导致信号失真错误。提取寄生参数进行再次的分析验证,分析信号完整性问题是非常重要的。工具Synopsys的Star-RCXT。

6、版图物理验证

对完成布线的物理版图进行功能和时序上的验证,验证项目很多,如LVS(Layout Vs Schematic)验证,简单说,就是版图与逻辑综合后的门级电路图的对比验证;DRC(Design Rule Checking):设计规则检查,检查连线间距,连线宽度等是否满足工艺要求, ERC(Electrical Rule Checking):电气规则检查,检查短路和开路等电气 规则违例;等等。

工具为Synopsys的Hercules。

实际的后端流程还包括电路功耗分析,以及随着制造工艺不断进步产生的DFM可制造性设计)问题,在此不赘述了。

物理版图验证完成也就是整个芯片设计阶段完成,下面的就是芯片制造了。物理版图以GDS II的文件格式交给芯片代工厂(称为Foundry)在晶圆硅片上做出实际的电路,再进行封装和测试,就得到了我们实际看见的芯片。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53560

    浏览量

    459347
  • 电路
    +关注

    关注

    173

    文章

    6064

    浏览量

    177488
  • 设计
    +关注

    关注

    4

    文章

    825

    浏览量

    71166
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    航天级抗辐照电源芯片研发流程:从设计到上市的10大核心环节

    电源管理芯片是电子设备的“能量心脏”,而国科安芯ASP3605作为一款 航天级抗辐照DC/DC Buck电源芯片 (其裸die常作为核心模块用于航天集成电源方案),其研发流程需额外攻克极端太空环境下
    的头像 发表于 12-09 17:19 1074次阅读

    聚飞光电PLM系统升级推动IPD流程价值最大化落地

    研发流程的规范化管控与高效协同,为产品创新提速、市场响应提质注入核心动力,推动IPD流程价值最大化落地。
    的头像 发表于 12-05 09:55 423次阅读
    聚飞光电PLM系统升级推动IPD<b class='flag-5'>全</b><b class='flag-5'>流程</b>价值最大化落地

    实战指南:用摄像头模块实现多场景智能拍摄流程

    想通过摄像头模块实现多场景智能拍摄?本指南为你提供流程实战指引。从前期准备、模块集成,到多场景拍摄测试与优化,每一步都结合实际操作细节展开,让你清晰掌握摄像头模块在不同场景(如安防监控、工业检测
    的头像 发表于 11-21 17:59 73次阅读
    实战指南:用摄像头模块实现多场景智能拍摄<b class='flag-5'>全</b><b class='flag-5'>流程</b>!

    LuatOS exgnss扩展库实战进阶:GNSS功能开发流程

    GNSS功能开发涉及多环节协同,LuatOS exgnss扩展库是其中的关键枢纽。本文以流程探秘形式,从硬件准备、固件烧录到代码实现,详解exgnss库的setup配置、模式生命周期管理及定位
    的头像 发表于 11-14 15:24 5425次阅读
    LuatOS exgnss扩展库实战进阶:GNSS功能开发<b class='flag-5'>全</b><b class='flag-5'>流程</b>!

    霍尔芯片盐雾试验测试流程

    霍尔芯片盐雾试验的测试流程涵盖预处理、试验箱配置、样品放置、参数控制、周期测试、结果评估及报告生成等关键环节,具体流程如下: 1、样品准备与预处理: 清洁:使用乙醇或氧化镁溶液等非研磨性清洁剂彻底
    的头像 发表于 09-12 16:52 622次阅读

    上扬软件助力华兴激光部署流程MES系统

    近日,上扬软件完成了对江苏华兴激光科技有限公司(“华兴激光”)通信应用激光外延材料、芯片及封测流程生产制造执行系统(MES)的需求调研工作,系统正式进入开发实施阶段,预计将于2025年10月全面
    的头像 发表于 09-04 15:01 880次阅读

    基于工业物联网平台的流程智能工厂应用

    在当今数字化时代,智能工厂已成为制造业转型升级的核心方向,而数据驱动则是智能工厂高效运转的灵魂。数之能工业物联网平台作为连接设备、数据与决策的关键枢纽,在流程智能工厂的建设与应用中发挥着不可替代
    的头像 发表于 07-28 10:17 404次阅读
    基于工业物联网平台的<b class='flag-5'>全</b><b class='flag-5'>流程</b>智能工厂应用

    一文看懂芯片的设计流程

    引言:前段时间给大家做了芯片设计的知识铺垫(关于芯片设计的一些基本知识),今天这篇,我们正式介绍芯片设计的具体流程芯片分为数字
    的头像 发表于 07-03 11:37 1860次阅读
    一文看懂<b class='flag-5'>芯片</b>的设计<b class='flag-5'>流程</b>

    智能无人设备从IP核到系统的流程功能安全问题初探

    功能安全是为许多智能无人设备保驾护航的重要措施,因此需要引起从IP到芯片和系统等各环节的重视,除了获得由权威机构在进行流程审核,覆盖开发流程、测试报告及安全案例完整性之后获得ASIL
    的头像 发表于 05-15 14:52 389次阅读
    智能无人设备从IP核到系统的<b class='flag-5'>全</b><b class='flag-5'>流程</b>功能安全问题初探

    PCBA 加工环节大盘点,报价流程及周期深度剖析

    一站式PCBA加工厂家今天为大家讲讲PCBA加工主要包括哪些环节?PCBA加工报价流程与周期解析。在电子制造领域,PCBA加工(Printed Circuit Board Assembly)是实现
    的头像 发表于 05-15 09:13 643次阅读

    芯知识|广州唯创电子语音芯片开发流程解析:从选型到量产的实践指南

    三大核心展开。通过模块化设计与完善的开发支持体系,开发者可在30天内完成从概念验证到批量生产的流程。二、系统化开发流程详解1.芯片选型:需求驱动的精准匹配1.1
    的头像 发表于 05-13 08:19 572次阅读
    芯知识|广州唯创电子语音<b class='flag-5'>芯片</b>开发<b class='flag-5'>全</b><b class='flag-5'>流程</b>解析:从选型到量产的实践指南

    电源开关EMC电磁兼容性测试整改:测试到优化的流程

    南柯电子|电源开关EMC电磁兼容性测试整改:测试到优化的流程
    的头像 发表于 04-16 11:26 1028次阅读
    电源开关EMC电磁兼容性测试整改:测试到优化的<b class='flag-5'>全</b><b class='flag-5'>流程</b>

    MES系统打通采购、生产、库存流程

    利用MES系统生产管理系统,实现了生产车间、仓库、采购等独立的生产主体的一体化管理,提高生产管理的效率。将MES系统和ERP系统结合在一起,形成一个企业的流程的生产计划。
    的头像 发表于 02-25 13:41 1384次阅读
    MES系统打通采购、生产、库存<b class='flag-5'>全</b><b class='flag-5'>流程</b>

    芯片失效分析的方法和流程

      本文介绍了芯片失效分析的方法和流程,举例了典型失效案例流程,总结了芯片失效分析关键技术面临的挑战和对策,并总结了芯片失效分析的注意事项。
    的头像 发表于 02-19 09:44 2552次阅读

    芯片封测架构和芯片封测流程

    在此输入导芯片封测芯片封测是一个复杂且精细的过程,它涉及多个步骤和环节,以确保芯片的质量和性能。本文对芯片封测架构和芯片封测流程进行
    的头像 发表于 12-31 09:15 2821次阅读
    <b class='flag-5'>芯片</b>封测架构和<b class='flag-5'>芯片封测流程</b>