0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片设计全流程概述

颖脉Imgtec 2023-07-31 18:01 次阅读

来源:大同学吧 -蛙哥


芯片设计分为前端设计和后端设计,前端设计(也称逻辑设计)和后端设计(也称物理设计)并没有统一严格的界限,涉及到与工艺有关的设计就是后端设计。

2d71e802-2f89-11ee-bbcf-dac502259ad0.png

1、规格制定

芯片规格,也就像功能列表一样,是客户向芯片设计公司(称为Fabless,无晶圆设计公司)提出的设计要求,包括芯片需要达到的具体功能和性能方面的要求。

2、详细设计

Fabless根据客户提出的规格要求,拿出设计解决方案和具体实现架构,划分模块功能。

3、HDL编码

使用硬件描述语言(VHDL,Verilog HDL,业界公司一般都是使用后者)将模块功能以代码来描述实现,也就是将实际的硬件电路功能通过HDL语言描述出来,形成RTL(寄存器传输级)代码。

4、仿真验证

仿真验证就是检验编码设计的正确性,检验的标准就是第一步制定的规格。看设计是否精确地满足了规格中的所有要求。规格是设计正确与否的黄金标准,一切违反,不符合规格要求的,就需要重新修改设计和编码。设计和仿真验证是反复迭代的过程,直到验证结果显示完全符合规格标准。

5、逻辑综合――Design Compiler仿真验证通过,进行逻辑综合。逻辑综合的结果就是把设计实现的HDL代码翻译成门级网表netlist。综合需要设定约束条件,就是你希望综合出来的电路在面积,时序等目标参数上达到的标准。逻辑综合需要基于特定的综合库,不同的库中,门电路基本标准单元(standard cell)的面积,时序参数是不一样的。所以,选用的综合库不一样,综合出来的电路在时序,面积上是有差异的。一般来说,综合完成后需要再次做仿真验证(这个也称为后仿真,之前的称为前仿真)。

逻辑综合工具Synopsys的Design Compiler。

6、STA

Static Timing Analysis(STA),静态时序分析,这也属于验证范畴,它主要是在时序上对电路进行验证,检查电路是否存在建立时间(setup time)和保持时间(hold time)的违例(violation)。这个是数字电路基础知识,一个寄存器出现这两个时序违例时,是没有办法正确采样数据和输出数据的,所以以寄存器为基础的数字芯片功能肯定会出现问题。

STA工具有Synopsys的Prime Time。

7、形式验证

这也是验证范畴,它是从功能上(STA是时序上)对综合后的网表进行验证。常用的就是等价性检查方法,以功能验证后的HDL设计为参考,对比综合后的网表功能,他们是否在功能上存在等价性。这样做是为了保证在逻辑综合过程中没有改变原先HDL描述的电路功能。

形式验证工具有Synopsys的Formality。

从设计程度上来讲,前端设计的结果就是得到了芯片的门级网表电路。

Backend design flow :

1、DFT
Design For Test,可测性设计。芯片内部往往都自带测试电路,DFT的目的就是在设计的时候就考虑将来的测试。DFT的常见方法就是,在设计中插入扫描链,将非扫描单元(如寄存器)变为扫描单元。关于DFT,有些书上有详细介绍,对照图片就好理解一点。DFT工具Synopsys的DFT Compiler

2、布局规划(FloorPlan)布局规划就是放置芯片的宏单元模块,在总体上确定各种功能电路的摆放位置,如IP模块,RAM,I/O引脚等等。布局规划能直接影响芯片最终的面积。工具为Synopsys的Astro

3、CTSClock Tree Synthesis,时钟树综合,简单点说就是时钟的布线。由于时钟信号在数字芯片的全局指挥作用,它的分布应该是对称式的连到各个寄存器单元,从而使时钟从同一个时钟源到达各个寄存器时,时钟延迟差异最小。这也是为什么时钟信号需要单独布线的原因。CTS工具有Synopsys的Physical Compiler。

4、布线(Place & Route)

这里的布线就是普通信号布线了,包括各种标准单元(基本逻辑门电路)之间的走线。比如我们平常听到的0.13um工艺,或者说90nm工艺,实际上就是这里金属布线可以达到的最小宽度,从微观上看就是MOS管的沟道长度。工具有Synopsys的Astro。

5、寄生参数提取由于导线本身存在的电阻,相邻导线之间的互感,耦合电容在芯片内部会产生信号噪声,串扰和反射。这些效应会产生信号完整性问题,导致信号电压波动和变化,如果严重就会导致信号失真错误。提取寄生参数进行再次的分析验证,分析信号完整性问题是非常重要的。工具Synopsys的Star-RCXT。

6、版图物理验证

对完成布线的物理版图进行功能和时序上的验证,验证项目很多,如LVS(Layout Vs Schematic)验证,简单说,就是版图与逻辑综合后的门级电路图的对比验证;DRC(Design Rule Checking):设计规则检查,检查连线间距,连线宽度等是否满足工艺要求, ERC(Electrical Rule Checking):电气规则检查,检查短路和开路等电气 规则违例;等等。

工具为Synopsys的Hercules。

实际的后端流程还包括电路功耗分析,以及随着制造工艺不断进步产生的DFM可制造性设计)问题,在此不赘述了。

物理版图验证完成也就是整个芯片设计阶段完成,下面的就是芯片制造了。物理版图以GDS II的文件格式交给芯片代工厂(称为Foundry)在晶圆硅片上做出实际的电路,再进行封装和测试,就得到了我们实际看见的芯片。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    447

    文章

    47788

    浏览量

    409131
  • 电路
    +关注

    关注

    170

    文章

    5482

    浏览量

    169552
  • 设计
    +关注

    关注

    4

    文章

    814

    浏览量

    69704
收藏 人收藏

    评论

    相关推荐

    语音芯片烧录流程概述

    语音芯片的烧录是将特定的固件或软件加载到芯片中,以使其能够执行特定的语音处理功能。以下是一般的语音芯片烧录过程:具体的烧录过程可能因芯片型号、厂商和烧录工具而异,上述步骤仅为一般
    的头像 发表于 10-19 11:19 1029次阅读

    芯片行业基础知识概述

    芯片行业的设计领域,指的是规格制定、架构设计到tape out的所有流程。tape out是什么,可能很多朋友不清楚,那换个说法,对于芯片设计而言,简单通俗的说,就是芯片在晶圆厂生产之
    的头像 发表于 10-11 17:23 1873次阅读
    <b class='flag-5'>芯片</b>行业基础知识<b class='flag-5'>概述</b>

    芯片的制作流程及原理

    芯片的制作流程通常包括以下几个主要步骤。
    的头像 发表于 09-27 09:37 1848次阅读
    <b class='flag-5'>芯片</b>的制作<b class='flag-5'>流程</b>及原理

    芯片封装流程中的粘片有何作用?

    芯片封装流程中的粘片,主要是通过对芯片载体表面进行涂布胶水或者焊接材料,将芯片固定在载板上的一种工艺。粘片可以确保芯片与载板之间的电气和机械
    的头像 发表于 09-20 09:50 793次阅读
    <b class='flag-5'>芯片</b>封装<b class='flag-5'>流程</b>中的粘片有何作用?

    四路HDMI电路PCB流程设计

    四路HDMI电路PCB流程设计(素材)
    发表于 09-20 06:09

    Vivado设计套件用户指南(设计流程概述)

    电子发烧友网站提供《Vivado设计套件用户指南(设计流程概述).pdf》资料免费下载
    发表于 09-15 09:55 1次下载
    Vivado设计套件用户指南(设计<b class='flag-5'>流程</b><b class='flag-5'>概述</b>)

    芯片流片是什么意思 芯片流片流程介绍

    芯片流片是什么意思 芯片流片流程介绍 芯片流片是芯片制造中的一个重要环节。它是指把原来设计好的芯片
    的头像 发表于 09-02 17:36 8246次阅读

    什么是芯片封测技术 芯片设计制造封装测试全流程

    芯片封测技术(Chip Packaging and Testing)是指在芯片制造完毕后,将裸芯片封装为可供使用的封装芯片,并对封装后的芯片
    的头像 发表于 08-23 15:04 2158次阅读

    芯片设计全流程概述

    使用硬件描述语言(VHDL,Verilog HDL,业界公司一般都是使用后者)将模块功能以代码来描述实现,也就是将实际的硬件电路功能通过HDL语言描述出来,形成RTL(寄存器传输级)代码。
    的头像 发表于 07-09 10:20 657次阅读
    <b class='flag-5'>芯片</b>设计全<b class='flag-5'>流程</b><b class='flag-5'>概述</b>

    FPGA的详细开发流程

      FPGA 的详细开发流程就是利用 EDA 开发工具对 FPGA 芯片进行开发的过程,所以 FPGA 芯片开发流程讲的并不是芯片的制造
    的头像 发表于 07-04 14:37 2757次阅读
    FPGA的详细开发<b class='flag-5'>流程</b>

    建议收藏:芯片设计全流程概述

    来源:大同学吧 - 蛙哥 芯片设计分为前端设计和后端设计,前端设计(也称逻辑设计)和后端设计(也称物理设计)并没有统一严格的界限,涉及到与工艺有关的设计就是后端设计。 1、规格制定 芯片规格,也就
    的头像 发表于 06-15 08:40 1352次阅读
    建议收藏:<b class='flag-5'>芯片</b>设计全<b class='flag-5'>流程</b><b class='flag-5'>概述</b>

    一颗芯片的典型设计流程

    。本文概述芯片设计流程、不同阶段以及它们对创建有效芯片的贡献。这些阶段包括系统规范、架构设计、功能设计、逻辑设计、电路设计、物理设计验证和制造。 任何新开发的第一步都涉及确定要设计的
    的头像 发表于 06-06 17:05 375次阅读
    一颗<b class='flag-5'>芯片</b>的典型设计<b class='flag-5'>流程</b>

    科普:芯片设计流程

    芯片设计过程是一项复杂的多步骤工作,涉及从初始系统规格到制造的各个阶段。每一步对于实现生产完全可用芯片的目标都至关重要。本文概述芯片设计流程
    的头像 发表于 06-06 10:48 1778次阅读
    科普:<b class='flag-5'>芯片</b>设计<b class='flag-5'>流程</b>

    芯片设计的主要流程

    芯片设计是一个复杂的过程,需要从概念到最终产品的多个阶段,涉及到不同的技术和工具。本文将介绍芯片设计的主要流程和其中涉及的技术和工具。
    的头像 发表于 06-03 16:07 7010次阅读

    芯片设计流程概述

    点击上方 蓝字 关注我们 芯片设计流程概述 芯片设计分为前端设计和后端设计,前端设计(也称逻辑设计)和后端设计(也称物理设计)并没有统一严格的界限,涉及到与工艺有关的设计就是后端设计。
    的头像 发表于 05-22 19:30 428次阅读