0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Chiplet混合键合难题取得新突破

旺材芯片 来源:半导体芯闻 2023-06-20 16:45 次阅读

芯片工程师们提供了半导体领域的新机遇,但当前的键合技术带来了许多挑战。现在,IBM 和 ASMPT 之间的一家合资企业已经开发出一种用于封装芯片的新型混合键合技术,可以在原子尺度上直接键合芯片,从而减小触点尺寸。

chiplet 面临哪些挑战,合资企业开发了什么,这将如何帮助加速未来的 chiplet 设计?

小芯片面临哪些挑战?

随着半导体制造商努力缩小单个晶体管的尺寸,研究人员也在不断寻找提高现代设备性能的新方法。虽然一种选择是使通用处理器更强大(具有更快的计算速度和更大的内存大小),但另一种选择是识别资源密集型的特定任务并创建专用硬件加速器。这种硬件加速器的使用已经得到广泛使用,例如处理图形例程的 GPU、针对神经网络优化的 AI 加速器,以及允许在不影响性能的情况下进行即时加密的加密加速器。

然而,对于加速器提供的所有好处,将加速器放置在芯片外部会对数据带宽产生巨大影响,但尝试将加速器集成到单个单片半导体中会减少可用于其他硬件(例如处理器内核和内存)的总面积。为了解决这一挑战,工程师们正在转向小芯片,即具有特定用途的小型独立半导体芯片,并将这些小芯片连接在一起以创建封装模块。

这不仅让工程师能够充分利用任何一个裸片上的硅空间,而且还允许定制,小芯片可以换成不同的设备,从而实现 SoC 的完全定制。但是,尽管小芯片带来了所有优势,但工程师们正在努力应对一个主要缺点:芯片互连。

在 IBM Research 最近的一篇博客文章中,他们深入探讨了小芯片的概念以及它们如何帮助克服这些挑战。小芯片本质上是复杂功能芯片的更小的功能块,它可以包括独立的计算处理器、图形单元、AI 加速器和 I/O 功能。通过打破片上系统模型,chiplet 可以带来更节能的系统,缩短系统开发周期,并以比现在更低的成本构建专用计算机。

一种解决方案是将小芯片倒装到类似于 PCB 的基板上,并将裸片焊接到基板上。然而,由于目前焊接技术的限制,芯片上的焊盘尺寸必须大于几十微米,这就限制了互连密度。同时,焊料可能难以控制,导致带宽受限的低质量连接。

IBM 的第二代纳米片技术为在 300 毫米晶圆上生产的 2 纳米节点铺平了道路。这项技术允许在指甲盖大小的空间内安装 500 亿个晶体管。用于 2 纳米芯片节点的纳米片晶体管是对几个较小的里程碑的验证,这些里程碑证明了这是可以做到的,也是 IBM 跨学科专家团队在材料、光刻、集成、设备、表征和建模方面的辛勤工作和奉献精神的验证。

另一种选择是将裸片安装到基板上并在裸片之间使用金线。虽然这通常用于芯片键合,但它是一种昂贵的工艺,可能不适合定制小芯片设计的小批量生产。还有一些实际限制可能会使芯片的键合线变得复杂(因为结束键合线会留下尾巴,尾巴会四处移动并可能导致短路)。

IBM 和 ASMPT 开发了

一种新的小芯片键合技术

认识到小芯片键合面临的挑战,IBM和ASMPT的研究人员联合开发了一种新的解决方案,可以帮助加速小芯片的部署。这种用于封装芯片的新型混合键合允许芯片在原子尺度上直接键合。

IBM 和 ASMPT 在 chiplet bonding 技术上取得了重大突破。他们开发了一种混合键合技术,可以大大减少两个小芯片之间所需的键合尺寸。这是通过在原子尺度上利用铜和氧化物层来实现的,键本身只有几个原子厚。这一发展可能会彻底改变小芯片的封装方式,并加速小芯片技术的部署。

为了帮助粘合小芯片,该研究机构开发了一种混合技术,该技术在原子尺度上利用铜和氧化物层(粘合本身只有几个原子厚)。然而,为了使粘合起作用,必须去除两个表面之间的所有水分和碎屑,因为即使是几个水分子也足以影响两个触点之间的电气连续性。这也适用于可能在两个表面之间形成的潜在气泡,因为小气泡可以很容易地通过静电力容纳气体分子。

a01cb1bc-0c29-11ee-962d-dac502259ad0.png

一张图片展示了通过该团队的方法实现的两层之间的微小结合。

IBM 和 ASMPT 开发的混合键合技术改变了半导体行业的游戏规则。通过将两个小芯片之间所需的键合尺寸减小到仅几个原子,该技术可以显着增加两个不同芯片之间的连接密度。这反过来又会导致数据带宽的大幅增加,为半导体产品的设计和性能开辟新的可能性。

据研究人员称,所开发的方法与现有的不同小芯片之间使用的芯片接合方法极为相似,但规模要小得多。此外,该合资企业能够实现与 ASMPT 提供的现有机械的结合,这意味着这项新技术有可能在未来几年内得到部署。

这种贴片技术如何改变未来的技术?

到目前为止,新开发的键合技术提供的最大优势是它显着增加了两个不同芯片之间的连接密度,从而增加了数据带宽。然而,增加连接密度也允许工程师将复杂的设计拆分到多个芯片上,这不仅有助于提高晶圆良率,而且会显着增加设计的尺寸。反过来,这会增加大型半导体产品的晶体管数量,从而导致具有更高处理器和内存容量的指数级更强大的系统。

此外,新的键合技术还有助于加速工程师的半导体定制。虽然仍处于起步阶段,但如果 chiplet 行业与 PCB 行业有任何相似之处,那么用不了多久,工程师就能够以近乎相同的方式设计自己的 SoC,以提供组装服务的定制 PCB。此类服务将允许工程师创建适合其应用的 SoC,为关键任务集成加速器,同时利用低能耗选项来降低功耗。

总体而言,IBM 和 ASMPT 开发的产品令 chiplet 行业兴奋不已。虽然需要做更多的研究来确保键合技术的可靠性和可重复性,但这种用于封装芯片的新型混合键合可能会彻底改变半导体的设计和制造方式。

这种新的混合键合技术的开发证明了IBM和ASMPT的研究人员正在进行的创新工作。这是小芯片技术领域的一个重要里程碑,对未来充满希望。随着这项技术的不断发展,我们可以期待在半导体的设计和制造方式上看到更多激动人心的发展。

IBM 对小芯片的研究已经显示出可喜的成果。他们正在根据行业小芯片标准的两个主要竞争者通用小芯片互连快速 (UCIe) 联盟和开放计算项目的线束规范的方向探索小芯片I/O 的各种设计。IBM 研究人员参与了这两项计划,在潜在的未来小芯片封装解决方案的背景下研究信号映射策略。这种主动方法可确保 IBM 在标准达成一致后立即准备好构建小芯片。





审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 加速器
    +关注

    关注

    2

    文章

    743

    浏览量

    36600
  • SoC芯片
    +关注

    关注

    1

    文章

    530

    浏览量

    34477
  • 封装芯片
    +关注

    关注

    0

    文章

    14

    浏览量

    8537
  • chiplet
    +关注

    关注

    6

    文章

    379

    浏览量

    12418
收藏 人收藏

    评论

    相关推荐

    前景一片大好的Chiplet,依然存在门槛问题

    电子发烧友网报道(文/周凯扬)Chiplet已然成为新世代半导体设计中被提及甚至使用最多的创新技术,甚至在《麻省理工科技评论》列出的2024年十大突破科技中,Chiplet与Exascale级别
    的头像 发表于 03-19 00:08 2091次阅读

    有偿求助本科毕业设计指导|引线键合|封装工艺

    任务要求: 了解微电子封装中的引线键合工艺,学习金丝引线键合原理,开发引线键合工艺仿真方法,通过数据统计分析和仿真结果,分析得出引线键合工序关键工艺参数和参数窗口,并给出工艺参数和
    发表于 03-10 14:14

    Chiplet是否也走上了集成竞赛的道路?

    Chiplet会将SoC分解成微小的芯片,各公司已开始产生新的想法、工具和“Chiplet平台”,旨在将这些Chiplet横向或纵向组装成先进的SiP(system-in- package)形式。
    的头像 发表于 02-23 10:35 247次阅读
    <b class='flag-5'>Chiplet</b>是否也走上了集成竞赛的道路?

    什么是Chiplet技术?

    什么是Chiplet技术?Chiplet技术是一种在半导体设计和制造中将大型芯片的不同功能分解并分散实现在多个较小和专用的芯片(Chiplets)上的方法。这些较小的芯片随后通过高速互连方式集成到一个封装中,共同实现全功能的芯片系统。
    的头像 发表于 01-25 10:43 538次阅读
    什么是<b class='flag-5'>Chiplet</b>技术?

    Chiplet技术对英特尔和台积电有哪些影响呢?

    Chiplet,又称芯片堆叠,是一种模块化的半导体设计和制造方法。由于集成电路(IC)设计的复杂性不断增加、摩尔定律的挑战以及多样化的应用需求,Chiplet技术应运而生。
    的头像 发表于 01-23 10:49 387次阅读
    <b class='flag-5'>Chiplet</b>技术对英特尔和台积电有哪些影响呢?

    芯砺智能Chiplet Die-to-Die互连IP芯片成功回片

    芯砺智能近日宣布,其全自研的Chiplet Die-to-Die互连IP(CL-Link)芯片一次性流片成功并顺利点亮。这一重大突破标志着芯砺智能在异构集成芯片领域取得了领先地位,为人工智能时代的算力基础设施建设提供了更加多元灵
    的头像 发表于 01-18 16:03 515次阅读

    百度地图宣布城市车道级导航取得里程碑突破

    近日,百度地图宣布其城市车道级导航取得里程碑突破,已率先覆盖全国超100城普通道路。
    的头像 发表于 01-09 17:28 679次阅读
    百度地图宣布城市车道级导航<b class='flag-5'>取得</b>里程碑<b class='flag-5'>突破</b>

    什么是Chiplet技术?Chiplet技术有哪些优缺点?

    组件。这种技术的核心思想是将大型集成电路拆分成更小、更模块化的部分,以便更灵活地设计、制造和组装芯片。Chiplet技术可以突破单芯片光刻面积的瓶颈,减少对先进工艺制程的依赖,提高芯片的性能并降低制造成本。
    的头像 发表于 01-08 09:22 1657次阅读

    弯道超车的Chiplet与先进封装有什么关联呢?

    Chiplet也称芯粒,通俗来说Chiplet模式是在摩尔定律趋缓下的半导体工艺发展方向之一,是将不同功能芯片裸片的拼搭
    发表于 09-28 11:43 708次阅读
    弯道超车的<b class='flag-5'>Chiplet</b>与先进封装有什么关联呢?

    chiplet和cowos的关系

    chiplet和cowos的关系 Chiplet和CoWoS是现代半导体工业中的两种关键概念。两者都具有很高的技术含量和经济意义。本文将详细介绍Chiplet和CoWoS的概念、优点、应用以
    的头像 发表于 08-25 14:49 2307次阅读

    chiplet和cpo有什么区别?

    chiplet和cpo有什么区别? 在当今的半导体技术领域,尺寸越来越小,性能越来越高的芯片成为了主流。然而,随着芯片数量和面积的不断增加,传统的单一芯片设计面临了越来越多的挑战。为了应对这些挑战
    的头像 发表于 08-25 14:44 1631次阅读

    Chiplet的验证需求有哪些变化?

    Chiplet(芯粒)已经成为设计师的战略资产,他们将其应用于各种应用中。到目前为止,Chiplet的验证环节一直被忽视。
    的头像 发表于 07-26 17:06 601次阅读

    Chiplet关键技术与挑战

    半导体产业正在进入后摩尔时代,Chiplet应运而生。介绍了Chiplet技术现状与接口标准,阐述了应用于Chiplet的先进封装种类:多芯片模块(MCM)封装、2.5D封装和3D封装,并从技术特征
    的头像 发表于 07-17 16:36 841次阅读
    <b class='flag-5'>Chiplet</b>关键技术与挑战

    Chiplet混合键合难题取得突破

    这不仅让工程师能够充分利用任何一个裸片上的硅空间,而且还允许定制,小芯片可以换成不同的设备,从而实现 SoC 的完全定制。但是,尽管小芯片带来了所有优势,但工程师们正在努力应对一个主要缺点:芯片互连。
    的头像 发表于 06-20 16:46 416次阅读
    <b class='flag-5'>Chiplet</b><b class='flag-5'>混合</b>键合<b class='flag-5'>难题</b><b class='flag-5'>取得</b>新<b class='flag-5'>突破</b>!

    半导体Chiplet技术及与SOC技术的区别

    来源:光学半导体与元宇宙Chiplet将满足特定功能的裸芯片通过Die-to-Die内部互联技术,实现多个模块芯片与底层基础芯片的系统封装,实现一种新形势的IP复用。Chiplet将是国内突破技术
    的头像 发表于 05-16 09:20 1154次阅读
    半导体<b class='flag-5'>Chiplet</b>技术及与SOC技术的区别