0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

FPGA管脚调整的注意事项

FPGA设计论坛 来源:未知 2023-06-20 11:20 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

点击上方蓝字关注我们

随着FPGA的不断开发,其功能越来越强大,也给其布线带来了很大的便捷性—管脚的调整。

对于密集的板卡,走线时可以不再绕来绕去,而是根据走线的顺序进行信号的调整,然后通过软件编程来校正信号的通信就可以了。在调整FPGA管脚之前必须熟悉几点注意事项。

FPGA管脚调整的注意事项

(1)如图12-1所示,当存在VRN/VRP管脚连接上/下拉电阻时,不可以调,VRN/VRP管脚提供一个参考电压供DCI内部电路使用,DCI内部电路依据此参考电压调整I/O输出阻抗与外部参考电阻R匹配。

(2)一般情况下,相同电压的Bank之间是可以互调的,但部分客户会要求在Bank内调整,所以调整之前要跟客户商量好,以免做无用功。

(3)做差分时,“P”“N”分别对应正、负,不可相互之间调整。

(4)全局时钟要放在全局时钟管脚的P端口,不可以随便调整。

图12-1 FPGA管脚调整的注意事项

FPGA管脚的调整技巧

(1)为了方便识别哪些Bank之间可以互调,必须先对FPGA各个Bank进行区分。在原理图编辑界面中,执行图标命令“交叉探针”,单击某个FPGA的某个Bank,直接跳转到PCB中相对应的Bank管脚高亮,这时可以在某一机械层添加标注,进行标记,如图12-2所示。

图12-2 Bank的标记

(2)按照相同的操作方法可以把调整Bank在PCB中进行标记,如图12-3所示。

图12-3 被标记的FPGA

(3)完成上述步骤之后,就可以按照正常的BGA出线方式把所有的信号脚进行引出,并按照走线顺序对接排列,但非连接上,如图12-4所示,飞线是交叉的,但是不直接连上。保存好所有文档。

图12-4 信号走线的对接

(4)在PCB设计交互界面中,执行菜单命令“工程-元器件关联”,进行元件匹配,将左边元件全部匹配到右边窗口,单击“执行更新”按钮,执行更新,如图12-5所示。

图12-5 元件的匹配

(5)执行菜单命令“工具-管脚/部件交换-配置”,定义和使能可调换管脚元件,如果弹出警告,须重新返回第(4)步进行操作,或者执行从原理图导入PCB的操作,使原理图和PCB完全对应上之后再按照此步骤进行操作,否则会弹出如图12-6所示的警告信息。

图12-6 警告信息

(6)找到FPGA对应的元件位号,勾选使能状态,双击该元件,对该元件的可以调换的I/O属性管脚创建Group操作,单击“OK”按钮,设置完毕,如图12-7所示。

图12-7 可调换FPGA的使能及Group设置

(7)执行菜单命令“工具-管脚/部件交换-交互式管脚/网络交换”,单击之前对接的信号走线,进行线序调换。注意:“Project”工程文件一定要保存一下,再操作。

执行完上述步骤之后,PCB管脚调换的工作就完成了,具体效果如图12-8所示。

图12-8 线序的调换调整

(8)PCB执行调换更改之后,需要把网络交互反导入原理图,如图12-9所示,执行菜单命令“工程-工程选项”,勾选反导入选项“改变原理图管脚”。

图12-9 反导入原理图设置

(9)在PCB设计交互界面中,执行“Update Schematic in Project”命令,按照之前原理图导入PCB那样的方法,完成PCB导入原理图。

因为有些原理图绘制的方式或格式错误,执行反标可能不完全或残缺,建议反标之后利用正导入方式核对一遍或者直接手工方式绘制管脚更换表,再一一进行比对更改。









有你想看的精彩



基于FPGA的CAN总线通信节点设计
至芯科技FPGA就业培训班——助你步入成功之路、6月27号北京中心开课、欢迎咨询!
基于FPGA的USB3.0 HUB设计方案








扫码加微信邀请您加入FPGA学习交流群




欢迎加入至芯科技FPGA微信学习交流群,这里有一群优秀的FPGA工程师、学生、老师、这里FPGA技术交流学习氛围浓厚、相互分享、相互帮助、叫上小伙伴一起加入吧!


点个在看你最好看





原文标题:FPGA管脚调整的注意事项

文章出处:【微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1655

    文章

    22282

    浏览量

    630059

原文标题:FPGA管脚调整的注意事项

文章出处:【微信号:gh_9d70b445f494,微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    迅为RK3588开发板Android系统烧写及注意事项

    迅为RK3588开发板Android系统烧写及注意事项
    的头像 发表于 12-03 15:17 2516次阅读
    迅为RK3588开发板Android系统烧写及<b class='flag-5'>注意事项</b>

    驱动板PCB布线的注意事项

    PCB Layout 注意事项 1)布局注意事项: ●● 整体布局遵循功率回路与小信号控制回路分开布局原则,功率部分和控制部分的 GND 分开回流到输入 GND。 ●● 芯片的放置方向优先考虑驱动
    发表于 12-02 07:40

    CW32F030在使用中的注意事项有哪些?

    CW32F030在使用中的注意事项有哪些?
    发表于 11-18 06:20

    emWin AppWizard 开发注意事项有哪些?

    emWin AppWizard 开发注意事项
    发表于 09-04 06:18

    别让这些细节毁了PCBA!焊接注意事项清单

    一站式PCBA加工厂家今天为大家讲讲PCBA加工中电子元器件焊接注意事项有哪些?PCBA加工中电子元器件焊接注意事项。 电子元器件焊接关键注意事项 在PCBA加工中,焊接工艺直接影响电路板的可靠性
    的头像 发表于 07-23 09:26 870次阅读

    智多晶PLL使用注意事项

    FPGA设计中,PLL(锁相环)模块作为核心时钟管理单元,通过灵活的倍频、分频和相位调整功能,为系统提供多路高精度时钟信号。它不仅解决了时序同步问题,还能有效消除时钟偏移,提升系统稳定性。本文将深入探讨智多晶PLL在实际应用中的关键
    的头像 发表于 06-13 16:37 1253次阅读
    智多晶PLL使用<b class='flag-5'>注意事项</b>

    美国Odyssey奥德赛电池充电注意事项全解析

    Odyssey奥德赛电池充电注意事项全解析 奥德赛电池作为高性能的深循环铅酸电池,广泛应用于汽车启动、摩托车、船舶以及备用电源系统中。正确的充电方法不仅能够延长电池寿命,还能保障其性能稳定发挥
    的头像 发表于 05-19 16:31 897次阅读
    美国Odyssey奥德赛电池充电<b class='flag-5'>注意事项</b>全解析

    IGBT器件的防静电注意事项

    IGBT作为功率半导体器件,对静电极为敏感。我将从其静电敏感性原理入手,详细阐述使用过程中防静电的具体注意事项与防护措施,确保其安全稳定运行。
    的头像 发表于 05-15 14:55 1216次阅读

    扫描电镜的日常维护有哪些注意事项

    扫描电镜日常维护的注意事项
    的头像 发表于 03-24 11:38 914次阅读
    扫描电镜的日常维护有哪些<b class='flag-5'>注意事项</b>?

    驱动板设计注意事项

    设计驱动板时我们需要考虑电路原理与元器件选择、PCB设计、热管理、电磁兼容性(EMC)、其他注意事项。以下是关于相关内容的详细介绍,让我们一起来简单的了解一下吧!
    的头像 发表于 02-12 13:48 1058次阅读

    GD32单片机GPIO结构及注意事项

    电子发烧友网站提供《GD32单片机GPIO结构及注意事项.pdf》资料免费下载
    发表于 02-07 17:27 3次下载
    GD32单片机GPIO结构及<b class='flag-5'>注意事项</b>

    智多晶DDR Controller使用注意事项

    最后一期我们主要介绍智多晶DDR Controller使用时的注意事项
    的头像 发表于 01-24 11:14 1346次阅读
    智多晶DDR Controller使用<b class='flag-5'>注意事项</b>

    xilinx FPGA IOB约束使用以及注意事项

    xilinx FPGA IOB约束使用以及注意事项 一、什么是IOB约束 在xilinx FPGA中,IOB是位于IO附近的寄存器,是FPGA上距离IO最近的寄存器,同时位置固定。当你
    的头像 发表于 01-16 11:02 1484次阅读
    xilinx <b class='flag-5'>FPGA</b> IOB约束使用以及<b class='flag-5'>注意事项</b>

    AN20-仪表低通滤波器的应用注意事项

    电子发烧友网站提供《AN20-仪表低通滤波器的应用注意事项.pdf》资料免费下载
    发表于 01-12 11:25 0次下载
    AN20-仪表低通滤波器的应用<b class='flag-5'>注意事项</b>

    多层板埋孔设计注意事项

    多层板埋孔设计注意事项
    的头像 发表于 12-20 16:06 1235次阅读