0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

技术资讯 I 哪些原因会导致 BGA 串扰?

深圳(耀创)电子科技有限公司 2023-04-07 16:10 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

BGA 封装尺寸紧凑,引脚密度高。

在 BGA 封装中,由于焊球排列和错位而导致的信号串扰被称为 BGA 串扰。

BGA 串扰取决于入侵者信号和受害者信号在球栅阵列中的位置。

在多门和引脚数量众多的集成电路中,集成度呈指数级增长。得益于球栅阵列 (ball grid array ,即BGA) 封装的发展,这些芯片变得更加可靠、稳健,使用起来也更加方便。BGA 封装的尺寸和厚度都很小,引脚数则更多。然而,BGA 串扰严重影响了信号完整性,从而限制了 BGA 封装的应用。下面我们来探讨一下 BGA 封装和 BGA 串扰的问题。

球栅阵列封装

BGA 封装是一种表面贴装封装,使用细小的金属导体球来安装集成电路。这些金属球形成一个网格或矩阵图案,排列在芯片表面之下,与印刷电路板连接。

使用 BGA 封装的器件在芯片的外围没有引脚或引线。相反,球栅阵列被放置在芯片底部。这些球栅阵列被称为焊球,充当 BGA 封装的连接器

微处理器、WiFi 芯片和 FPGA 经常使用 BGA 封装。在 BGA 封装的芯片中,焊球令电流PCB 和封装之间流动。这些焊球以物理方式与电子器件的半导体基板连接。引线键合倒装芯片用于建立与基板和晶粒的电气连接。导电的走线位于基板内,允许电信号从芯片和基板之间的接合处传输到基板和球栅阵列之间的接合处。

BGA 封装以矩阵模式在芯片下分布连接引线。与扁平式和双列式封装相比,这种排列方式在 BGA 封装中提供了更多的引线数。在有引线的封装中,引脚被安排在边界。BGA 封装的每个引脚都带有一个焊球,焊球位于芯片的下表面。这种位于下表面的排列方式提供了更多的面积,使得引脚数量增多,阻塞减少,引线短路也有所减少。与有引线的封装相比,在 BGA 封装中,焊球之间的排列距离最远。


BGA 封装的优点

BGA 封装尺寸紧凑,引脚密度高。BGA 封装电感量较低,允许使用较低的电压。球栅阵列的排列间隔合理,使 BGA 芯片更容易与 PCB 对齐

BGA 封装的其他一些优点是:

由于封装的热阻低,散热效果好。

BGA 封装中的引线长度比有引线的封装要短。引线数多加上尺寸较小,使 BGA 封装的导电性更强,从而提高了性能。

与扁平式封装和双列式封装相比,BGA 封装在高速下的性能更高。

使用 BGA 封装的器件时,PCB 的制造速度和产量都会提高。焊接过程变得更简单、更方便,而且 BGA 封装可以方便地进行返工。

BGA 串扰

BGA 封装确实有一些缺点:焊球不能弯曲、由于封装密度高而导致的检查难度大,以及大批量生产需要使用昂贵的焊接设备。BGA 串扰是另一项限制,会影响通过 BGA 封装传输的信号完整性。

BGA 封装经常在大量 I/O 设备中使用。采用 BGA 封装的集成芯片所传输和接收的信号,可能会受到从一个引线到另一个引线的信号能量耦合的干扰。由 BGA 封装中的焊球排列和错位而导致的信号串扰被称为 BGA 串扰。球栅阵列之间的有限电感是 BGA 封装中产生串扰效应的原因之一。当 BGA 封装引线中出现高 I/O 电流瞬变(入侵信号)时,对应于信号引脚和返回引脚的球栅阵列之间的有限电感会在芯片基板上产生电压干扰。这种电压干扰导致了信号突变,并以噪音的形式从 BGA 封装中传输出去,导致串扰效应。

在网络系统等应用中,具有使用通孔的厚 PCB,如果没有采取措施屏蔽过孔,那么 BGA 串扰会十分常见。在这样的电路中,放置在 BGA 下面的长通孔会造成大量的耦合,并产生明显的串扰干扰。

BGA 串扰取决于入侵者信号和受害者信号在球栅阵列中的位置。要减少 BGA 串扰,低串扰的 BGA 封装排列至关重要。借助 Cadence Allegro Package Designer Plus 软件,设计师能够优化复杂的单裸片和多裸片引线键合(wirebond)以及倒装芯片(flip-chip)设计;径向、全角度推挤式布线可解决 BGA/LGA 基板设计的独特布线挑战;特定的 DRC/DFM/DFA 检查,更可保障BGA/LGA设计一次成功;同时提供详细的互连提取、3D 封装建模以及兼顾电源影响的信号完整性和热分析


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5446

    文章

    12464

    浏览量

    372625
  • BGA
    BGA
    +关注

    关注

    5

    文章

    581

    浏览量

    50906
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PWM停止输出,什么原因导致这种现象发生?

    IR2010SPBF驱动器控制半桥电路输出PWM设备安装在地铁上,在运行过程中会出现TMS检测到输出频率占空比都是零,取回故障设备通电测量PWM正常输出,什么原因导致这种现象发生?
    发表于 11-26 09:38

    隔离地过孔要放哪里,才能最有效减少高速信号过孔

    ,还是过孔。。。 别急嘛,虽然也还是过孔,但是角度是不同的嘛。今天我们来讲讲两对高速过孔之间的怎么通过合理的规划隔离地过孔放的位置来减少。说白了,我们这篇文章想研究的是两对高速信号的过孔位置定了
    发表于 11-14 14:05

    如何影响信号完整性和EMI

    欢迎来到 “掌握 PCB 设计中的 EMI 控制” 系列的第六篇文章。本文将探讨如何影响信号完整性和 EMI,并讨论在设计中解决这一问题的具体措施。
    的头像 发表于 08-25 11:06 8773次阅读
    <b class='flag-5'>串</b><b class='flag-5'>扰</b>如何影响信号完整性和EMI

    技术资讯 I 哪些原因导致近端和远端

    本文要点在PCB、集成电路和线缆组件中,最常被提及的现象是接收端器件观测到的远端。带阻滤波器与带通滤波器作用相反:它们能滤除特定频率范围内的干扰信号。带阻滤波器的传递函数可通过
    的头像 发表于 08-08 17:01 5323次阅读
    <b class='flag-5'>技术</b><b class='flag-5'>资讯</b> <b class='flag-5'>I</b> 哪些<b class='flag-5'>原因</b><b class='flag-5'>会</b><b class='flag-5'>导致</b>近端和远端<b class='flag-5'>串</b><b class='flag-5'>扰</b>?

    高速AC耦合电容挨得很近,PCB会不会很大……

    大是肯定大的啦!但是设计工程师也很委屈啊:芯片互联动不动就有一百几十对高速信号的AC耦合电容, 首先我得都塞进PCB板去啊,其次的那都是其次了……
    的头像 发表于 07-22 16:44 471次阅读
    高速AC耦合电容挨得很近,PCB<b class='flag-5'>串</b><b class='flag-5'>扰</b>会不会很大……

    你知道什么原因导致安规电容损坏吗?

    、电压问题 过电压冲击 电网中雷电感应、开关操作等产生的浪涌电压超过额定值,会使介质承受过高电场强度而击穿。 电源电压长期高于额定值,逐渐降低绝缘性能,最终导致损坏。 电压波动频繁 :电压频繁波动会使电容持续充
    的头像 发表于 07-13 11:03 747次阅读

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在线缆传输信号时,靠近发射端处,相邻线对之间因电磁干扰所产生的
    的头像 发表于 06-23 17:35 1050次阅读

    BGA失效分析原因-PCB机械应力是罪魁祸首

    好等优点被广泛应用于高性能电子设备中。然而,BGA也有其固有的缺点。由于其结构复杂,一旦出现问题,修复起来就非常困难。其中,最常见的问题就是BGA开裂。那么,BGA为什么开裂呢?一般
    的头像 发表于 06-14 11:27 952次阅读
    <b class='flag-5'>BGA</b>失效分析<b class='flag-5'>原因</b>-PCB机械应力是罪魁祸首

    OLI-P——分布式偏振测量利器

    在保偏光纤系统中,偏振导致性能劣化的核心因素之一。传统偏振检测手段仅能获得链路整体消光比,而分布式偏振测量通过连续、高精度地捕捉整
    的头像 发表于 05-15 17:37 445次阅读
    OLI-P——分布式偏振<b class='flag-5'>串</b><b class='flag-5'>扰</b>测量利器

    电子产品更稳定?捷多邦的高密度布线如何降低影响?

    、阻抗不匹配、电磁干扰(EMI)成为关键。捷多邦采用高密度互连(HDI)**工艺,通过精密布线设计,减少信号干扰,提升PCB的电气性能。 1. 高密度布线(HDI)如何减少
    的头像 发表于 03-21 17:33 717次阅读

    技术资讯 | CMOS 噪声容限值

    在描述高速运行的数字系统时,噪声容限是最重要的参数之一。通常情况下,噪声容限定义了I/O引脚上或接口中可接受的噪声水平。在数字电子技术领域,噪声容限是指I/O引脚上出现但不会导致接收逻
    的头像 发表于 03-14 18:14 1268次阅读
    <b class='flag-5'>技术</b><b class='flag-5'>资讯</b> | CMOS 噪声容限值

    PCB设计距离一样时,你们知道电路板两对过孔怎么摆最小吗?

    信号质量本身受到很多因素的影响,导致PCB设计无从下手。不就很简单吗?只要拉开距离了,问题不就解决了吗?说得好,和走线一样,只要拉开
    发表于 02-26 09:40

    ADC电路的怎么解决?

    ,ADC是SAR型 18位单通道全差分输入的ADC。ADC的后端是MCU,MCU将数字信号处理之后再画到显示屏上显示实时波形。 调试发现显示的信号有,表现为某一路信号悬空之后,相邻的那一路信号上就会出现噪声。将采样的时间延长也无法消除
    发表于 01-07 06:15

    谐波导致设备发热吗?

    谐波导致设备发热。谐波电流在设备中会产生额外的损耗,这些损耗转化为热量,从而导致设备温度升高。具体来说,谐波电流在电机中会产生铁心损耗、绕组损耗以及附加损耗等,这些损耗
    的头像 发表于 12-11 15:28 1130次阅读

    BGA技术赋能倒装芯片,开启高密度I/O连接新时代

    近年来,随着电子产品的不断小型化和集成度的提高,倒装芯片(Flip Chip)封装技术因其优异的电学性能、高I/O引脚数、封装尺寸小等优点,逐渐成为高端器件及高密度封装领域中的主流封装形式。而在倒装
    的头像 发表于 12-06 16:25 1826次阅读
    <b class='flag-5'>BGA</b><b class='flag-5'>技术</b>赋能倒装芯片,开启高密度<b class='flag-5'>I</b>/O连接新时代