0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

半导体封装新技术应对芯片的散热问题

向欣电子 2022-08-24 17:16 次阅读

关键词:半导体芯片TIM热界面材料,散热技术,导电材料,胶粘技术

摘要:一些过热的晶体管可能不会对可靠性产生很大影响,但数十亿个晶体管产生的热量会影响可靠性。对于 AI/ML/DL 设计尤其如此,高利用率会增加散热,但热密度会影响每个先进的节点芯片和封装,这些芯片和封装用于智能手机、服务器芯片、AR/VR 和许多其他高性能设备。对于所有这些,DRAM布局和性能现在是首要的设计考虑因素。无论架构多么新颖,大多数基于 DRAM 的内存仍面临因过热而导致性能下降的风险。易失性内存的刷新要求(作为标准指标,大约每 64 毫秒一次)加剧了风险。“当温度提高到 85°C 以上时,就需要更频繁地刷新电容器上的电荷,设备就将转向更频繁的刷新周期,这就是为什么当设备变得越来越热,电荷从这些电容器中泄漏得更快的原因。不幸的是,刷新该电荷的操作也是电流密集型操作,它会在 DRAM 内部产生热量。天气越热,你就越需要更新它,但你会继续让它变得更热,整个事情就会分崩离析。

除了DRAM,热量管理对于越来越多的芯片变得至关重要,它是越来越多的相互关联的因素之一,必须在整个开发流程中加以考虑,封装行业也在寻找方法解决散热问题。选择最佳封装并在其中集成芯片对性能至关重要。组件、硅、TSV、铜柱等都具有不同的热膨胀系数 (TCE),这会影响组装良率和长期可靠性。带有 CPU 和 HBM 的流行倒装芯片 BGA 封装目前约为 2500mm2。一个大芯片可能变成四五个小芯片,总的来说,这一趋势会持续发展下去,因为必须拥有所有 I/O,这样这些芯片才能相互通信。所以可以分散热量。对于应用程序,这可能会对您有所一些帮助。但其中一些补偿是因为你现在有 I/O 在芯片之间驱动,而过去你在硅片中需要一个内部总线来进行通信。最终,这变成了一个系统挑战,一系列复杂的权衡只能在系统级别处理。可以通过先进的封装实现很多新事物,但现在设计要复杂得多,当一切都如此紧密地结合在一起时,交互会变多。必须检查流量。必须检查配电。这使得设计这样的系统变得非常困难。事实上,有些设备非常复杂,很难轻易更换组件以便为特定领域的应用程序定制这些设备。这就是为什么许多高级封装产品适用于大批量或价格弹性的组件,例如服务器芯片。对具有增强散热性能的制造工艺的材料需求一直在强劲增长。

Chiplet模块仿真与测试进展

工程师们正在寻找新的方法来在封装模块构建之前对封装可靠性进行热分析。例如,西门子提供了一个基于双 ASIC 的模块的示例,该模块包含一个扇出再分布层 (RDL),该扇出再分配层 (RDL) 安装在 BGA 封装中的多层有机基板顶部。它使用了两种模型,一种用于基于 RDL 的 WLP,另一种用于多层有机基板 BGA。这些封装模型是参数化的,包括在引入 EDA 信息之前的衬底层堆叠和 BGA,并支持早期材料评估和芯片放置选择。接下来,导入 EDA 数据,对于每个模型,材料图可以对所有层中的铜分布进行详细的热描述。

量化热阻

如何通过硅芯片、电路板、胶水、TIM 或封装盖传递是众所周知的。存在标准方法来跟踪每个界面处的温度和电阻值,它们是温差和功率的函数。“热路径由三个关键值来量化——从器件结到环境的热阻、从结到外壳(封装顶部)的热阻以及从结到电路板的热阻,”详细的热模拟是探索材料和配置选项的最便宜的方法。“运行芯片的模拟通常会识别一个或多个热点,因此我们可以在热点下方的基板中添加铜以帮助散热或更换盖子材料并添加散热器等。对于多个芯片封装,我们可以更改配置或考虑采用新方法来防止热串扰。有几种方法可以优化高可靠性和热性能,”在模拟之后,包装公司执行实验设计 (DOE) 以达到最终的包装配置。但由于使用专门设计的测试车辆的 DOE 步骤耗时且成本更高,因此首先利用仿真。


选择TIM新材料

在封装中,超过 90% 的热量通过封装从芯片顶部散发到散热器,通常是带有垂直鳍片的阳极氧化铝基。具有高导热性的热界面材料 (TIM) 放置在芯片和封装之间,以帮助传递热量。用于 CPU 的下一代 TIM 包括金属薄板合金(如铟和锡)和银烧结锡,其传导功率分别为 60W/mK 和 50W/mK。随着公司从大型 SoC 过渡到小芯片模块,需要更多种类的具有不同特性和厚度的 TIM。Amkor 研发高级总监 YoungDo Kweon 在最近的一次演讲中表示,对于高密度系统,芯片和封装之间的 TIM 的热阻对封装模块的整体热阻具有更大的影响。“功率趋势正在急剧增加,尤其是在逻辑方面,因此我们关心保持低结温以确保可靠的半导体运行,”Kweon 说。他补充说,虽然 TIM 供应商为其材料提供热阻值,但从芯片到封装的热阻,在实践中,受组装过程本身的影响,包括芯片和 TIM 之间的键合质量以及接触区域。他指出,在受控环境中使用实际装配工具和粘合材料进行测试对于了解实际热性能和为客户资格选择最佳 TIM 至关重要。孔洞是一个特殊的问题。“材料在封装中的表现方式是一个相当大的挑战。你已经掌握了粘合剂或胶水的材料特性,材料实际润湿表面的方式会影响材料呈现的整体热阻,即接触电阻,”西门子的 Parry 说。“而且这在很大程度上取决于材料如何流入表面上非常小的缺陷。如果缺陷没有被胶水填充,它代表了对热流的额外阻力。”


用不同的方式处理热量

芯片制造商正在扩大解决热量限制的范围。“如果你减小芯片的尺寸,它可能是四分之一的面积,但封装可能是一样的。是德科技内存解决方案项目经理 Randy White 表示,由于外部封装的键合线进入芯片,因此可能存在一些信号完整性差异。“电线更长,电感更大,所以有电气部分。如果将芯片的面积减半,它会更快。如何在足够小的空间内消散这么多的能量?这是另一个必须研究的关键参数。”

这导致了对前沿键合研究的大量投资,至少目前,重点似乎是混合键合。“如果我有这两个芯片,并且它们之间几乎没有凸起,那么这些芯片之间就会有气隙,”Rambus 的 Woo 说。“这不是将热量上下移动的最佳导热方式。可能会用一些东西来填充气隙,但即便如此,它还是不如直接硅接触好。因此,混合直接键合是人们正在做的一件事。”但混合键合成本高昂,并且可能仍仅限于高性能处理器类型的应用,台积电是目前仅有的提供该技术的公司之一。尽管如此,将光子学结合到 CMOS 芯片或硅上 GaN 的前景仍然巨大。


结语

先进封装背后的最初想法是它可以像乐高积木一样工作——在不同工艺节点开发的小芯片可以组装在一起,并且可以减少热问题。但也有取舍。从性能和功率的角度来看,信号需要传输的距离很重要,而始终开启或需要保持部分关断的电路会影响热性能。仅仅为了提高产量和灵活性而将模具分成多个部分并不像看起来那么简单。封装中的每个互连都必须进行优化,热点不再局限于单个芯片。

可用于排除或排除小芯片不同组合的早期建模工具为复杂模块的设计人员提供了巨大的推动力。在这个功率密度不断提高的时代,热仿真和引入新的 TIM 仍然必不可少。

来源:半导体产业纵横/热设计

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    447

    文章

    47888

    浏览量

    409938
收藏 人收藏

    评论

    相关推荐

    半导体先进封装技术

    共读好书 半导体产品在由二维向三维发展,从技术发展方向半导体产品出现了系统级封装(SiP)等新的封装方式,从
    的头像 发表于 02-21 10:34 381次阅读
    <b class='flag-5'>半导体</b>先进<b class='flag-5'>封装</b><b class='flag-5'>技术</b>

    探讨半导体散热器的原理和工作机制

    探讨半导体散热器的原理和工作机制 半导体散热器是一种用于散热的设备,主要用于散热处理器、显卡等电
    的头像 发表于 02-02 17:06 471次阅读

    半导体芯片封装工艺介绍

    半导体芯片在作为产品发布之前要经过测试以筛选出有缺陷的产品。每个芯片必须通过的 “封装”工艺才能成为完美的半导体产品。
    的头像 发表于 01-17 10:28 389次阅读
    <b class='flag-5'>半导体</b><b class='flag-5'>芯片</b><b class='flag-5'>封装</b>工艺介绍

    碳化硅功率半导体芯片封装技术研究

    过去几十年里,半导体技术快速发展,芯片特性显著提升。大功率半导体器件是由多颗半导体芯片通过
    的头像 发表于 12-20 09:47 500次阅读
    碳化硅功率<b class='flag-5'>半导体</b>多<b class='flag-5'>芯片</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>研究

    如何选择符合应用散热要求的半导体封装

    为了满足应用的散热要求,设计人员需要比较不同半导体封装类型的热特性。在本博客中, Nexperia(安世半导体)讨论了其焊线封装和夹片粘合
    的头像 发表于 11-20 01:35 262次阅读
    如何选择符合应用<b class='flag-5'>散热</b>要求的<b class='flag-5'>半导体</b><b class='flag-5'>封装</b>

    了解半导体封装

    过程中的良率和可靠性控制将变得更加困难。其次,随着新技术如5G、物联网等的快速发展,对半导体封装的电性能和热性能要求也越来越高。最后,如何降低成本并提高生产效率也是未来半导
    的头像 发表于 11-15 15:28 1279次阅读
    了解<b class='flag-5'>半导体</b><b class='flag-5'>封装</b>

    博捷芯划片机:半导体芯片是如何封装的?

    半导体芯片封装是指将芯片内部的电路通过引脚、导线、焊盘等连接起来,并保护芯片免受外部环境的影响,同时满足外部电路的连接需求。以下是
    的头像 发表于 10-23 08:38 292次阅读
    博捷芯划片机:<b class='flag-5'>半导体</b><b class='flag-5'>芯片</b>是如何<b class='flag-5'>封装</b>的?

    半导体芯片的制作和封装资料

    本文档的主要内容详细介绍的是半导体芯片的制作和半导体芯片封装的详细资料概述
    发表于 09-26 08:09

    半导体芯片微电子封装胶粘剂涂覆工艺及下一代封装革命

    将数万计的半导体元器件组装成一个紧凑的封装体,与外界进行信息交流,它的基本功能包括电源供给、信息交流、散热芯片保护和机械支撑。半导体
    的头像 发表于 09-21 08:11 1133次阅读
    <b class='flag-5'>半导体</b><b class='flag-5'>芯片</b>微电子<b class='flag-5'>封装</b>胶粘剂涂覆工艺及下一代<b class='flag-5'>封装</b>革命

    Nexperia(安世半导体):如何选择符合应用散热要求的半导体封装

    为了满足应用的散热要求,设计人员需要比较不同半导体封装类型的热特性。在本文中,Nexperia(安世半导体)讨论了其焊线封装和夹片粘合
    的头像 发表于 09-08 16:57 520次阅读
    Nexperia(安世<b class='flag-5'>半导体</b>):如何选择符合应用<b class='flag-5'>散热</b>要求的<b class='flag-5'>半导体</b><b class='flag-5'>封装</b>

    半导体器件散热性能的仿真实验

    为了满足应用的散热要求,设计人员需要比较不同半导体封装类型的热特性。在本博客中, Nexperia(安世半导体)讨论了其焊线封装和夹片粘合
    的头像 发表于 09-07 10:40 529次阅读
    <b class='flag-5'>半导体</b>器件<b class='flag-5'>散热</b>性能的仿真实验

    半导体封装技术简介 什么是倒装芯片技术

    从事半导体行业,尤其是半导体封装行业的人,总绕不开几种封装工艺,那就是芯片粘接、引线键合、倒装连接技术
    发表于 08-21 11:05 580次阅读
    <b class='flag-5'>半导体</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>简介 什么是倒装<b class='flag-5'>芯片</b><b class='flag-5'>技术</b>?

    一文了解倒装芯片技术 半导体封装技术简介

    从事半导体行业,尤其是半导体封装行业的人,总绕不开几种封装工艺,那就是芯片粘接、引线键合、倒装连接技术
    发表于 08-01 11:48 1389次阅读
    一文了解倒装<b class='flag-5'>芯片</b><b class='flag-5'>技术</b> <b class='flag-5'>半导体</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>简介

    半导体芯片是如何封装的?

    半导体芯片是如何封装的?这是一个很好的问题。半导体芯片通常需要被封装起来才能使用。
    的头像 发表于 06-21 14:33 1553次阅读

    半导体封装技术研究

    本文以半导体封装技术为研究对象,在论述半导体封装技术及其重要作用的基础上,探究了现阶段
    的头像 发表于 05-16 10:06 539次阅读