0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence发布面向TSMC 3nm工艺的112G-ELR SerDes IP展示

Cadence楷登 来源:Cadence楷登 2023-05-19 15:23 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

本文翻译转载于:Cadence blog

作者:Vinod Khera

3nm 时代来临了!Cadence 在 2023 年 TSMC 北美技术研讨会期间发布了面向台积电 3nm 工艺(N3E)的 112G 超长距离(112G-ELR)SerDes IP 展示,这是 Cadence 112G-ELR SerDes IP 系列产品的新成员。

在后摩尔时代的趋势下,FinFET 晶体管的体积在 TSMC 3nm 工艺下进一步缩小,进一步采用系统级封装设计(SiP)。通过结合工艺技术的优势与Cadence业界领先的数字信号处理(DSP)SerDes 架构,全新的 112G-ELR SerDes IP 可以支持 45dB 插入损耗,拥有卓越的功耗、性能、面积(PPA)指标,是超大规模 ASICs,人工智能/机器学习AI/ML)加速器,交换矩阵片上系统(SoCs)和 5G 基础设施应用的理想选择。

c886562e-f614-11ed-90ce-dac502259ad0.jpg

Cadence112G-ELRSerDes

在 TSMC3nm 工艺环境下的眼图

(106.25 GbpsPAM4)

ELR SerDes PHY 符合 IEEE 和 OIF 长距离(LR)标准,在基础规格之外提供了额外的性能裕度。上方图片展示了三个张大的眼图,它们在 PAM4 模式下具有良好的对称性,将四个信号电平分开。3nm 演示展示了 E-10 级的卓越误码率 (BER)性能以及 39dB bump 间通道,与 28dB Ball 间插损误码率小于 1E-4 的标准规格相比提供了充足的性能余量。

c8935e82-f614-11ed-90ce-dac502259ad0.jpg

TSMC3nm 工艺环境下

Cadence112G-ELRSerDes 测试板

112G-ELR SerDes IP 同时支持中距离(MR)和超短距离(VSR)应用,实现不同信道更灵活的功耗节省。NRZ 和 PAM4 信号下的数据传输速率从 1G到 112G,实现背板,直连线缆(DAC),芯片间以及芯片到模块的可靠高速数据传输。

SerDes IP 采用领先的基于 DSP 的架构,通过最大可能性序列检测(MLSD)和反射抵消技术实现损耗及反射信道的系统稳定。MLSD 技术可以优化 BER,提供更强大的突发性错误处理能力。通过专有的实现技术,Cadence 能确保 MLSD 的功耗开销最小。反射消除技术消除了具有实际走线和连接器的产品环境中的杂散、远距离反射,从而提供稳健的 BER 结果。

3nm 工艺下的 Cadence 112G-ELR SerDes 解决方案进一步强化了我们在高性能互联 IP 领域的领导力,是大规模数据中心的理想选择,客户也可以从 TSMC 的 3nm 工艺中获得更显著的功耗和性能优化,是目前在 PPA 和晶体管领域最先进的技术。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 台积电
    +关注

    关注

    44

    文章

    5810

    浏览量

    177055
  • 工艺
    +关注

    关注

    4

    文章

    720

    浏览量

    30393
  • Cadence
    +关注

    关注

    68

    文章

    1029

    浏览量

    147336
  • 3nm
    3nm
    +关注

    关注

    3

    文章

    238

    浏览量

    15071

原文标题:Cadence 发布面向 TSMC 3nm 工艺的 112G-ELR SerDes IP 展示

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    小米自研3nm旗舰SoC、4G基带亮相!雷军回顾11年造芯路

    XRING O1旗舰芯片。除了大芯片之外,还有此前未有曝光的,搭载小米自研4G基带的玄戒T1手表芯片,以及小米首款豪华高性能SUV小米YU7。下面我们来回顾一下发布会上的亮点,以及小米自研芯片的更多细节。 玄戒O1:第二代3nm
    的头像 发表于 05-23 09:07 7786次阅读
    小米自研<b class='flag-5'>3nm</b>旗舰SoC、4<b class='flag-5'>G</b>基带亮相!雷军回顾11年造芯路

    Cadence在CES 2026成功演示3nm eUSB2V2 PHY IP解决方案

    这正是我们在拉斯维加斯 CES 2026 展会上展示的核心理念 —— 我们成功演示了业内首创的 3nm eUSB2V2 PHY IP,并与 eUSB2V2 控制器 IP 在完整的端到端
    的头像 发表于 04-16 15:48 359次阅读

    3nm大规模导入光模块:Credo推出二代1.6T光DSP

    电子发烧友网综合报道,在博通推出行业首款3nm光DSP后,Crdeo近日也宣布推出第二代Cardinal系列1.6T光DSP产品,同样基于3nm先进工艺。 AI计算集群正持续突破网络基础设施极限,高
    的头像 发表于 03-27 08:50 9644次阅读

    台积电拟投资170亿,在日本建设3nm芯片工厂

    据报道,全球最大的半导体代工制造商台积电(TSMC)已最终确定在日本熊本县量产3nm线宽的尖端半导体芯片的计划。预计该项目投资额将达到170亿美元。日本政府正致力于提升国内半导体制造能力,并表示支持该计划,认为其有助于经济安全。
    的头像 发表于 02-06 18:20 343次阅读

    旋极星源基于22nm工艺完成关键IP发布与验证

    的主流选择。旋极星源此次基于TSMC 22nm ULL及华力微电子22nm CMOS工艺,同步完成关键IP
    的头像 发表于 01-30 16:15 429次阅读
    旋极星源基于22<b class='flag-5'>nm</b><b class='flag-5'>工艺</b>完成关键<b class='flag-5'>IP</b><b class='flag-5'>发布</b>与验证

    华为发布面向移动网络的多智能体系统创新成果

    近日,华为无线MAE产品线总裁赵振龙在主题发言《AgenticRAN,多智能体协同激发无线网络数智化生产力》中正式向业界发布面向移动网络的多智能体系统(RAN Multi-Agent System
    的头像 发表于 10-09 16:44 2717次阅读

    智多晶SerDes 2.0 IP介绍

    为了满足用户对SerDes日益增涨和多样化的要求。智多晶SerDes IP推出了2.0版本的升级,本次升级相比1.0版本主要带来了以下的变化。
    的头像 发表于 08-16 15:32 1639次阅读
    智多晶<b class='flag-5'>SerDes</b> 2.0 <b class='flag-5'>IP</b>介绍

    创飞芯40nm HV工艺OTP IP完成上架

    珠海创飞芯科技有限公司实现新突破!我司基于40HV(40nm 1.1V / 8V / 32V high voltage process)工艺制程的一次性可编程存储IP核已在国内两家头部晶圆代工厂经过
    的头像 发表于 08-14 17:20 1720次阅读

    奥比中光发布面向机器人领域的全新感知产品矩阵

    8月8日,在北京举办的2025世界机器人大会上,奥比中光以“灵机宜动”为主题,发布面向机器人领域的全新感知产品矩阵。其中,Pulsar ME450是国内首款支持多种扫描模式的dToF 3D激光雷达;Gemini 345Lg是专为户外机器人打造的双目
    的头像 发表于 08-12 11:28 2329次阅读

    448G的路径 | Samtec与Cadence合作的224G测试平台具备可扩展性、成本优势

    多个224G实时产品演示,包括本视频中呈现的内容。Samtec的Ralph Page将带我们了解这款与Cadence合作展示的224G测试平台的信号路径和性能表现。 该平台的核心连接器
    的头像 发表于 08-06 15:38 1563次阅读
    448<b class='flag-5'>G</b>的路径 | Samtec与<b class='flag-5'>Cadence</b>合作的224<b class='flag-5'>G</b>测试平台具备可扩展性、成本优势

    智原推出最新SerDes IP持续布局联电22纳米IP解决方案

    ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其10G SerDes硅智财现已导入联电22纳米工艺
    的头像 发表于 06-25 15:22 809次阅读

    智原科技推出最新SerDes IP持续布局联电22纳米IP解决方案

    ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其10G SerDes硅智财现已导入联电22纳米工艺
    的头像 发表于 06-24 16:41 1772次阅读

    Cadence推出HBM4 12.8Gbps IP内存系统解决方案

    需求。Cadence HBM4 解决方案符合 JEDEC 的内存规范 JESD270-4,与前一代 HBM3E IP 产品相比,内存带宽翻了一番。Cadence HBM4 PHY 和控
    的头像 发表于 05-26 10:45 1737次阅读

    雷军:小米自研芯片采用二代3nm工艺 雷军分享小米芯片之路感慨

    Ultra,小米首款SUV小米yu7 等。 雷军还透露,小米玄戒O1,采用第二代3nm工艺制程,力争跻身第一梯队旗舰体验。此次小米发布会的最大亮点之一肯定是小米自研手机SoC芯片「玄戒O1」,这标志着小米在芯片领域的自主研发能
    的头像 发表于 05-19 16:52 1589次阅读

    跨越摩尔定律,新思科技掩膜方案凭何改写3nm以下芯片游戏规则

    电子发烧友网报道(文/黄山明)在半导体行业迈向3nm及以下节点的今天,光刻工艺的精度与效率已成为决定芯片性能与成本的核心要素。光刻掩模作为光刻技术的“底片”,其设计质量直接决定了晶体管结构的精准度
    的头像 发表于 05-16 09:36 6262次阅读
    跨越摩尔定律,新思科技掩膜方案凭何改写<b class='flag-5'>3nm</b>以下芯片游戏规则