0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

引入空气间隙以减少前道工序中的寄生电容

半导体芯科技SiSC 来源:半导体芯科技SiSC 作者:半导体芯科技SiS 2023-03-28 17:19 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

作者:泛林集团半导体工艺与整合工程师 Sumant Sarkar

使用Coventor SEMulator3D®创建可以预测寄生电容机器学习模型

poYBAGQisQKAFnspAADQy41aj8o322.jpg

减少栅极金属和晶体管的源极/漏极接触之间的寄生电容可以减少器件的开关延迟。减少寄生电容的方法之一是设法降低栅极和源极/漏极之间材料层的有效介电常数,这可以通过在该位置的介电材料中引入空气间隙来实现。这种类型的方式过去已经用于后道工序 (BEOL) 中,以减少金属互连之间的电容 [1-4]。本文中,我们将专注于前道工序 (FEOL),并演示在栅极和源极/漏极之间引入空气间隙的SEMulator3D®模型[5]。SEMulator3D®是一个虚拟的制造软件平台,可以在设定的半导体工艺流程内模拟工艺变量。利用SEMulator3D®设备中的实验设计 (DoE) 功能,我们展示了寄生电容与刻蚀深度和其他用于制作空气间隙的刻蚀工艺参数的相关性,以及它与空气间隙大小和体积的相关性。

图1显示了SEMulator3D® FinFET模型的横截面。为了在FinFET的栅极和源极/漏极之间引入空气间隙,我们进行了高选择比的氮化硅刻蚀工艺,然后进行经过优化的氮化硅沉积工艺,以封闭结构并产生空气间隙结构。接着用氮化硅CMP(化学机械抛光)工艺对表面进行平坦化处理。

pYYBAGQisQKAUy39AAB9R4gdtBU496.jpg

poYBAGQisQOAbnRrAAB1dLrkHak464.jpg

图1:在FinFET模型中引入空气间隙的SEMulator3D工艺流程。可视性沉积的步骤通过在顶端夹止的方式产生空气间隙,然后进行CMP步骤除去多余的氮化硅。空气间隙减少了栅极和源极/漏极之间的寄生电容。空气间隙的大小可以通过改变刻蚀反应物的刻蚀深度、晶圆倾角和等离子体入射角度分布来控制。

使用SEMulator3D的虚拟测量功能测量以下指标:

1 栅极金属和源极/漏极之间的寄生电容

2 空气间隙的体积

3 空气间隙z轴的最小值,代表空气间隙的垂直尺寸

在氮化硅刻蚀步骤中,刻蚀深度、刻蚀反应物等离子体入射角度分布(在文献中称为等离子体入射角度分布)和晶圆倾角(假定晶圆旋转)在实验设计期间是变化的。图2a-f 显示了在不同的晶圆倾角和等离子体入射角度分布值下,电容和空气间隙的体积如何跟随刻蚀深度发生变化。随着刻蚀深度的增加,产生的空气间隙也变大(图2d)。因为空气的介电常数比氮化物要低很多,所以这降低了有效的介电常数。相应地,栅极和源极/漏极之间的寄生电容就减小了。倾斜角减小会将刻蚀反应物从侧壁移开,并将其推向所产生的空气间隙底部(图3b-c)。这解释了为什么在给定的深度和等离子体入射角度分布值下,晶圆倾角越小,空气间隙越大,电容越小(图2a&d)。另一个重要的结果是,等离子体入射角度分布的增加会导致晶圆倾角影响减弱。当等离子体入射角度分布设置为5度(对应较宽/等向性的角分散)的时候,晶圆倾角对电容和空气间隙体积完全没有影响(图2c&f)。这与等离子体入射角度分布增加对刻蚀的影响是一致的。等离子体入射角度分布增加会使刻蚀反应物更等向性地轰击基板(图3a)。这意味着相比等离子体入射角度分布值低的时候,晶圆倾角不再影响刻蚀行为。

pYYBAGQisQSATBNHAAESDIdqMC0799.jpg

poYBAGQisQWAQVeXAAD_BtQsYcc935.jpg

pYYBAGQisQaAb7oPAADimZUCyY8272.jpg

图2:随着刻蚀深度增加,空气间隙体积增大,寄生电容减少(图2a&d)。随着晶圆倾角降低,这种下降更为急剧。但晶圆倾角的影响随着等离子体入射角度分布的增加而减小,当等离子体入射角度分布为5度时,晶圆倾角对电容和空气间隙体积没有影响(图2c&f)。

poYBAGQisQaASCEeAABim3O_T04456.jpg

poYBAGQisQeALCI-AABtXzO56vs794.jpg

图3:(a) 角分散 (sigma) 对刻蚀反应物方向性的影响;(b) 45度晶圆倾角的影响(晶圆被固定);(c) 80度晶圆倾角的影响(晶圆旋转)

图片来源:SEMulator3D产品文档

运行大型的实验设计需要消耗很多时间和算力资源。但这在工艺优化中很有必要——实验设计参数空间上的任何减少都有助于减少所需的时间和资源。能够基于自变量预测结果的机器学习模型非常有用,因为它能减少为所有自变量组合进行实验设计的需求。为了这一目标,将从实验设计中收集到的数据分成训练集 (70%) 和测试集 (30%),然后将其输入人工神经网络 (ANN)。该模型有两个隐藏层(图4a),用网格搜索法进行超参数调优。该模型在测试数据上运行,发现其平均准确度为99.8%。四分之三测试集的绝对百分比误差 (APE) 为0.278%及以下(图4c)。图4e显示了预测和实际寄生电容的测试行样本。这种机器学习的应用使我们能够降低实验设计的规模,减少所需时间。我们可以大幅减小参数空间,与此同时并没有明显降低结果的准确性。在我们的案例中,实验设计的规模从~5000减少到~2000个参数组合。SEMulator3D的自定义python步骤将这种类型的机器学习代码整合到工艺模拟中,其结果可以导入半导体工艺模型的下一个步骤。

pYYBAGQisQqAKpoGAACVdw8rnDk855.jpg

poYBAGQisQuAVIfPAABYFtMxn0A851.jpg

pYYBAGQisQyAPq3VAACPrBKG7Cs713.jpg

图4:根据刻蚀深度、晶圆倾角和等离子体入射角度分布来预测寄生电容的人工神经网络 (ANN) 模型。测试数据的预测准确度为99.8%。衡量预测电容和实际电容之间差异的指标是绝对百分比误差 (APE)。75%测试案例的APE值为0.28%或更低。准确的机器学习模型可以帮助探索更小的参数空间,从而减少所需的时间和算力资源。

结论:

使用Coventor SEMulator3D® 在FinFET器件的栅极和源极/漏极之间引入虚拟空气间隙,我们研究了空气间隙对寄生电容的影响,并通过改变刻蚀工艺参数,研究了对空气间隙体积和寄生电容的影响。随后,结果被输入到人工神经网络中,以创建一个可以预测寄生电容的机器学习模型,从而减少为每个刻蚀参数值组合进行实验设计的需求。

参考资料:

[1] Hargrove, M. (2017, October 18). Reducing BEOL Parasitic Capacitance using Air Gaps https://www.coventor.com/blog/reducing-beol-parasitic-capacitance-using-air-gaps[2] Nitta, S., Edelstein, D., Ponoth, S., Clevenger, L., Liu, X., & Standaert, T. (2008, June). Performance and reliability of airgaps for advanced BEOL interconnects. In 2008 International Interconnect Technology Conference (pp. 191-192). IEEE.[3] Shieh, B., Saraswat, K. C., McVittie, J. P., List, S., Nag, S., Islamraja, M., & Havemann, R. H. (1998). Air-gap formation during IMD deposition to lower interconnect capacitance. IEEE Electron Device Letters, 19(1), 16-18.[4] Fischer, K., Agostinelli, M., Allen, C., Bahr, D., Bost, M., Charvat, P., … & Natarajan, S. (2015, May). Low-k interconnect stack with multi-layer air gap and tri-metal-insulator-metal capacitors for 14nm high volume manufacturing. In 2015 IEEE International Interconnect Technology Conference and 2015 IEEE Materials for Advanced Metallization Conference (IITC/MAM) (pp. 5-8). IEEE.[5] Banna, S. (2016, August). Scaling challenges and solutions beyond 10nm. In 2016 IEEE International Conference on Electron Devices and Solid-State Circuits (EDSSC) (pp. 181-186). IEEE.

审核编辑黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    336

    文章

    29977

    浏览量

    257966
  • 电容
    +关注

    关注

    100

    文章

    6437

    浏览量

    157996
  • 刻蚀
    +关注

    关注

    2

    文章

    217

    浏览量

    13679
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    运放如何减少直流分量问题?

    如图所示的放大电路,在实际0-40Hz频率范围内会引入0.3-0.8V不等的直流分量,为了解决直流分量问题,我们在波形输出端加上了100nF的电容,但是波形却发生变化了(如图粉色波形),黄色
    发表于 08-14 19:49

    1.3 EMC是常规设计准则的例外情况

    和问题。工程师需要解决和分析实际的EMC问题,就需要考虑抽象化生电感和寄生电容),元件合在实际电路的意义和影响。例如,各元件的寄生参数(包括寄生电感和
    的头像 发表于 07-07 17:09 534次阅读
    1.3 EMC是常规设计准则的例外情况

    电源功率器件篇:线路寄生电感对开关器件的影响

    影响,会严重影响电源系统的性能和可靠性。在实际应用,我们需要通过优化电路布局、采用去耦电容与缓冲电路以及选择合适的开关器件等措施来有效降低线路寄生电感带来的不利影响。 森木磊石 PPEC inside
    发表于 07-02 11:22

    KiCad-Parasitics:KiCad 寄生参数分析插件

    工具便会计算出这两点之间的直流电阻,同时还会估算出这段走线的寄生电感。 在未来的版本,插件还将支持计算走线对地平面(ground plane)的寄生电容。 安装方式 打开插件内容管理器: 没有魔法的同学可以使用华秋国内镜像仓库
    的头像 发表于 06-25 11:14 1748次阅读
    KiCad-Parasitics:KiCad <b class='flag-5'>寄生</b>参数分析插件

    如何匹配晶振的负载电容

    振的规格书中,通常会给出一个标称负载电容值,这个值是晶振能够稳定工作在标称频率下的理想电容负载条件。 二、确定电路的实际负载电容 实际电路
    的头像 发表于 06-21 11:42 653次阅读
    如何匹配晶振的负载<b class='flag-5'>电容</b>

    逆变器寄生电容对永磁同步电机无传感器控制的影响

    摘要:逆变器非线性特性会对基于高频注人法的永磁同步电机转子位置和速度观测产生影响,不利于电机的精确控制。在分析逆变器非线性特性寄生电容效应及其对高频载波电流响应影响的基础上,提出了一种旨在减小此
    发表于 06-11 14:42

    电源功率器件篇:变压器寄生电容对高压充电机输出功率影响

    寄生电容会对充电机输出功率产生显著影响。一、变压器寄生电容的产生原因?变压器的寄生电容主要包括初级与次级绕组之间的分布电容、绕组层间电容及匝
    的头像 发表于 05-30 12:00 1159次阅读
    电源功率器件篇:变压器<b class='flag-5'>寄生电容</b>对高压充电机输出功率影响

    【干货分享】电源功率器件篇:变压器寄生电容对高压充电机输出功率影响

    谐振回路,若充电机工作频率接近谐振点,将引发电压电流振荡,造成输出不稳定。 2 、附加损耗降低效率 寄生电容在充放电过程中会产生能量损耗,这些损耗热能形式散发,降低了高压充电机的整体效率,进而
    发表于 05-30 11:31

    磁芯对电感寄生电容的影响

    需要完整版资料可下载附件查看哦!
    发表于 05-07 16:57

    LCR测试仪LP(Parallel)与LS(Series)模式的区别

    一、核心差异:测量模型不同 1. LP模式(并联模式) 将元件视为理想元件与寄生电阻并联的模型(如电感与寄生电容并联)。 适用于高频场景(通常>1MHz),此时元件寄生电容(如线圈分布电容
    的头像 发表于 05-06 16:19 1983次阅读
    LCR测试仪<b class='flag-5'>中</b>LP(Parallel)与LS(Series)模式的区别

    麦科信光隔离探头在碳化硅(SiC)MOSFET动态测试的应用

    的电压信号出现明显振荡或过冲。同时,探头的寄生电容可能引入位移电流,使被测电流信号叠加额外的寄生电流,影响测量准确性。 采用麦科信光隔离探头MOIP200P的SiC MOSFET动态测试平台 测试效果
    发表于 04-08 16:00

    减少PCB寄生电容的方法

    电子系统的噪声有多种形式。无论是从外部来源接收到的,还是在PCB布局的不同区域之间传递,噪声都可以通过两种方法无意中接收:寄生电容寄生电感。寄生电感相对容易理解和诊断,无论是从串扰
    的头像 发表于 03-17 11:31 2192次阅读
    <b class='flag-5'>减少</b>PCB<b class='flag-5'>寄生电容</b>的方法

    TRCX应用:显示面板工艺裕量分析

    制造显示面板的主要挑战之一是研究由工艺余量引起的主要因素,如CD余量,掩膜错位和厚度变化。TRCX提供批量模拟和综合结果,包括分布式计算环境寄生电容分析,改善显示器的电光特性并最大限度地
    发表于 03-06 08:53

    CAN通信节点多时,如何减少寄生电容和保障节点数量?

    导读在汽车电子与工业控制等领域,CAN通信至关重要。本文围绕CAN通信,阐述节点增多时如何减少寄生电容的策略,同时从发送、接收节点等方面,讲解保障节点数量及通信可靠性的方法。如何减少寄生电容
    的头像 发表于 01-03 11:41 3529次阅读
    CAN通信节点多时,如何<b class='flag-5'>减少</b><b class='flag-5'>寄生电容</b>和保障节点数量?