0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB设计中降低噪声与电磁干扰的24个窍门

安芯教育科技 来源:人工智能科学与技术 作者:人工智能科学与技 2022-12-13 11:46 次阅读

电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍PCB设计中降低噪声与电磁干扰的一些小窍门。

下面是经过多年设计总结出来的,在PCB设计中降低噪声与电磁干扰的24个窍门:

(1) 能用低速芯片就不用高速的,高速芯片用在关键地方。

(2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。

(3) 尽量为继电器等提供某种形式的阻尼。

(4) 使用满足系统要求的最低频率时钟

(5) 时钟产生器尽量近到用该时钟的器件。石英晶体振荡器外壳要接地。

(6) 用地线将时钟区圈起来,时钟线尽量短。

(7) I/O 驱动电路尽量近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号

也要加滤波,同时用串终端电阻的办法,减小信号反射。

(8) MCD 无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不要悬空。

(9) 闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。

(10) 印制板尽量,使用45 折线而不用90 折线布线以减小高频信号对外的发射与耦合

(11) 印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。

(12) 单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用多层板以减小电源,

地的容生电感。

(13) 时钟、总线、片选信号要远离I/O 线和接插件。

(14) 模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。

(15) 对A/D 类器件,数字部分与模拟部分宁可统一下也不要交叉。

(16) 时钟线垂直于I/O 线比平行I/O 线干扰小,时钟元件引脚远离I/O 电缆。

(17) 元件引脚尽量短,去耦电容引脚尽量短。

(18) 关键的线要尽量粗,并在两边加上保护地。高速线要短要直。

(19) 对噪声敏感的线不要与大电流,高速开关线平行。

(20) 石英晶体下面以及对噪声敏感的器件下面不要走线。

(21) 弱信号电路,低频电路周围不要形成电流环路。

(22) 信号都不要形成环路,如不可避免,让环路区尽量小。

(23) 每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。

(24) 用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB设计
    +关注

    关注

    392

    文章

    4572

    浏览量

    83229
  • 电磁干扰
    +关注

    关注

    36

    文章

    2043

    浏览量

    104742
  • 模拟电压
    +关注

    关注

    6

    文章

    58

    浏览量

    18149

原文标题:学习分享 | PCB设计中降低噪声与电磁干扰的24个窍门

文章出处:【微信号:Ithingedu,微信公众号:安芯教育科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    PCB设计中,如何避免串扰?

    PCB设计中,如何避免串扰? 在PCB设计中,避免串扰是至关重要的,因为串扰可能导致信号失真、噪声干扰及功能故障等问题。 一、了解串扰及其原因 在开始讨论避免串扰的方法之前,我们首先
    的头像 发表于 02-02 15:40 709次阅读

    EMC之PCB设计技巧

    信号兼容且不会相互干扰。另一方面,EMI是由EMC或不想要的电磁能产生的一种破坏性影响。在这种电磁环境下,PCB设计人员必须确保减少电磁能的
    发表于 12-19 09:53

    PCB设计中如何抑制电磁干扰,这里有几个准则及窍门

    PCB设计的首要任务是要适当地选取电路板的大小,尺寸过大会因元器件之间的连线过长,导致线路的阻抗值增大,抗干扰能力下降;而尺寸过小会导致元器件布置密集,不利于散热,而且连线过细过密,容易引起串扰。所以应根据系统所需元件情况,选择合适尺寸的电路板。
    发表于 12-15 16:19 370次阅读

    如何降低运放电路的电源噪声

    引起运放输入偏置电流的变化,图1OP77的PSRR在DC时是126dB(0.5uV/V),电源电压的变化是一潜在的低频噪声源。在低噪声运放的应用
    发表于 11-21 06:27

    降低噪声电磁干扰24窍门

     电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。
    发表于 11-20 15:21 155次阅读

    如何在PCB设计中克服放大器的噪声干扰

    如何在PCB设计中克服放大器的噪声干扰? 在PCB设计中,放大器的噪声干扰是一个常见的问题。
    的头像 发表于 11-09 10:08 416次阅读

    说说PCB的抗干扰设计 PCB设计中消除电磁干扰的方法

    干扰问题是现代电路设计中一个很重要的环节,它直接反映了整个系统的性能和工作的可靠性。对PCB工程师来说,抗干扰设计是大家必须要掌握的重点和难点。PCB板的设计主要有四方面的
    的头像 发表于 11-05 10:54 903次阅读
    说说<b class='flag-5'>PCB</b>的抗<b class='flag-5'>干扰</b>设计 <b class='flag-5'>PCB设计</b>中消除<b class='flag-5'>电磁</b><b class='flag-5'>干扰</b>的方法

    大神教你30条PCB设计时提升降噪与抗电磁干扰能力的技巧,必看!

    大神教你30条PCB设计时提升降噪与抗电磁干扰能力的技巧,必看!
    的头像 发表于 10-17 15:16 341次阅读

    降低编码器电磁干扰的5大方法

    降低编码器电磁干扰的5大方法: 编码器是工业自动化领域常用的传感器,它可以将机械运动转换为数字信号输出。但是,在使用编码器时,因其本身的特性以及周围环境的影响,也会产生电磁
    的头像 发表于 10-07 13:54 3371次阅读
    <b class='flag-5'>降低</b>编码器<b class='flag-5'>电磁</b><b class='flag-5'>干扰</b>的5大方法

    PCB设计降低噪声电磁干扰的一些经验

    电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍
    的头像 发表于 07-28 10:33 397次阅读

    10个PCB设计技巧帮你减少EMC

    今天主要是关于: EMC,PCB设计中如何降低EMC? 一、EMC是什么? 在PCB设计中,主要的EMC问题包括3种: 传导干扰 、 串扰干扰
    的头像 发表于 07-26 19:40 877次阅读
    10个<b class='flag-5'>PCB设计</b>技巧帮你减少EMC

    如何在降低噪声性能的情况下设计良好的PCB布局

    本文档的目的是帮助用户了解如何在降低噪声性能的情况下设计良好的PCB布局。在采取本文档中提到的对策后,有必要进行全面的系统评估。本文档提供了有关RL78 / G14样品板的说明。
    的头像 发表于 07-24 14:42 277次阅读
    如何在<b class='flag-5'>降低噪声</b>性能的情况下设计良好的<b class='flag-5'>PCB</b>布局

    降低PCB设计噪声电磁干扰24

    降低PCB设计噪声电磁干扰24
    的头像 发表于 07-04 16:57 353次阅读

    降低PCB设计噪声电磁干扰24

    能用低速芯片就不用高速的,高速芯片用在关键地方
    发表于 07-03 09:40 249次阅读

    电磁兼容整改100小技巧

    设备的开关速度,减少开关过程电磁干扰。 · 采用合适的屏蔽技术来隔离敏感设备和干扰源。 · 避免长而细的导线,减少电磁辐射和敏感设备的
    发表于 06-09 10:36