0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

外延工艺(Epitaxy)

Semi Connect 来源:Semi Connect 作者:Semi Connect 2022-11-09 09:33 次阅读

外延工艺是指在衬底上生长完全排列有序的单晶体层的工艺。一般来讲,外延工艺是在单晶衬底上生长一层与原衬底相同晶格取向的晶体层。外延工艺广泛用于半导体制造,如集成电路工业的外延硅片。MOS 晶体管嵌入式源漏外延生长,LED衬底上的外延生长等。根据生长源物相狀态的不同,外延生长方式可以分为固相外延、液相外延、气相外延。在集成电路制造中,常用的外延方式是固相外延和气相外延。

3c31adea-5fce-11ed-8abf-dac502259ad0.png

固相外延,是指固体源在衬底上生长一层单晶层,如离子注入后的热退火实际上就是一种固相外延过程。离于注入加工时,硅片的硅原子受到高能注入离子的轰击,脱离原有晶格位置,发生非晶化,形成一层表面非晶硅层;再经过高温热退火,非晶原子重新回到晶格位置,并与衬底内部原子晶向保持一致。

3c68e5c6-5fce-11ed-8abf-dac502259ad0.png

气相外延的生长方法包括化学气相外延生长(CVE)、分子束外延( MBD)、原子层外(ALE)等。在集成电路制造中,最常用的是化学气相外延生长(CVE)。化学气相外延与化学气相沉积(CVD) 原理基本相同,都是利用气体混合后在晶片表面发生化学反应,沉积薄膜的工艺;不同的是,因为化学气相外延生长的是单晶层,所以对设备内的杂质含量和硅片表面的洁净度要求都更高。早期的化学气相外延硅工艺需要在高温条件下(大于 1000°C)进行。随着工艺设备的改进,尤其是真空交换腔体(Load Lock Chamber)技术的采用,设备腔内和硅片表面的洁净度大大改进,硅的外延已经可以在较低温度 (600~700°C)下进行。 在集成电路制造中,CVE 主要用于外延硅片工艺和 MOS 晶体管嵌人式源漏外延工艺。外延硅片工艺是在硅片表面外延一层单晶硅,与原来的硅衬底相比,外延硅层的纯度更高,晶格缺陷更少,从而提高了半导体制造的成品率。另外,硅片上生长的外延硅层的生长厚度和掺杂浓度可以灵活设计,这给器件的设计带来了灵活性,如可以用于减小衬底电阻,增强衬底隔离等。 嵌入式源漏外延工艺是在逻辑先进技术节点广泛采用的技术,是指在 MOS 晶体管的源漏区域外延生长掺杂的锗硅或硅的工艺。引入嵌入式源漏外延工艺的主要优点包括:可以生长因晶格适配而包含应力的赝晶层,提升沟道载流子迁移率;可以原位掺杂源漏,降低源漏结寄生电阻,减少高能离子注入的缺陷。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 单晶体
    +关注

    关注

    0

    文章

    14

    浏览量

    8407
  • 半导体制造
    +关注

    关注

    8

    文章

    364

    浏览量

    23776

原文标题:外延工艺(Epitaxy)

文章出处:【微信号:Semi Connect,微信公众号:Semi Connect】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    半导体衬底和外延的区别分析

    作为半导体单晶材料制成的晶圆片,它既可以直接进入晶圆制造流程,用于生产半导体器件;也可通过外延工艺加工,产出外延片。
    的头像 发表于 04-24 12:26 155次阅读
    半导体衬底和<b class='flag-5'>外延</b>的区别分析

    异质外延对衬底的要求是什么?

    异质外延是一种先进的晶体生长技术,它指的是在一个特定的衬底材料上生长出与衬底材料具有不同晶体结构或化学组成的薄膜或外延层的过程,即:在一种材料的基片上生长出另一种材料。
    的头像 发表于 04-17 09:39 127次阅读
    异质<b class='flag-5'>外延</b>对衬底的要求是什么?

    半导体衬底和外延有什么区别?

    衬底(substrate)是由半导体单晶材料制造而成的晶圆片,衬底可以直接进入晶圆制造环节生产半导体器件,也可以进行外延工艺加工生产外延片。
    发表于 03-08 11:07 390次阅读
    半导体衬底和<b class='flag-5'>外延</b>有什么区别?

    分子束外延(MBE)工艺及设备原理介绍

    分子束外延(Molecular beam epitaxy,MBE)是一种在超高真空状态下,进行材料外延技术,下图为分子束外延的核心组成,包括受热的衬底和释放到衬底上的多种元素的分子束。
    的头像 发表于 01-15 18:12 1544次阅读
    分子束<b class='flag-5'>外延</b>(MBE)<b class='flag-5'>工艺</b>及设备原理介绍

    三种碳化硅外延生长炉的差异

    碳化硅衬底有诸多缺陷无法直接加工,需要在其上经过外延工艺生长出特定单晶薄膜才能制作芯片晶圆,这层薄膜便是外延层。几乎所有的碳化硅器件均在外延材料上实现,高质量的碳化硅同质
    的头像 发表于 12-15 09:45 890次阅读
    三种碳化硅<b class='flag-5'>外延</b>生长炉的差异

    什么是外延工艺?什么是单晶与多晶?哪些地方会涉及到外延工艺

    外延工艺的介绍,单晶和多晶以及外延生长的方法介绍。
    的头像 发表于 11-30 18:18 1187次阅读
    什么是<b class='flag-5'>外延</b><b class='flag-5'>工艺</b>?什么是单晶与多晶?哪些地方会涉及到<b class='flag-5'>外延</b><b class='flag-5'>工艺</b>?

    LED外延芯片工艺流程及晶片分类

    电子发烧友网站提供《LED外延芯片工艺流程及晶片分类.doc》资料免费下载
    发表于 11-03 09:42 0次下载
    LED<b class='flag-5'>外延</b>芯片<b class='flag-5'>工艺</b>流程及晶片分类

    硅基复合衬底上分子束外延HgTe/CdTe超晶格结构材料工艺研究

    列阵探测器引起了人们的广泛关注。为了满足高性能、双多色红外焦平面器件制备的要求,需要对碲镉汞p型掺杂与激活进行专项研究。使用分子束外延方法直接在碲镉汞工艺中进行掺杂,As很难占据Te位,一般作为间隙原子或者占据金属位,
    的头像 发表于 09-26 09:18 326次阅读
    硅基复合衬底上分子束<b class='flag-5'>外延</b>HgTe/CdTe超晶格结构材料<b class='flag-5'>工艺</b>研究

    SiC外延片制备技术解析

    碳化硅功率器件与传统硅功率器件制作工艺不同,不能直接制作在碳化硅单晶材料上,必须在导通型单晶衬底上额外生长高质量的外延材料,并在外延层上制造各类器件。
    的头像 发表于 08-15 14:43 1153次阅读
    SiC<b class='flag-5'>外延</b>片制备技术解析

    液相外延碲镉汞薄膜缺陷综述

    液相外延是碲镉汞(MCT)薄膜生长领域最成熟的一种方法,被众多红外探测器研究机构和生产商所采用。
    的头像 发表于 08-07 11:10 814次阅读
    液相<b class='flag-5'>外延</b>碲镉汞薄膜缺陷综述

    SiC外延片测试需要哪些分析

    对于掺杂的SiC外延片,红外光谱测量膜厚为通用的行业标准。碳化硅衬底与外延层因掺杂浓度的不同导致两者具有不同的折射率,因此试样的反射光谱会出现反映外延层厚度信息的连续干涉条纹。
    发表于 08-05 10:31 1006次阅读
    SiC<b class='flag-5'>外延</b>片测试需要哪些分析

    SiC外延片是SiC产业链条的核心环节吗?

    碳化硅功率器件与传统硅功率器件制作工艺不同,不能直接制作在碳化硅单晶材料上,必须在导通型单晶衬底上额外生长高质量的外延材料,并在外延层上制造各类器件。
    发表于 08-03 11:21 301次阅读
    SiC<b class='flag-5'>外延</b>片是SiC产业链条的核心环节吗?

    SiC外延工艺基本介绍

    外延层是在晶圆的基础上,经过外延工艺生长出特定单晶薄膜,衬底晶圆和外延薄膜合称外延片。其中在导电型碳化硅衬底上生长碳化硅
    的头像 发表于 05-31 09:27 3678次阅读
    SiC<b class='flag-5'>外延</b><b class='flag-5'>工艺</b>基本介绍

    半导体工艺之气相外延介绍

    在半导体科学技术的发展中,气相外延发挥了重要作用,该技术已广泛用于Si半导体器件和集成电路的工业化生产。
    发表于 05-19 09:06 2890次阅读
    半导体<b class='flag-5'>工艺</b>之气相<b class='flag-5'>外延</b>介绍

    面对Micro LED外延量产难题,爱思强如何破解?

    从保障外延片品质入手,提升Micro LED生产效率,降低生产成本外,应用更大尺寸的外延片也是Micro LED成本考量的关键。传统的LED行业普遍在4英寸,而Micro LED的生产工艺会扩大到6乃至8英寸,更大的衬底尺寸可以
    的头像 发表于 05-10 09:50 598次阅读