0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

外延工艺(Epitaxy)

Semi Connect 来源:Semi Connect 作者:Semi Connect 2022-11-09 09:33 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

外延工艺是指在衬底上生长完全排列有序的单晶体层的工艺。一般来讲,外延工艺是在单晶衬底上生长一层与原衬底相同晶格取向的晶体层。外延工艺广泛用于半导体制造,如集成电路工业的外延硅片。MOS 晶体管嵌入式源漏外延生长,LED衬底上的外延生长等。根据生长源物相狀态的不同,外延生长方式可以分为固相外延、液相外延、气相外延。在集成电路制造中,常用的外延方式是固相外延和气相外延。

3c31adea-5fce-11ed-8abf-dac502259ad0.png

固相外延,是指固体源在衬底上生长一层单晶层,如离子注入后的热退火实际上就是一种固相外延过程。离于注入加工时,硅片的硅原子受到高能注入离子的轰击,脱离原有晶格位置,发生非晶化,形成一层表面非晶硅层;再经过高温热退火,非晶原子重新回到晶格位置,并与衬底内部原子晶向保持一致。

3c68e5c6-5fce-11ed-8abf-dac502259ad0.png

气相外延的生长方法包括化学气相外延生长(CVE)、分子束外延( MBD)、原子层外(ALE)等。在集成电路制造中,最常用的是化学气相外延生长(CVE)。化学气相外延与化学气相沉积(CVD) 原理基本相同,都是利用气体混合后在晶片表面发生化学反应,沉积薄膜的工艺;不同的是,因为化学气相外延生长的是单晶层,所以对设备内的杂质含量和硅片表面的洁净度要求都更高。早期的化学气相外延硅工艺需要在高温条件下(大于 1000°C)进行。随着工艺设备的改进,尤其是真空交换腔体(Load Lock Chamber)技术的采用,设备腔内和硅片表面的洁净度大大改进,硅的外延已经可以在较低温度 (600~700°C)下进行。 在集成电路制造中,CVE 主要用于外延硅片工艺和 MOS 晶体管嵌人式源漏外延工艺。外延硅片工艺是在硅片表面外延一层单晶硅,与原来的硅衬底相比,外延硅层的纯度更高,晶格缺陷更少,从而提高了半导体制造的成品率。另外,硅片上生长的外延硅层的生长厚度和掺杂浓度可以灵活设计,这给器件的设计带来了灵活性,如可以用于减小衬底电阻,增强衬底隔离等。 嵌入式源漏外延工艺是在逻辑先进技术节点广泛采用的技术,是指在 MOS 晶体管的源漏区域外延生长掺杂的锗硅或硅的工艺。引入嵌入式源漏外延工艺的主要优点包括:可以生长因晶格适配而包含应力的赝晶层,提升沟道载流子迁移率;可以原位掺杂源漏,降低源漏结寄生电阻,减少高能离子注入的缺陷。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 单晶体
    +关注

    关注

    0

    文章

    15

    浏览量

    8591
  • 半导体制造
    +关注

    关注

    8

    文章

    494

    浏览量

    25827

原文标题:外延工艺(Epitaxy)

文章出处:【微信号:Semi Connect,微信公众号:Semi Connect】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    【新启航】碳化硅外延片 TTV 厚度与生长工艺参数的关联性研究

    一、引言 碳化硅外延片作为功率半导体器件的核心材料,其总厚度偏差(TTV)是衡量产品质量的关键指标,直接影响器件的性能与可靠性 。外延片的 TTV 厚度受多种因素影响,其中生长工艺参数起着决定性
    的头像 发表于 09-18 14:44 561次阅读
    【新启航】碳化硅<b class='flag-5'>外延</b>片 TTV 厚度与生长<b class='flag-5'>工艺</b>参数的关联性研究

    半导体外延和薄膜沉积有什么不同

    半导体外延和薄膜沉积是两种密切相关但又有显著区别的技术。以下是它们的主要差异:定义与目标半导体外延核心特征:在单晶衬底上生长一层具有相同或相似晶格结构的单晶薄膜(外延层),强调晶体结构的连续性和匹配
    的头像 发表于 08-11 14:40 1353次阅读
    半导体<b class='flag-5'>外延</b>和薄膜沉积有什么不同

    半导体外延工艺在哪个阶段进行的

    半导体外延工艺主要在集成电路制造的前端工艺(FEOL)阶段进行。以下是具体说明:所属环节定位:作为核心步骤之一,外延属于前端制造流程中的关键环节,其目的是在单晶衬底上有序沉积单晶材料以
    的头像 发表于 08-11 14:36 1198次阅读
    半导体<b class='flag-5'>外延</b><b class='flag-5'>工艺</b>在哪个阶段进行的

    晶圆清洗后表面外延颗粒要求

    晶圆清洗后表面外延颗粒的要求是半导体制造中的关键质量控制指标,直接影响后续工艺(如外延生长、光刻、金属化等)的良率和器件性能。以下是不同维度的具体要求和技术要点:一、颗粒污染的核心要求颗粒尺寸与数量
    的头像 发表于 07-22 16:54 1321次阅读
    晶圆清洗后表面<b class='flag-5'>外延</b>颗粒要求

    台阶仪应用 | 半导体GaAs/Si异质外延层表面粗糙度优化

    ,通过对样品表面粗糙度的测试,为优化生长工艺、提升薄膜质量提供了关键数据支撑,对探究外延片生长规律具有重要意义。1实验方法flexfilm本研究中使用台阶仪通过接
    的头像 发表于 07-22 09:51 443次阅读
    台阶仪应用 | 半导体GaAs/Si异质<b class='flag-5'>外延</b>层表面粗糙度优化

    一文详解外延生长技术

    随着半导体器件特征尺寸不断微缩,对高质量薄膜材料的需求愈发迫切。外延技术作为一种在半导体工艺制造中常用的单晶薄膜生长方法,能够在单晶衬底上按衬底晶向生长新的单晶薄膜,为提升器件性能发挥了关键作用。本文将对外延技术的定义、分类、原
    的头像 发表于 06-16 11:44 2273次阅读
    一文详解<b class='flag-5'>外延</b>生长技术

    SiC外延片的化学机械清洗方法

    引言 碳化硅(SiC)作为一种高性能的半导体材料,因其卓越的物理和化学性质,在电力电子、微波器件、高温传感器等领域展现出巨大的应用潜力。然而,在SiC外延片的制造过程中,表面污染物的存在会严重影响
    的头像 发表于 02-11 14:39 414次阅读
    SiC<b class='flag-5'>外延</b>片的化学机械清洗方法

    有效抑制SiC外延片掉落物缺陷生成的方法

    引言 碳化硅(SiC)作为第三代半导体材料,因其出色的物理和化学特性,在功率电子、高频通信及高温环境等领域展现出巨大的应用潜力。然而,在SiC外延生长过程中,掉落物缺陷(如颗粒脱落、乳凸等)一直是
    的头像 发表于 02-10 09:35 401次阅读
    有效抑制SiC<b class='flag-5'>外延</b>片掉落物缺陷生成的方法

    应力消除外延生长装置及外延生长方法

    引言 在半导体材料领域,碳化硅(SiC)因其出色的物理和化学特性,如高硬度、高热导率、高击穿电场强度等,成为制造高功率、高频电子器件的理想材料。然而,在大尺寸SiC外延生长过程中,衬底应力问题一直是
    的头像 发表于 02-08 09:45 268次阅读
    应力消除<b class='flag-5'>外延</b>生长装置及<b class='flag-5'>外延</b>生长方法

    碳化硅外延晶片硅面贴膜后的清洗方法

    引言 碳化硅(SiC)外延晶片因其卓越的物理和化学特性,在功率电子、高频通信、高温传感等领域具有广泛应用。在SiC外延晶片的制备过程中,硅面贴膜是一道关键步骤,用于保护外延层免受机械损伤和污染。然而
    的头像 发表于 02-07 09:55 317次阅读
    碳化硅<b class='flag-5'>外延</b>晶片硅面贴膜后的清洗方法

    提高SiC外延生长速率和品质的方法

    SiC外延设备的复杂性主要体现在反应室设计、加热系统和旋转系统等关键部件的精确控制上。在SiC外延生长过程中,晶型夹杂和缺陷问题频发,严重影响外延膜的质量。如何在提高外延生长速率和品质
    的头像 发表于 02-06 10:10 1203次阅读

    集成电路外延片详解:构成、工艺与应用的全方位剖析

    集成电路是现代电子技术的基石,而外延片作为集成电路制造过程中的关键材料,其性能和质量直接影响着最终芯片的性能和可靠性。本文将深入探讨集成电路外延片的组成、制备工艺及其对芯片性能的影响。
    的头像 发表于 01-24 11:01 2017次阅读
    集成电路<b class='flag-5'>外延</b>片详解:构成、<b class='flag-5'>工艺</b>与应用的全方位剖析

    用于半导体外延片生长的CVD石墨托盘结构

    一、引言 在半导体制造业中,外延生长技术扮演着至关重要的角色。化学气相沉积(CVD)作为一种主流的外延生长方法,被广泛应用于制备高质量的外延片。而在CVD外延生长过程中,石墨托盘作为承
    的头像 发表于 01-08 15:49 364次阅读
    用于半导体<b class='flag-5'>外延</b>片生长的CVD石墨托盘结构

    沟槽结构碳化硅的外延填充方法

    器件的稳定性和可靠性。 二、外延填充方法 1. 实验准备 在进行外延填充之前,首先需要通过实验确定外延生长和刻蚀的工艺参数。这通常包括使用与待填充的碳化硅正式片具有
    的头像 发表于 12-30 15:11 504次阅读
    沟槽结构碳化硅的<b class='flag-5'>外延</b>填充方法

    SiGe外延工艺及其在外延生长、应变硅应用及GAA结构中的作用

    复合材料,因其独特的物理和电学特性,在半导体芯片制造中得到了广泛应用。         SiGe外延工艺的重要性 1.1 外延工艺简介   ‍‍‍‍‍‍‍‍‍‍
    的头像 发表于 12-20 14:17 6275次阅读
    SiGe<b class='flag-5'>外延</b><b class='flag-5'>工艺</b>及其在<b class='flag-5'>外延</b>生长、应变硅应用及GAA结构中的作用