0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

智原科技推出支援多家晶圆厂FinFET工艺的芯片后端设计服务

智原科技 来源:智原科技 作者:智原科技 2022-10-25 11:52 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE: 3035)今日推出支援多家晶圆厂FinFET工艺的芯片后端设计服务(design implementation service),由客户指定制程(8纳米、7纳米、5纳米及更先进工艺)及生产的晶圆厂。这个设计服务项目运用了智原ASIC设计经验与资源,主要客户为无晶圆厂的IC设计公司、系统厂、ASIC服务公司、或晶圆厂,客户可依据自己的研发资源进行分配,将特定设计模块委由智原协助完成,以加快产品上市时程。

智原科技自1993年成立以来,已广泛地在各个应用领域累积丰富的设计与量产经验,熟悉IC芯片设计流程的每个环节与量产的各项预备工作。这项新推出的设计服务项目包含专属的研发团队与项目管理人,可协助客户完成系统整合、系统验证、电路验证、电路合成、DFT测试用电路的导入、或后端布局设计实现及验证等阶段。

为保障客户信息安全,智原工程师透过专用的机房远程联机到客户端,设计数据库完全由客户掌控,全程监控录像管理。此外,设计团队透过智原内部流程系统管理设计项目,确保工作进度及质量,达到首次流片便顺利量产。

智原科技营运长林世钦表示:“智原每年交付50个ASIC设计案,其中20%属于大型SoC设计,无论服务质量与信息安全都深获客户的信任。这次新推出的设计服务便是充分善用我们30年来丰富的设计经验;相信智原的SoC专业技术与稳定的人才资源都将有效地满足市场上日益增加的前段与后段设计服务需求。”

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53561

    浏览量

    459349
  • 晶圆
    +关注

    关注

    53

    文章

    5349

    浏览量

    131707
  • 数据库
    +关注

    关注

    7

    文章

    3993

    浏览量

    67743
  • 智原科技
    +关注

    关注

    0

    文章

    25

    浏览量

    11461

原文标题:智原推出支援多家晶圆厂FinFET工艺的芯片后端设计服务

文章出处:【微信号:faradaytech,微信公众号:智原科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    AI如何重塑模拟和数字芯片工艺节点迁移

    工艺技术的持续演进,深刻塑造了当今的半导体产业。从早期的平面晶体管到鳍式场效应晶体管(FinFET),再到最新的全环绕栅极(GAA)架构,每一代新工艺节点都为显著改善功耗、性能和芯片
    的头像 发表于 10-24 16:28 983次阅读
    AI如何重塑模拟和数字<b class='flag-5'>芯片</b><b class='flag-5'>工艺</b>节点迁移

    【「AI芯片:科技探索与AGI愿景」阅读体验】+工艺创新将继续维持着摩尔神话

    网络。 晶背供电网络不仅缓解了逻辑芯片正面在后端工艺所面临的瓶颈,也能通过设计工艺协同优化,在标准单元实现更有效率的连线设计,进而协助缩小逻辑标准单元的尺寸。 图5
    发表于 09-06 10:37

    如何理解芯片设计中的后端布局布线

    后端布局布线(Place and Route,PR)是集成电路设计中的一个重要环节,它主要涉及如何在硅片上合理地安排电路元器件的位置,并通过布线将这些元器件连接起来,以确保芯片能够正确地工作。这个过程是芯片设计的最后阶段之一,它
    的头像 发表于 08-15 17:33 979次阅读

    智原科技推出DDR/LPDDR通用物理层IP解决方案

    ASIC设计服务暨IP研发领导厂商智原科技(Faraday Technology Corporation)宣布推出可支持第三至第五代DDR/LPDDR的通用物理层IP,适用于联电(UMC)22ULP
    的头像 发表于 07-25 16:41 859次阅读

    紫光国芯如何助力芯片后端设计

    众所周知,芯片产品的诞生需要经历设计、制造、封测等阶段,其中的芯片设计又包括架构、代码、验证、中端、后端等步骤。后端设计将抽象的代码转化成为可制造、功能正确、满足性能功耗指标的物理图纸
    的头像 发表于 07-08 16:40 837次阅读

    体硅FinFET和SOI FinFET的差异

    在半导体制造领域,晶体管结构的选择如同建筑中的地基设计,直接决定了芯片的性能上限与能效边界。当制程节点推进到22nm以下时,传统平面晶体管已无法满足需求,鳍式场效应晶体管(FinFET) 以其
    的头像 发表于 06-25 16:49 1686次阅读
    体硅<b class='flag-5'>FinFET</b>和SOI <b class='flag-5'>FinFET</b>的差异

    智原科技推出最新SerDes IP持续布局联电22纳米IP解决方案

    ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其10G SerDes硅智财现已导入联电22纳米工艺。该
    的头像 发表于 06-24 16:41 1402次阅读

    FinFET与GAA结构的差异及其影响

    本文介绍了当半导体技术从FinFET转向GAA(Gate-All-Around)时工艺面临的影响。
    的头像 发表于 05-21 10:51 3047次阅读
    <b class='flag-5'>FinFET</b>与GAA结构的差异及其影响

    最全最详尽的半导体制造技术资料,涵盖晶圆工艺后端封测

    资料介绍 此文档是最详尽最完整介绍半导体前端工艺后端制程的书籍,作者是美国人Michael Quirk。看完相信你对整个芯片制造流程会非常清晰地了解。从硅片制造,到晶圆厂
    发表于 04-15 13:52

    FinFET技术在晶圆制造中的优势

    本文通过介绍传统平面晶体管的局限性,从而引入FinFET技术的原理、工艺和优势。
    的头像 发表于 04-14 17:23 1273次阅读
    <b class='flag-5'>FinFET</b>技术在晶圆制造中的优势

    芯片前端和后端制造工艺的区别

    通常,我们将芯片的生产过程划分为前端制程和后端制程两大阶段,其中前端制程专注于芯片的制造,而后端制程则关注于芯片的封装。
    的头像 发表于 02-12 11:27 2452次阅读
    <b class='flag-5'>芯片</b>前端和<b class='flag-5'>后端</b>制造<b class='flag-5'>工艺</b>的区别

    DAC5670后端如何连接到差分输入的调制芯片

    专家,你们好,我用到DAC5670这个芯片,但对后端网络连接方式一直存在疑虑,我需要后端差分输出接调制芯片,不知道是否需要变压器和功率放大器,若用麻烦推荐一款
    发表于 02-08 06:18

    台积电美国Fab 21晶圆厂2024年Q4量产4nm芯片

    近日,据外媒报道,台积电已确认其位于美国亚利桑那州的Fab 21晶圆厂将在2024年第四季度正式进入大批量生产阶段,主要生产4nm工艺(N4P)芯片。 然而,与台积电在台湾地区的晶圆厂
    的头像 发表于 01-20 14:49 1064次阅读

    FinFET制造工艺的具体步骤

    本文介绍了FinFET(鳍式场效应晶体管)制造过程中后栅极高介电常数金属栅极工艺的具体步骤。
    的头像 发表于 01-20 11:02 4955次阅读
    <b class='flag-5'>FinFET</b>制造<b class='flag-5'>工艺</b>的具体步骤

    SK海力士考虑提供2.5D后端工艺服务

    与测试)市场,这将标志着其在AI芯片产业链上的布局进一步向下延伸。此举不仅有助于SK海力士扩大整体利润规模,更能在一定程度上缓解下游外部先进封装厂产能瓶颈对其HBM(高带宽存储器)销售的限制。 通过提供2.5D后端工艺
    的头像 发表于 12-25 14:24 885次阅读