0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何用单面PCB实现布线阻抗控制

lhl545545 来源:看图说RF 作者:看图说RF 2022-08-12 14:58 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

大概率您会这么想:

单面PCB,没有地平面,采用双侧都有地线的共面波导结构,就能实现布线阻抗控制:

60e24510-19e6-11ed-ba43-dac502259ad0.png

想得美,理论丰满,现实骨感。

能想到用单面PCB实现布线阻抗控制的老板,一定在物料成本上考虑到了极致:

与常规双面PCB相比,单面PCB少了过孔金属化、背面铜蚀刻、背面丝印、背面绿油等工序,减少了PCB制造成本;

单面布线面积也一定会尽量减小,两侧铺地增加了布线面积、增加了布通难度,所以只能单侧铺地(跟随地线)。

那么,单侧铺地的阻抗由铺地间隙Gap大小决定?

那又单纯了,典型的没经过社会拷打。

能想到单面布线阻抗控制的老板,一定会找个极低成本的三线PCB厂家加工,别指望线宽(等同于线间隙Gap)加工精度了。这种三线PCB厂家只保证基本的通断。

单侧铺地的Gap与阻抗关系

为了让大家死心,特意用HFSS建模,FR4介质厚度20mil,铜厚1.4mil,线宽30mil。看一眼单侧铺地的Gap与阻抗关系:

6107aeea-19e6-11ed-ba43-dac502259ad0.png

看一眼单侧铺地的Gap与阻抗关系:

6115636e-19e6-11ed-ba43-dac502259ad0.png

30mil线宽单面布线,铺铜间隙Gap=4mil(主流PCB厂家普通制造工艺能加工的铺铜间隙),阻抗也只能做到77欧,与50欧相差太远。

铺铜间隙Gap=4mil大概是主流PCB厂家能保证通断能力的铺铜间隙,实际加工出来的Gap可能3~5mil范围,有+/-1mil误差是很正常的,会导致阻抗控制误差超过20%。

即使如此,别指望低成本的三流PCB厂家也能加工出4mil铺铜间隙。

上图的紫色线,对应铺铜间隙Gap=16mil。

解决方案

根据公式Z0 = sqrt(L0/C0),增加单位长度的电容量,就能降低阻抗到50欧。

单位长度,是指远小于导波波长的长度。

单位长度的电容量,用均匀排列的贴片电容实现。

下图模型:

613aacbe-19e6-11ed-ba43-dac502259ad0.png

仿真出来的阻抗如下:

6150f6ea-19e6-11ed-ba43-dac502259ad0.png

红线0.4pF,TDR曲线显示的阻抗88欧;

绿线2pF,TDR曲线是最接近于50欧的;

说明这个长度2000mil的布线结构,需要用贴片电容增加总共5*2 = 10pF左右的附加电容,才能将阻抗压到50欧左右。

看看回波损耗:

61790fe0-19e6-11ed-ba43-dac502259ad0.png

对于数字电路,假设以回波损耗10dB为限:

5*2pF拓朴结构,大致能传输1Gbps信号

5*0.4pF拓朴结构,大致能传输0.15Gbps信号。

还是有收获的。

单位长度减半

下图模型:

61a4d800-19e6-11ed-ba43-dac502259ad0.png

看看上图拓朴结构的TDR瞬时阻抗,与上升沿Tr关系:

61c438c6-19e6-11ed-ba43-dac502259ad0.png

蓝线阻抗大致控制在+/-10%,对应上升时间Tr=200ps。

绿线阻抗大致控制在+/-5%,对应上升时间Tr=500ps。

再看看回波损耗:

61d0a688-19e6-11ed-ba43-dac502259ad0.png

按照前面假设的标准,每隔180mil布局1pF电容,大致能传输2.2Gbps数据信号。

本文的模型,用了HFSS的LumpRLC边界条件,这与实际的贴片元件仍然有分布参数的差异,低频率时误差不大。

总结

共面波导结构理论上能实现单面PCB布线的50欧阻抗控制,但实际工程上是很难实现的:因为要求铺铜间隔Gap小于4mil。

可以采用大的铺铜间隔Gap=20mil,但每隔单位长度布局贴片电容的办法实现50欧阻抗控制:

每隔360mil布局2pF电容,大致能传输1Gbps数据信号。

每隔180mil布局1pF电容,大致能传输2Gbps数据信号。

依此类推。

电容间隔总不能小于封装本体吧?因此,这种拓朴结构只能用于低频低速信号。

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4417

    文章

    23966

    浏览量

    426180
  • TDR
    TDR
    +关注

    关注

    1

    文章

    78

    浏览量

    21095
  • 贴片电容
    +关注

    关注

    14

    文章

    676

    浏览量

    29842

原文标题:038_单面PCB布线阻抗的工程设计

文章出处:【微信号:看图说RF,微信公众号:看图说RF】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    Bamtone班通:PCB特性阻抗测量原理与工艺控制实践

    设计理论值到实际生产实现阻抗控制贯穿于PCB的整个生命周期。一、PCB特性阻抗的形成机理1.1
    的头像 发表于 03-13 10:12 310次阅读
    Bamtone班通:<b class='flag-5'>PCB</b>特性<b class='flag-5'>阻抗</b>测量原理与工艺<b class='flag-5'>控制</b>实践

    班通科技:PCB阻抗测试国内、国际标准参考

    在高速数字电路和射频应用领域,印刷电路板(PCB)的阻抗控制至关重要。阻抗匹配不良会导致信号反射、波形畸变、时序抖动等一系列信号完整性问题,直接影响电子设备的性能和可靠性。Bamton
    的头像 发表于 02-11 13:46 613次阅读
    班通科技:<b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>测试国内、国际标准参考

    PCB阻抗测试设备怎么选?

    在高速PCB设计、半导体封装和高频电子制造领域,阻抗控制的精度直接决定了产品性能的可靠性。选择一款专业的阻抗测试仪,既要满足测试需求,又要兼顾效率和成本。作为国内领先的
    的头像 发表于 02-05 09:53 1107次阅读
    <b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>测试设备怎么选?

    国产PCB阻抗测试分析仪品牌:Bamtone班通

    PCB电子测试测量领域,阻抗测试分析仪是研发、生产和品质控制中不可或缺的关键设备。随着中国科技实力的不断提升,国产高端测试仪器正逐步打破国外品牌的长期垄断。作为国内领先PCB测量仪器
    的头像 发表于 01-24 14:06 1145次阅读
    国产<b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>测试分析仪品牌:Bamtone班通

    班通科技:PCB线宽线距对阻抗的影响有哪些?

    PCB线宽主要决定阻抗大小,线距主要影响耦合强度和差分/共面结构的阻抗;加宽线宽会降低阻抗,增大线距一般会增加差分或共面结构的阻抗。因此,
    的头像 发表于 01-20 17:53 456次阅读
    班通科技:<b class='flag-5'>PCB</b>线宽线距对<b class='flag-5'>阻抗</b>的影响有哪些?

    深入探讨PCB布局布线的专业设计要点与常见挑战

    本文深入探讨PCB布局布线的专业设计要点与常见挑战,并介绍上海创馨科技如何凭借资深团队与丰富经验,为客户提供从精密布局、优化布线到生产制造的一站式高可靠性PCB解决方案。
    的头像 发表于 01-04 15:29 412次阅读

    何用FPGA控制ADV7513实现HDMI画面显示和音频播放

    HDMI接口显示使用DMT时序+TMDS编码来实现。当用FPGA控制HDMI的数据传输时,通常可以采用纯RTL实现TMDS算法或者使用专门的HDMI芯片(如ADV7513)这两种方案来完成。本文主要是介绍如
    的头像 发表于 12-02 11:05 7051次阅读
    如<b class='flag-5'>何用</b>FPGA<b class='flag-5'>控制</b>ADV7513<b class='flag-5'>实现</b>HDMI画面显示和音频播放

    高频PCB布线“避坑指南”:4大核心技巧让信号完整性提升90%

    一站式PCBA加工厂家今天为大家讲讲高频PCB布线设计有什么技巧?高频PCB设计布线技巧。高频PCB布线
    的头像 发表于 11-21 09:23 1022次阅读
    高频<b class='flag-5'>PCB</b><b class='flag-5'>布线</b>“避坑指南”:4大核心技巧让信号完整性提升90%

    PCB布局布线的相关基本原理和设计技巧

    1、PCB布局布线的相关基本原理和设计技巧 1、[问] 高频信号布线时要注意哪些问题? [答 ] 信号线的阻抗匹配; 与其他信号线的空间隔离; 对于数字高频信号,差分线效果会更好
    发表于 11-14 06:11

    何用Keysight E4990A阻抗分析仪搞定PCB材料Dk/Df测试

    Keysight E4990A阻抗分析仪因其高精度、高频率范围和多功能性,成为测试PCB材料介电常数(Dk)和介质损耗角正切(Df,也称介质损耗因子)的理想工具。本文系统介绍如何利用E4990A完成
    的头像 发表于 09-17 16:29 1398次阅读
    如<b class='flag-5'>何用</b>Keysight E4990A<b class='flag-5'>阻抗</b>分析仪搞定<b class='flag-5'>PCB</b>材料Dk/Df测试

    何用TDR阻抗测量仪快速定位PCB传输线故障?

    TDR阻抗测量仪是一款基于时域反射原理(TDR)设计的高带宽特性阻抗测试分析专用仪器,它非常适用于快速定位PCB传输线故障。以下是使用TDR阻抗测量仪进行故障定位的步骤和一些关键点:
    的头像 发表于 08-20 10:52 1051次阅读
    如<b class='flag-5'>何用</b>TDR<b class='flag-5'>阻抗</b>测量仪快速定位<b class='flag-5'>PCB</b>传输线故障?

    高速PCB布局/布线的原则

    目录:一、布线的一般原则1、PCB板知识2、5-5原则3、20H原则4、3W/4W/10W原则(W:Width)5、重叠电源与地线层规则6、1/4波长规则7、芯片引脚布线二、信号走线下方添加公共接地
    的头像 发表于 05-28 19:34 2673次阅读
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布线</b>的原则

    PCB设计100问

    (termination)与调整走线的拓朴。 4、差分布线方式是如何实现的? 差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距 由差分阻抗决定)要一直
    发表于 05-21 17:21

    时源芯微 PCB 布线规则详解

    PCB 布线规则详解 走线方向控制规则 相邻布线层的走线方向应采用正交结构,避免不同信号线在相邻层沿同一方向走线,以此降低不必要的层间串扰。若因 P
    的头像 发表于 05-20 16:28 1059次阅读

    高层数层叠结构PCB布线策略

    高层数 PCB布线策略丰富多样,具体取决于 PCB 的功能。这类电路板可能涉及多种不同类型的信号,从低速数字接口到具有不同信号完整性要求的多个高速数字接口。从布线规划和为各接口分配
    的头像 发表于 05-07 14:50 1857次阅读
    高层数层叠结构<b class='flag-5'>PCB</b>的<b class='flag-5'>布线</b>策略