0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速电路的定义与信号完整性问题

凡亿PCB 来源:凡亿PCB 作者:凡亿教育 2022-07-13 09:09 次阅读

在工作中经常会遇到有人问什么是高速电路,或者在设计高速电路的时候需要注意什么。每当遇到这种问题就头脑发懵,其实不同的产品、不同的人对其都有不同的理解。今天简单总结一下最基本的一些概念包括对高速电路的理解、什么是信号完整性还有信号的带宽等。

一、高速电路的定义

本人从各种资料和书中看到许多关于高速电路的定义,可能不同的产品对于高速信号的定义不同,具体还要看设计的产品类型,简单整理主要有以下几种:

1.是指由于信号的高速变化使电路中的模拟特性,如导线的电感、电容等发生作用的电路。

2.信号工作频率超过50MHz,并且在这个频率之上的电路已经占到了整个电子系统相当的分量。

3.根据信号的上升沿和下降沿的时间来定义。

4.大家通常比较熟悉的DDR、Serdes、UFS等一些上G传输速率的layout等

二、信号完整性问题

信号完整性要求就是信号从发送端到互连传输过程中以正确的时序、幅度及相位到达接受端,并且接受端能正常的工作,或者可以说信号在互连传输中能很好的保持时域和频域的特性。通常还有以下两种定义:

1.当信号的边沿时间小于4-6倍的互连传输时延,需要考虑信号的完整性问题。

2.当线传播时延大于驱动端的上升沿或下降沿将会引起传输的非预期的结果。

3.下面在简单说下时域和频域的关系,因为当初本人接触到这两个概念是一头雾水,很懵:

c3128e74-023b-11ed-ba43-dac502259ad0.png

c31dbbbe-023b-11ed-ba43-dac502259ad0.png

c338dd86-023b-11ed-ba43-dac502259ad0.png

c344fb70-023b-11ed-ba43-dac502259ad0.png

c35db8c2-023b-11ed-ba43-dac502259ad0.png

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 带宽
    +关注

    关注

    3

    文章

    818

    浏览量

    40050
  • 信号完整性
    +关注

    关注

    65

    文章

    1335

    浏览量

    94906
  • 高速电路
    +关注

    关注

    8

    文章

    151

    浏览量

    24137
收藏 人收藏

    评论

    相关推荐

    PCB设计之高速电路定义信号完整性问题总结

    在工作中经常会遇到有人问什么是高速电路,或者在设计高速电路的时候需要注意什么。每当遇到这种问题就头脑发懵,其实不同的产品、不同的人对其都有不同的理解。今天简单总结一下最基本的一些概念包
    发表于 07-13 09:10 989次阅读

    高速设计中,如何解决信号完整性问题

    高速设计中,如何解决信号完整性问题
    发表于 09-06 08:42

    高速电路设计中信号完整性分析

    高速电路设计中信号完整性分析由于系统时钟频率和上升时间的增长,信号完整性设计变得越来越重要。不
    发表于 10-14 09:32

    高速PCB设计的信号完整性问题

    高速PCB设计的信号完整性问题  随着器件工作频率越来越高,高速PCB设计所面临的信号完整性等问
    发表于 10-17 15:59

    请问如何快速解决高速系统的信号完整性问题

    如何快速解决高速系统的信号完整性问题
    发表于 04-27 06:03

    高速电路设计中的信号完整性问题是什么?怎么解决这些问题?

    本文分析了高速电路设计中的信号完整性问题,提出了改善信号完整性的一些措施,并结合一个VGA视频分
    发表于 06-03 06:22

    高速电路设计中的信号完整性问题是什么?怎么解决?

    本文分析了高速电路设计中的信号完整性问题,提出了改善信号完整性的一些措施,并结合一个VGA视频分
    发表于 06-04 06:16

    高速设计中如何解决信号完整性问题

    高速设计中,如何解决信号完整性问题?差分布线方式是如何实现的?对于只有一个输出端的时钟信号线,如何实现差分布线?
    发表于 10-26 06:59

    高速pcb的信号完整性问题主要有哪些?

    高速pcb的信号完整性问题主要有哪些?应如何消除?
    发表于 04-11 15:06

    高速DSP 数据采集的信号完整性问题

    深入研究高速数字电路设计中的信号完整性问题;分析电路中破坏信号
    发表于 04-15 09:08 16次下载

    高速DSP 数据采集的信号完整性问题

    深入研究高速数字电路设计中的信号完整性问题;分析电路中破坏信号
    发表于 05-18 13:24 17次下载

    高速设计中,如何解决信号完整性问题

    高速设计中,如何解决信号完整性问题信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号
    发表于 01-02 11:15 1107次阅读
    在<b class='flag-5'>高速</b>设计中,如何解决<b class='flag-5'>信号</b>的<b class='flag-5'>完整性问题</b>?

    高速电路信号完整性分析与设计—信号完整性仿真

    高速电路信号完整性分析与设计—信号完整性仿真
    发表于 02-10 17:29 0次下载

    高速设计中,如何解决信号完整性问题

    高速设计中,如何解决信号完整性问题? 在高速设计中,信号完整性问题是一个至关重要的考虑因素。
    的头像 发表于 11-24 14:32 267次阅读

    高速PCB设计,信号完整性问题你一定要清楚!

    随着集成电路输出开关速度提高以及PCB板密度增加,信号完整性(英语:Signalintegrity,Sl)已经成为高速数字 PCB设计 必须关心的问题之一。元器件和PCB板的参数、元器
    的头像 发表于 04-07 16:58 100次阅读