0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence PCIe 5.0技术通过PCI-SIG®认证测试

科技绿洲 来源:Cadence楷登 作者:Cadence楷登 2022-06-23 10:17 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,其面向 TSMC N7、N6 和 N5 工艺技术 PCI Express®(PCIe®) 5.0 规范的 PHY 和控制器 IP 在 4 月举行的业界首次 PCIe 5.0 规范合规认证活动中通过了 PCI-SIG® 的认证测试。Cadence® 解决方案经过充分测试,符合 PCIe 5.0 技术的 32GT/s 全速要求。该合规计划为设计者提供测试程序,用以评估系统级芯片(SoC)设计的 PCIe 5.0 接口是否会按预期运行。

面向 PCIe 5.0 技术的 Cadence IP 包括 PHY、配套控制器和验证 IP(VIP),主要用于高带宽超大规模计算、网络和存储应用的系统级芯片设计。利用 Cadence 针对 PCIe 5.0 架构的 PHY 和控制器子系统,客户可以设计出功耗极低的系统级芯片,并加快产品上市速度。

“我们很高兴看到 Cadence 面向 TSMC 先进工艺的全系列 IP 产品实现 PCIe 5.0 协议合规性。”TSMC 设计基础设施管理部副总裁 Suk Lee 表示,“我们与 Cadence 的持续密切合作将帮助双方客户满足严格的功耗和性能要求,并借助基于 TSMC 先进技术带来的领先设计解决方案来加速芯片创新。”

“凭借经过客户验证的最低功耗,符合 PCIe 5.0 规范的 Cadence PHY 和控制器 IP 使客户能够开发出极其节能的系统级芯片。”Cadence 公司全球副总裁兼 IP 部总经理 Sanjive Agarwala 表示,“通过我们的多通道片上子系统解决方案,我们的客户可以看到在与其目标应用相匹配的外形尺寸中实现了 IP 合规性。”

“面向 PCIe 5.0 规范的 Cadence PHY 和控制器测试芯片在 Xgig 训练器和分析仪平台上进行的合规性测试中表现出色,与之前进行的测试结果一致。”VIAVI Solutions 实验室和产品业务部高级副总裁兼总经理 Tom Fawcett 表示,“Cadence 在高带宽超大规模 SoC IP 方面处于领先地位,他们在 PCI-SIG 合规活动中的成功记录表明他们对其解决方案和整个技术的持续信心。”

英特尔致力于通过开放的 PCI Express 标准进行全行业创新和严格的兼容性测试。”英特尔公司技术计划总监 Jim Pappas 表示,“Cadence 最新的 PHY 和控制器 IP 展示了他们对 PCIe 5.0 性能和与我们第 12 代英特尔酷睿和第 4 代英特尔至强可扩展平台互操作性的承诺。”

“作为 PCI-SIG 的长期成员,Cadence 为 PCIe 技术的发展作出了很大的贡献。”PCI-SIG 主席 Al Yanes 表示,“Cadence 积极参与该合规计划,帮助推动 PCIe 架构的不断普及。”

面向 PCIe 5.0 架构的 Cadence IP 支持 Cadence 的智能系统设计(Intelligent System Design™ )策略,助力实现卓越的先进节点系统级芯片设计。面向 TSMC N7、N6 和 N5 工艺技术的 PCIe 5.0 设计套件现已可供授权和交付。面向 TSMC 先进工艺的 Cadence 全系列设计 IP 解决方案还包括 112G、56G、裸片到裸片(D2D)以及先进存储器 IP 解决方案。

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53550

    浏览量

    459268
  • 控制器
    +关注

    关注

    114

    文章

    17648

    浏览量

    190288
  • Cadence
    +关注

    关注

    68

    文章

    999

    浏览量

    146217
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PCIe 7.0发布:16通道双向512GB/s,拥抱光纤未来

    电子发烧友网报道(文 / 吴子鹏)日前,PCI-SIG 宣布正式推出 PCIe 7.0 规范。PCIe 7.0 继续沿用自 PCIe 6.0 引入的 PAM4(四电平脉冲幅度调制)信号
    的头像 发表于 06-13 00:07 7028次阅读
    <b class='flag-5'>PCIe</b> 7.0发布:16通道双向512GB/s,拥抱光纤未来

    PCIe 5.0市场加速渗透,PCIe 6.0研发到来

    电子发烧友网报道(文/黄晶晶)PCIe 5.0作为新一代高速接口标准,其带宽大幅提升至32 GT/s,相较于PCIe 4.0翻了一番。这种高效的数据传输能力使得PCIe
    的头像 发表于 01-27 00:03 6221次阅读

    DERA D8000系列顺利通过PCI SIG认证,开启高性能计算新篇章

    PCI-SIG(外围部件互连专业组)合规性与互操作性双重认证。此次认证标志着该系列产品完全符合全球权威的PCIe 5.0
    的头像 发表于 10-29 17:18 95次阅读
    DERA D8000系列顺利<b class='flag-5'>通过</b><b class='flag-5'>PCI</b> <b class='flag-5'>SIG</b><b class='flag-5'>认证</b>,开启高性能计算新篇章

    德州仪器CC27xx-Q1系列无线MCU正式通过Bluetooth SIG认证

    德州仪器 (TI) CC27xx-Q1 系列无线 MCU 正式通过 Bluetooth SIG 认证,成为业界首个获得Bluetooth® 6.0信道探测认证并量产出货的车规级产品系列
    的头像 发表于 10-27 16:54 4881次阅读

    PCI11414 PCIe交换机技术解析与应用设计指南

    。 Microchip Technology PCI11414拥有4通道(4x8GT/s)上行端口和1通道(1x8GT/s)下行端口,非常适用于提高嵌入式应用中的PCIe带宽。 该器件通过
    的头像 发表于 10-10 13:56 571次阅读
    <b class='flag-5'>PCI</b>11414 <b class='flag-5'>PCIe</b>交换机<b class='flag-5'>技术</b>解析与应用设计指南

    ‌Microchip PCI11400 PCIe交换机技术解析与应用指南

    Technology PCI11400提供4通道(4x8GT/s)上行端口和1通道(1x8GT/s)下行端口,可满足嵌入式应用中对更高带宽PCIe的需求。 它支持8GT/s的最大线路速率,并通过
    的头像 发表于 10-10 11:48 487次阅读
    ‌Microchip <b class='flag-5'>PCI</b>11400 <b class='flag-5'>PCIe</b>交换机<b class='flag-5'>技术</b>解析与应用指南

    PCIe 8.0规范开发更新!

    电子发烧友网综合报道,近日,PCI-SIG宣布PCI Express 8.0规范的Version 0.3 版本已获得工作组批准,现已向PCI-SIG 会员开放。这标志着PCIe 8.0
    的头像 发表于 09-25 09:21 5524次阅读
    <b class='flag-5'>PCIe</b> 8.0规范开发更新!

    PCIe 7.0技术细节曝光

    6 月 11 日 PCI SIG官宣 PCI Express 7.0(PCIe 7.0)规范最终版已制定完毕,但几乎没有公开任何技术细节。不
    的头像 发表于 09-08 10:43 2300次阅读
    <b class='flag-5'>PCIe</b> 7.0<b class='flag-5'>技术</b>细节曝光

    PCIe 6.0 SSD主控芯片狂飙!PCIe 7.0规范到来!

      电子发烧友网综合报道,早在2022年1月,PCI-SIG 组织正式发布了 PCIe 6.0 标准,与 PCIe 5.0 相比带宽再次翻倍,达到64 GT / s。  
    的头像 发表于 09-07 05:41 7734次阅读
    <b class='flag-5'>PCIe</b> 6.0 SSD主控芯片狂飙!<b class='flag-5'>PCIe</b> 7.0规范到来!

    PCIe 8.0 规范公布:1TB/s 带宽、256GT/s 速率

    将使速率在 PCIe 7.0 的基础上翻倍至 256.0 GT/s,通过 x16 配置实现 1TB/s 的双向带宽。   从 PCI-SIG 目前公布的细节来看,PCIe 8.0 首
    的头像 发表于 08-08 09:14 7071次阅读

    PCIe协议分析仪在数据中心中有何作用?

    硬件供应商需通过PCI-SIG认证,以证明其产品(如服务器主板、GPU)符合PCIe规范。 作用: 使用分析仪的合规性测试套件(CTS),
    发表于 07-29 15:02

    PCIe 4.0/5.0仍是主流!三家SSD企业抢滩高性能存储市场,新品相继亮相

    电子发烧友网报道(文/莫婷婷)PCIe标准自从2003年推出以来,在持续演进。今年, PCI 特别兴趣小组(PCI-SIG)宣布正式推出 PCIe 7.0 规范,并透露已经启动
    的头像 发表于 07-05 01:02 7441次阅读
    <b class='flag-5'>PCIe</b> 4.0/<b class='flag-5'>5.0</b>仍是主流!三家SSD企业抢滩高性能存储市场,新品相继亮相

    nvme IP开发之PCIe

    类型的配置空间头结构如表3所示。其中主要的寄存器的作用如下: (1)设备ID和供应商ID:由PCI-SIG分配,当供应商ID为16’hFFFF时表示 无效的设备; (2)状态寄存器:保存PCIe设备
    发表于 05-18 00:48

    PCIe 7.0最终版草案发布,传输速率128 GT/s,PCIe 6.0加速商业化

    PCIe 7.0最终版草案发布,传输速率128 GT/s,PCIe 6.0加速商业化   电子发烧友网综合报道,近日,PCI-SIG 组织公布了 PCI Express 7.0 规范的
    发表于 03-29 00:07 1059次阅读

    是德科技PCIe 6.0发射机合规性测试解决方案

    随着 PCIe 6.0 标准刚刚进入市场,PCI-SIG 组织已着手推动下一代标准——PCIe 7.0,预计将在 2025 年正式发布,持该标准的设备预计将在 2026 年问世,而大规模商用
    的头像 发表于 03-06 11:29 1433次阅读
    是德科技<b class='flag-5'>PCIe</b> 6.0发射机合规性<b class='flag-5'>测试</b>解决方案