0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

ESD在设计当中应遵循的抑止准则

电磁兼容EMC 来源:电磁兼容EMC 作者:电磁兼容EMC 2021-03-03 16:16 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

引言

PCB布线是ESD防护的一个关键要素,合理的PCB设计可以减少故障检查及返工所带来的不必要成本。在PCB设计中,由于采用了瞬态电压抑止器(TVS二极管来抑止因ESD放电产生的直接电荷注入,因此PCB设计中更重要的是克服放电电流产生的电磁干扰(EMI)电磁场效应。本文将提供可以优化ESD防护的PCB设计准则。

1、电路环路

电流通过感应进入到电路环路,这些环路是封闭的,并具有变化的磁通量。电流的幅度与环的面积成正比。较大的环路包含有较多的磁通量,因而在电路中感应出较强的电流。因此,必须减少环路面积。最常见的环路如图1所示,由电源和地线所形成。在可能的条件下,可以采用具有电源及接地层的多层PCB设计。多层电路板不仅将电源和接地间的回路面积减到最小,而且也减小了ESD脉冲产生的高频EMI电磁场。

如果不能采用多层电路板,那么用于电源线和接地的线必须连接成如图2所示的网格状。网格连接可以起到电源和接地层的作用,用过孔连接各层的印制线,在每个方向上过孔连接间隔应该在6厘米内。另外,在布线时,将电源和接地印制线尽可能靠近也可以降低环路面积,如图3所示。减少环路面积及感应电流的另一个方法是减小互连器件间的平行通路,见图4。

当必须采用长于30厘米的信号连接线时,可以采用保护线,如图5所示。一个更好的办法是在信号线附近放置地层。信号线应该距保护线或接地线层13毫米以内。如图6所示,将每个敏感元件的长信号线(》30厘米)或电源线与其接地线进行交叉布置。交叉的连线必须从上到下或从左到右的规则间隔布置。

2、电路连线长度

长的信号线也可成为接收ESD脉冲能量的天线,尽量使用较短信号线可以降低信号线作为接收ESD电磁场天线的效率。尽量将互连的器件放在相邻位置,以减少互连的印制线长度。

3、地电荷注入

ESD对地线层的直接放电可能损坏敏感电路。在使用TVS二极管的同时还要使用一个或多个高频旁路电容器,这些电容器放置在易损元件的电源和地之间。旁路电容减少了电荷注入,保持了电源与接地端口的电压差。TVS使感应电流分流,保持TVS钳位电压的电位差。TVS及电容器应放在距被保护的IC尽可能近的位置(见图7),要确保TVS到地通路以及电容器管脚长度为最短,以减少寄生电感效应。

连接器必须安装到PCB上的铜铂层。理想情况下,铜铂层必须与PCB的接地层隔离,通过短线与焊盘连接。

4、PCB设计的其它准则

避免在PCB边缘安排重要的信号线,如时钟和复位信号等;将PCB上未使用的部分设置为接地面;机壳地线与信号线间隔至少为4毫米;

保持机壳地线的长宽比小于5:1,以减少电感效应;用TVS二极管来保护所有的外部连接;

5、保护电路中的寄生电感

TVS二极管通路中的寄生电感在发生ESD事件时会产生严重的电压过冲。尽管使用了TVS二极管,由于在电感负载两端的感应电压VL=L×di/dt,过高的过冲电压仍然可能超过被保护IC的损坏电压阈值。保护电路承受的总电压是TVS二极管钳位电压与寄生电感产生的电压之和,VT=VC+VL。一个ESD瞬态感应电流在小于1ns的时间内就能达到峰值(依据IEC 61000-4-2标准),假定引线电感为每英寸20nH,线长为四分之一英寸,过冲电压将是50V/10A的脉冲。经验设计准则是将分流通路设计得尽可能短,以此减少寄生电感效应。

所有的电感性通路必须考虑采用接地回路,TVS与被保护信号线之间的通路,以及连接器到TVS器件的通路。被保护的信号线应该直接连接到接地面,若无接地面,则接地回路的连线应尽可能短。TVS二极管的接地和被保护电路的接地点之间的距离应尽可能短,以减少接地平面的寄生电感。最后,TVS器件应该尽可能靠近连接器以减少进入附近线路的瞬态耦合。虽然没有到达连接器的直接通路,但这种二次辐射效应也会导致电路板其它部分的工作紊乱。

责任编辑:lq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电路
    +关注

    关注

    173

    文章

    6063

    浏览量

    177469
  • ESD
    ESD
    +关注

    关注

    50

    文章

    2375

    浏览量

    178832
  • pcb
    pcb
    +关注

    关注

    4391

    文章

    23742

    浏览量

    420710

原文标题:ESD在设计当中应遵循的抑止准则2-28

文章出处:【微信号:EMC_EMI,微信公众号:电磁兼容EMC】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    ESD7004和SZESD7004:高速数据线的ESD防护利器

    电子设备的设计中,静电放电(ESD)防护是一个至关重要的环节,尤其是对于高速数据线而言。今天,我们就来深入了解一下安森美(ON Semiconductor)的ESD7004和SZESD
    的头像 发表于 12-02 11:15 195次阅读
    <b class='flag-5'>ESD</b>7004和SZ<b class='flag-5'>ESD</b>7004:高速数据线的<b class='flag-5'>ESD</b>防护利器

    高速数据线的ESD防护利器——ESD1014

    电子设备的设计中,静电放电(ESD)、电气快速瞬变(EFT)和雷击等问题一直是工程师们需要重点关注的对象,因为它们可能会对高速数据线造成严重的损害,影响设备的正常运行。今天,我们就来详细了解一款优秀的ESD保护二极管阵列——
    的头像 发表于 12-02 09:29 288次阅读
    高速数据线的<b class='flag-5'>ESD</b>防护利器——<b class='flag-5'>ESD</b>1014

    ESD测试的详细解释

    ESD测试,即静电放电测试(Electrostatic Discharge Testing),是一种用于评估电子设备或组件静电放电环境下的性能稳定性和可靠性的测试方法。以下是关于ESD测试的详细
    发表于 11-26 07:37

    电子电路当中 “地” 的介绍

    电子电路当中地的种类和作用特别多,大家很容易混淆,其中就有我z们的电源地,信号地,数字地,模拟地等等,不同的地都有不同的作用,我们进行设计的时候都需要对这些地做特殊的处理才能保证我们板子的信号
    发表于 11-12 07:44

    13保护器件ESD的VB VC IR IPP代表什么意思

    ESD
    上海雷卯电子
    发布于 :2025年10月26日 11:45:43

    为了减少电磁干扰,装置硬件设计时应该遵循哪些原则?

    硬件设计阶段减少电磁干扰(EMI)对电能质量在线监测装置的影响,需遵循 “ 源头抑制、路径阻断、敏感防护 ” 三大核心逻辑,覆盖元器件选型、电路拓扑、信号隔离、滤波设计、接地布局、PCB 设计等全
    的头像 发表于 09-19 15:41 442次阅读

    ESD751与ESD761:24V单通道ESD保护二极管技术解析

    Texas Instruments ESD751/ESD751-Q1和ESD761/ESD761-Q1 ESD保护二极管是适用于USB电力输
    的头像 发表于 09-02 09:30 702次阅读
    <b class='flag-5'>ESD</b>751与<b class='flag-5'>ESD</b>761:24V单通道<b class='flag-5'>ESD</b>保护二极管技术解析

    深度解读PCB设计布局准则

    无论您是进行高速设计,还是正在设计一块高速PCB,良好的电路板设计实践都有助于确保您的设计能够按预期工作并实现批量生产。本指南中,我们汇总了适用于大多数现代电路板的一些基本PCB设计布局准则
    的头像 发表于 09-01 14:24 7115次阅读
    深度解读PCB设计布局<b class='flag-5'>准则</b>

    【干货】ESD如何选型

    ,以吸收一个瞬间大电 流,把它的两端电压箝制一个预定的数值上,从而保护后面的电路元件不受瞬 态高压尖峰脉冲的冲击。 什么是 ESD? 众所周知,物体会在与其他物体的接触与摩擦中产生并积累电荷。举个
    发表于 05-29 15:01

    ESD技术文档:芯片级ESD与系统级ESD测试标准介绍和差异分析

    ESD技术文档:芯片级ESD与系统级ESD测试标准介绍和差异分析
    的头像 发表于 05-15 14:25 4019次阅读
    <b class='flag-5'>ESD</b>技术文档:芯片级<b class='flag-5'>ESD</b>与系统级<b class='flag-5'>ESD</b>测试标准介绍和差异分析

    ESD保护器件ESDAxxL系列规格书

    ESD保护器件ESDAxxL Series SOT-23
    发表于 03-24 10:46 0次下载

    ESD与EOS资料整理

    生电的一个极好的例子。若你正确使用防静电鞋,且与 ESD 地板紧密连接,那么你身上的电荷泄入到地。因此,你与地之间构成的网络电压上是相同的,但你一抬起穿有防静电鞋的脚,你就会再次充电,要么从你的衣服
    发表于 03-03 16:42

    HDMI接口的ESD保护方案

    如下图1所示为HDMI接口与ESD保护芯片连接示意图,其中HDMI CONNECTOR指的是HDMI接口,HDMI RECEVIER指的是各种器件所配置的HDMI连接端口,ESD保护芯片主要就是
    的头像 发表于 12-29 13:56 1899次阅读
    HDMI接口的<b class='flag-5'>ESD</b>保护方案

    如何精准挑选 ESD 二极管

    电子产品测试领域,严格遵循 IEC61000 - 4 - 2 等标准是确保产品质量与安全性的关键所在。系统设计师为使产品契合主流 ESD 标准,会从多方面着手,像是精心规划外壳设计、优化电路板布局
    的头像 发表于 12-16 16:38 1076次阅读
    如何精准挑选 <b class='flag-5'>ESD</b> 二极管