0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

关于高速信号回流环路实际分析

电子设计 来源:电子设计 作者:电子设计 2022-02-10 09:43 次阅读

1、实际走线分析:

100058525-111616-1.png

上面的走线橘色为信号走线,周围绿色(波浪标注)为周围包地,下方为第二层完整地平面。

从上图来看设计师的本意是好的,有参考地平面,周围也有包地,此时设计正确的话可以保证回流路径阻抗最小,因为可以从两边包地回流和地平面回流,此时可以效果最好。

但是,上面出现的问题就是包地并未通过地孔和地平面连接起来。具体如下所示:

假设回流路径是两边包地,信号流向为从右向左,下边部分包地红色路径为回流信号,此时回流信号向右走,但是因为前面没有接地孔,所以信号返回,寻找最小路径(图中下边白色路径);另上边回流也是,因为靠近过孔处无接地过孔,则信号沿着灰色路线找到最近的接地过孔,此时这两个不完整的包地,导致了信号路径阻抗不是最小,且下边走线较细,寄生电感较大,且为一端接地,此时模型就是一个天线,很有可能导致“天线辐射能量”,所以有了完整的地平面,包地只是锦上添花的行为,但是一定要注意包地处理不好,有可能导致更为严重的辐射。

100058525-111617-2.png

最好的解决方法如下:

在两边包地线上沿一定距离打上接地/包地过孔,此时可以解决回流路径阻抗增大的问题。

100058525-111618-3.png

2、实际走线分析

如下图所示为一组PCIE走线,其中包括三组差分线,发送、接收和时钟参考。如下走线差分线走的没有问题,但是背部的横向走线切断了背面的完整地平面,虽然走线周围是有完整包地的,但是地平面被三端走线破坏严重。如果做高速分析以及实际测试验证很久的话,我们都知道完整的地平面是根本,周围包地只是锦上添花的行为,我们以时钟来分析信号回流。

100058525-111619-4.png

时钟信号回流分析:

时钟信号是由PCIE主机给到PCIE从机的,所以信号流向是指向左下角的。而此时的信号回流路径包含包地路径和地平面路径。

包地路径很好,信号直接沿着包地路径回流没有多大问题;但是对于地平面回流就存在问题了,所以此时来看一下:

假设地平面回流信号在未分割处是在信号下方镜像回流,但是因为下方走线导致地平面被破坏,假设黄色箭头指示为地平面回流信号,当遇到分割,则电流沿着分割界面一直走,直到绕过分割平面,然后再回到信号路径镜像对应面;当然也有一条路径是寻找最近过孔,如白色路径,沿着过孔走顶层,再经过过孔回到底层参考地,此时大家发现一个很明显的问题那就是路程变长了(因为绕路了),此时在低频下没有问题,但是在高频下速率很高,一个简单的上升沿就可能导致辐射严重超标,而此时回流路径变长,寄生电感增加,感抗变大,很有可能导致严重的EMC问题,所以请一定不要这样做。

100058525-111620-5.png

所以成本允许的话,对于这种一定设计为四层板,因为两层板真的很难找到一个完整的地参考平面,哪怕四层板完整的参考地没有,但是对应信号层找出完整的电源平面也是可以的。另外而言,是在不允许,则可以在分割的两个地之间连接一个0欧姆电阻,也就是我们俗称的“跨接电阻”,就是把两边连接起来,此时回流信号直接走我们搭建的“跨街桥”就行,不用绕路,当然阻抗就是最小的。

版权声明:本文为博主原创文章,遵循 CC 4.0 BY-SA 版权协议,转载请附上原文出处链接和本声明。
本文链接:https://blog.csdn.net/LUOHUATINGYUSHENG/article/details/94489590

审核编辑:何安

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 回流
    +关注

    关注

    0

    文章

    18

    浏览量

    9897
  • 高速信号
    +关注

    关注

    1

    文章

    192

    浏览量

    17628
收藏 人收藏

    评论

    相关推荐

    高速ADDA模块环路波形展示,FPGA专用

    高速ADDA模块环路波形展示,FPGA专用,高速信号输出,数模信号转换,8Bit高速低功耗DA转
    发表于 03-13 18:21

    高速信号眼图测试的基本原理

    高速信号眼图测试的基本原理  高速信号眼图测试是一种用于衡量和分析高速数字
    的头像 发表于 02-01 16:19 211次阅读

    工程师需要知道的PCB回流问题

     数字电路通常借助于地和电源平面来完成回流。高频信号和低频信号回流通路是不相同的,低频信号回流
    发表于 01-04 15:34 264次阅读
    工程师需要知道的PCB<b class='flag-5'>回流</b>问题

    pcb的电源回流讲解方法

    电源回流是PCB设计中的一个重要问题,特别是在高速电路设计中尤为重要。为了确保电源回流的良好表现,设计师需要采取一系列的方法和策略。本文将通过详尽、详实、细致的方式,介绍PCB电源回流
    的头像 发表于 12-20 15:57 669次阅读

    什么是信号回流路径?

    ,对正常的信号传输和系统性能产生不良影响。 信号回流路径是一个普遍存在的问题,尤其在高速电子设备中更为突出。信号
    的头像 发表于 11-24 14:44 830次阅读

    开关电源环路分析

    电子发烧友网站提供《开关电源环路分析.pdf》资料免费下载
    发表于 11-17 09:51 3次下载
    开关电源<b class='flag-5'>环路</b><b class='flag-5'>分析</b>

    环路增益是什么?什么样的环路增益特性是理想的呢?

    、相频特性等性能参数具有重要影响。 在同相反馈系统中,输入信号经过放大器被反馈回来,与输入信号相减,从而产生差频信号环路增益表示差频信号
    的头像 发表于 11-08 17:46 1993次阅读

    环路增益是什么?什么样的环路增益特性是理想的呢?

    环路增益是什么?什么样的环路增益特性是理想的呢? 环路增益是指信号在一个系统中形成闭环后,从输入到输出经过一圈的增益。具体来说,环路增益是指
    的头像 发表于 10-25 11:39 1518次阅读

    关于高速串行信号隔直电容的PCB设计注意点

    关于高速串行信号隔直电容的PCB设计注意点  在高速串行信号传输中,隔直电容是一种常见的解决信号
    的头像 发表于 10-24 10:26 539次阅读

    计算环路增益时断开反馈环路“最好”的地方是哪里?

    计算环路增益时断开反馈环路“最好”的地方是哪里?  在电子电路的设计和分析中,反馈是一种常见的技术。反馈系统可以减小输出信号与输入信号之间的
    的头像 发表于 09-17 17:14 616次阅读

    PCB布线技巧升级:高速信号

    如下表所示,接口信号能工作在8Gbps及以上速率,由于速率很高,PCB布线设计要求会更严格,在前几篇关于PCB布线内容的基础上,还需要根据本篇内容的要求来进行PCB布线设计。 高速信号
    发表于 08-01 18:02

    LLC环路计算与仿真分析(2)

    上期通过K因子法介绍了LLC仿真如何实现快速闭环,以及相位提升计算与传递函数的详细推导过程及分析,详见《LLC环路计算与仿真分析——K因子法》。
    的头像 发表于 06-23 10:53 2406次阅读
    LLC<b class='flag-5'>环路</b>计算与仿真<b class='flag-5'>分析</b>(2)

    SMT回流焊炉温曲线分析

    SMT回流焊炉温曲线分析
    的头像 发表于 06-20 10:00 965次阅读
    SMT<b class='flag-5'>回流</b>焊炉温曲线<b class='flag-5'>分析</b>

    如何实现高速连接器信号完整性分析

    随着现代电子产品的快速发展,高速连接器LM393越来越广泛地应用于各种领域。高速连接器的信号完整性分析是确保高速数据传输的关键之一。本文将介
    的头像 发表于 06-04 14:30 1062次阅读

    《运放电路环路稳定性设计 原理分析、仿真计算、样机测试》+理论与实际结合加深理解和实战运用

    加深对运放电路的理解,本书很全面的对运放电路环路的稳定性进行工作原理分析、仿真和实际测试,使读者能够对已有的电路彻底理解,不只是像其他运放书籍,只是讲解一些知识点,作者结合仿真和实际
    发表于 05-22 12:37