0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技推出最新IC Validator物理验证解决方案

璟琰乀 来源:新思科技 作者:新思科技 2020-11-24 14:42 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

新思科技(Synopsys)近日宣布推出最新版本IC Validator物理验证解决方案,该解决方案包含多项创新技术,可加快前沿应用推向市场的时间。IC Validator独特的弹性CPU调配技术可为本地和云环境的物理签核节省多达40%的计算时间。另一项创新技术是机器学习驱动的根本原因分析,可自动识别关键的设计规则检查(DRC)问题,从而更快地实现DRC的收敛。此外,与传统LVS技术相比,Explorer LVS可使SoC的运行时间提高30倍且调试速度得到数量级的提升。

“设计规模不断扩大、制造复杂性不断升级,处于前沿设计的客户日益面临设计收敛的挑战,因此及时的物理验证收敛对于满足严苛的流片时间至关重要。 新思科技IC Validator的创新功能将为开发者提供更高的性能、更高的生产率并加速芯片上市的时间。”——Raja Tabet

新思科技

作为新思科技Fusion Design Platform™和Custom Design Platform™的重要组成部分, IC Validator是一款全面且具有高度可扩展性的物理验证解决方案。该解决方案包括DRC、LVS、可编程式电学规则检查(PERC)、虚拟金属填充和DFM等增强功能。 IC Validator采用智能内存感知负载调度和均衡技术,具有高性能和高度可扩展性等特点,可最大限度地利用主流硬件。 此外,它可以在多台机器上同时使用多线程和分布式处理,并且可扩展到1000多个CPU,优势显著。

新思科技Fusion Design Platform中的IC Validator验证可实现快速DRC检查、自动修复、时序的填充和签核、以及与STAR RC™集成,从而可加快收敛速度。IC Validator的实时DRC检查技术可为新思科技Custom Design Platform按需实现实时DRC监测。

责任编辑:haq

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53550

    浏览量

    459283
  • IC
    IC
    +关注

    关注

    36

    文章

    6267

    浏览量

    184295
  • 新思科技
    +关注

    关注

    5

    文章

    926

    浏览量

    52645
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    思科技旗下Ansys仿真和分析解决方案产品组合已通过台积公司认证

    思科技近日宣布,其旗下的Ansys仿真和分析解决方案产品组合已通过台积公司认证,支持对面向台积公司最先进制造工艺(包括台积公司N3C、N3P、N2P和A16)的芯片设计进行准确的最终验证检查。两家
    的头像 发表于 10-21 10:11 344次阅读

    思科技将剥离光学解决方案部门和PowerArtist业务

    思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)宣布已获得所有相关监管机构的最终批准,将正式推进此前已公布的业务剥离计划:将旗下光学解决方案部门(Optical
    的头像 发表于 10-15 11:39 574次阅读

    思科技半导体设计解决方案拓展GenAI能力

    思科技(纳斯达克股票代码:SNPS)近日宣布,为旗下行业领先的半导体设计解决方案拓展Synopsys.ai Copilot生成式人工智能(GenAI)功能。此举可助力半导体开发团队缩短开发周期、支持复杂度大幅提升的设计项目,并在人才短缺的行业背景下提高开发效率。
    的头像 发表于 09-20 16:34 1303次阅读

    是德科技推出HDMI 2.2物理层合规性测试解决方案

    是德科技(NYSE: KEYS )宣布推出高清晰度多媒体接口 HDMI 2.2 物理层合规性测试解决方案,为发射器(源)和线缆设备提供强大的合规性与性能验证能力。是德科技的HDMI电气
    的头像 发表于 09-01 17:33 1695次阅读
    是德科技<b class='flag-5'>推出</b>HDMI 2.2<b class='flag-5'>物理</b>层合规性测试<b class='flag-5'>解决方案</b>

    思科技携手AMD革新芯片设计流程

    思科技同时提供涵盖系统设计、验证与确认的全套解决方案,包括架构探索、早期软件开发以及软硬件系统验证和确认等工具。这些工具和技术发挥着关键作用,能够支持AMD等客户在先进芯片开发中实施
    的头像 发表于 08-11 16:20 1715次阅读

    思科技携手是德科技推出AI驱动的射频设计迁移流程

    积公司的模拟设计迁移(ADM)方法学为基础,集成了新思科技AI驱动的射频迁移解决方案与是德科技的射频解决方案,可简化无源器件和设计组件的重新设计工作,使其符合台积公司更先进的射频工艺规则。
    的头像 发表于 06-27 17:36 1226次阅读

    西门子推出Questa One智能验证解决方案

    西门子数字化工业软件宣布推出 Questa One 智能验证软件产品组合,以人工智能(AI)技术赋能连接性、数据驱动方法和可扩展性,突破集成电路 (IC) 验证流程限制,助力工程团队有
    的头像 发表于 05-13 18:19 1179次阅读

    思科技邀您相约DVCon China 2025

    在人工智能不断深度渗透到各应用领域的当下,芯片设计验证领域的前沿探索从未停歇。作为从芯片到系统设计解决方案的全球领导者,新思科技受邀出席全球芯片设计与验证大会DVCon China 2
    的头像 发表于 04-09 17:52 975次阅读

    思科推出全新HAPS-200原型验证系统和ZeBu仿真系统

    思科技近日宣布,全面升级其高性能硬件辅助验证(HAV)产品组合,推出全新一代HAPS-200原型验证系统和ZeBu仿真系统。
    的头像 发表于 04-03 14:22 1828次阅读
    新<b class='flag-5'>思科</b>技<b class='flag-5'>推出</b>全新HAPS-200原型<b class='flag-5'>验证</b>系统和ZeBu仿真系统

    思科推出基于AMD芯片的新一代原型验证系统

    近日,新思科技宣布推出全新基于AMD Versal™ Premium VP1902自适应系统级芯片(SoC)的HAPS®原型验证系统,以此进一步升级其硬件辅助验证(HAV)产品组合。
    的头像 发表于 02-19 17:12 1153次阅读

    思科推出全新硬件辅助验证产品组合

    思科技近日宣布,推出基于全新AMD Versal Premium VP1902自适应系统级芯片(SoC)的HAPS原型验证系统,全新升级其业界领先的硬件辅助验证(HAV)产品组合。
    的头像 发表于 02-18 17:30 1015次阅读

    思科技全新升级业界领先的硬件辅助验证产品组合,助力下一代半导体与设计创新

    思科技 (Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布,推出基于全新AMD Versal™ Premium VP1902自适应系统级芯片(SoC)的HAPS®原型验证系统
    发表于 02-18 16:00 472次阅读

    思科技与英特尔携手完成UCIe互操作性测试

    近日,新思科技与英特尔携手合作,率先完成了UCIe(Universal Chiplet Interconnect Express)互操作性测试芯片演示,并成功推出了包含控制器、PHY(物理层)和
    的头像 发表于 02-18 14:18 781次阅读

    思科推出创新工具,限时免费试用

    深圳市贝思科尔软件技术有限公司(贝思科尔)一直以来都致力于为电子行业提供创新实用的解决方案。近日,贝思科尔重磅推出了三款全新工具:Schem
    的头像 发表于 02-14 15:50 828次阅读

    思科推出超以太网与UALink IP解决方案

    近日,全球领先的电子设计自动化(EDA)和半导体IP供应商新思科技(Synopsys, Inc.)宣布了一项重大技术创新——推出业界首款超以太网IP和UALink IP解决方案。这一创新旨在满足
    的头像 发表于 12-25 11:12 1082次阅读