0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

台积电正与谷歌等科技巨头合作研发新的芯片封装技术

我快闭嘴 来源:爱集微 作者:Jimmy 2020-11-18 15:30 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

据报道,台积电正与谷歌等美国科技巨头合作,开发新的芯片封装技术。

随着摩尔定律放缓,缩小晶体管之间的空间变得越来越困难,封装技术的创新变得尤为重要。

台积电现正采用一种名为SoIC的新3D技术,垂直与水平地进行芯片封裝,可以将处理器、内存和传感器等几种不同类型的芯片堆叠和连接在一起。这种方法使整个芯片组更小,更强大,更节能。

知情人士向日经新闻透露,台积电计划在其正在台湾苗栗市兴建的芯片封装厂使用其新型3D堆叠技术。消息人士称,谷歌和AMD将成为其首批SoIC芯片的客户,并将帮助台积电对这些芯片进行测试和认证。该工厂的建设计划明年完工,将于2022年开始大规模生产。

知情人士表示,台积电当然不会试图取代所有传统的芯片封装厂商,但它的目标是服务于那些处于金字塔顶端的高端客户,这样那些财力雄厚的芯片开发商,如苹果、谷歌、AMD和英伟达,就不会把台积电留给竞争对手。

另一位芯片封装行业专家表示:“这些新的芯片堆叠技术需要先进的芯片制造专业知识以及大量的计算机模拟来实现精确的堆叠,因此传统芯片封装供应商很难介入。”

知情人士告诉日经,谷歌计划将SolC工艺生产的芯片用于自动驾驶系统和其他应用。谷歌在设计自己的芯片方面相对较新,目前在其数据中心服务器中用于人工智能计算。

另据多名消息人士透露,中芯国际也在考虑建立类似的先进芯片封装能力,并已向台积电的一些供应商订购设备,以运营一条小规模的先进封装生产线。

台积电拒绝就具体客户置评,但对日经表示,由于计算任务比过去更加多样化,要求也更高,半导体和封装技术有必要共同发展。客户对先进芯片封装服务的需求正在增加。
责任编辑:tzh

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20149

    浏览量

    247178
  • 芯片
    +关注

    关注

    462

    文章

    53539

    浏览量

    459157
  • 3D
    3D
    +关注

    关注

    9

    文章

    2990

    浏览量

    113837
  • 内存
    +关注

    关注

    9

    文章

    3173

    浏览量

    76115
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    CoWoS平台微通道芯片封装液冷技术的演进路线

    在先进封装技术,特别是CoWoS(Chip on Wafer on Substrate)平台上的微通道
    的头像 发表于 11-10 16:21 1869次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>CoWoS平台微通道<b class='flag-5'>芯片</b><b class='flag-5'>封装</b>液冷<b class='flag-5'>技术</b>的演进路线

    化圆为方,整合推出最先进CoPoS半导体封装

    成熟技术基础上的创新升级。长期以来,CoWoS作为的主力封装技术,凭借在高性能计算
    的头像 发表于 09-07 01:04 4012次阅读

    美国芯片“卡脖子”真相:美厂芯片竟要运回台湾封装

    美国芯片供应链尚未实现完全自给自足。新报告显示,亚利桑那州工厂生产的芯片,因美国国内缺乏优质封装
    的头像 发表于 07-02 18:23 779次阅读

    2nm良率超 90%!苹果巨头抢单

    当行业还在热议3nm工艺量产进展时,已经悄悄把2nm技术推到了关键门槛!据《经济日报》报道,
    的头像 发表于 06-04 15:20 899次阅读

    西门子与合作推动半导体设计与集成创新 包括N3P N3C A14技术

    西门子和在现有 N3P 设计解决方案的基础上,进一步推进针对台 N3C 技术的工具认证
    发表于 05-07 11:37 1263次阅读

    全球芯片产业进入2纳米竞争阶段:率先实现量产!

    随着科技的不断进步,全球芯片产业正在进入一个全新的竞争阶段,2纳米制程技术研发和量产成为了各大芯片制造商的主要目标。近期,
    的头像 发表于 03-25 11:25 1166次阅读
    全球<b class='flag-5'>芯片</b>产业进入2纳米竞争阶段:<b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>率先实现量产!

    今日看点丨传谷歌与联发科合作推出“更便宜”AI 芯片;奥迪宣布裁员7500人

    1. 传谷歌选择与联发科合作推出“更便宜” AI 芯片:因与关系紧密且价格更低   3月1
    发表于 03-18 10:57 701次阅读

    西门子数字化工业软件与开展进一步合作

    西门子数字化工业软件宣布与进一步开展合作,基于西门子先进的封装集成解决方案,提供经过认证的
    的头像 发表于 02-20 11:13 888次阅读

    斥资171亿美元升级技术封装产能

    领域。首先,将投入资金用于安装和升级先进技术的产能,以确保其技术路线图顺利推进,满足市场对高性能
    的头像 发表于 02-13 10:45 824次阅读

    AMD或首采COUPE封装技术

    知名分析师郭明錤发布最新报告,指出台在先进封装技术方面取得显著进展。报告显示,
    的头像 发表于 01-24 14:09 1214次阅读

    扩大先进封装设施,南科等地将增建新厂

    为了满足市场上对先进封装技术的强劲需求,正在加速推进其CoWoS(Chip-on-Wafer-on-Substrate)
    的头像 发表于 01-23 10:18 831次阅读

    4nm芯片量产

    率和质量可媲美台湾产区。 此外;还将在亚利桑那州二厂生产领先全球的2纳米制程技术,预计生产时间是2028年。
    的头像 发表于 01-13 15:18 1364次阅读

    先进封装大扩产,CoWoS制程成扩充主力

    的进一步扩充,在先进封装领域的布局正加速推进。 据悉,CoWoS制程是
    的头像 发表于 01-02 14:51 1050次阅读

    消息称完成CPO与先进封装技术整合,预计明年有望送样

    计算(HPC)或ASICAI芯片整合。 值得注意的是,由于CPO模组当中封装程序相当复杂及良率仍偏低,未来CPO当中的部分OE(光学引擎)封装订单亦有可能从
    的头像 发表于 12-31 11:15 880次阅读

    CoWoS封装A1技术介绍

    进步,先进封装行业的未来非常活跃。简要回顾一下,目前有四大类先进封装。 3D = 有源硅堆叠在有源硅上——最著名的形式是利用的 SoI
    的头像 发表于 12-21 15:33 4355次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>CoWoS<b class='flag-5'>封装</b>A1<b class='flag-5'>技术</b>介绍