0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DRAM的矩阵存储电路设计方案

电子设计 来源:TOMORROW 星辰 作者:TOMORROW 星辰 2020-12-01 15:18 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

DRAM(Dynamic Random Access Memory)

即动态随机存取存储器,它和 SRAM(静态随机存取存储器)一样都是常见的系统内存,也就是说我们个人电脑里的内存条通常都是DRAM。但是DRAM和 SRAM 两者之间有着很大的区别。其中最大的区别就是DRAM的地址总线接口与 SRAM 的不同。DRAM使用了dram 地址复用技术。也就是行地址与列地址分时复用技术,这就是dram 的关键技术所在。主要原因是由它的硬件电路决定的。

DRAM与 CPU接口(寻址方式)

举个栗子,EM63A165TS 是 EtronTech 公式的一款 DRAM 芯片,容量为 16M*16Bit,分成四个 Bank,每一个 Bank 为 4M*16Bit。但是,观察它的芯片管脚图,你就会发现它的地址线只有 13 根(A0-A12)和两根 Bank 控制线。13 根的控制线按照 SRAM 的寻址方法,每个 Bank 只有 2^13=8K,远远没有达到 4M。这是为什么呢?

原因在于,DRAM 普遍采用的是行与列地址分时复用技术进行寻址。在 DRAM 的矩阵存储单元中,地址可以分成行地址和列地址。在寻址时,必须先进行行寻址然后在进行列寻址,这是由 DRAM 的硬件电路所决定的。所以,对行地址线和列地址线进行共用,既节省了地址线,也不会降低 DRAM 原有的工作速率(因为 DRAM 的行地址和列地址就是要分时传送的)。而,如果是 SRAM 采用这种寻址方式的话,则会大大降低其工作速度。

那么,EM63A165TS 只有 13 根地址线也就可以理解了,在其数据手册上可以知道,A0-A12 是行地址线,同时 A0-A8 复用为列地址线,那么就有了 22 根地址线,2^22=4M。

DRAM硬件电路

下图所示是 DRAM 一个位的存储单元电路,信息存储在电容之中,电容有电荷则为 1,没电则为 0。当字线为高时,该 MOS 管导通,若电容有电荷,则会在位线上产生电流,反之则无。因为是用电容存储信息,而电容会存在漏电流,所以必须要配合周期刷新电路来维持电容的电荷。

下图所示则是一个 DRAM 的矩阵存储电路。

在读写操作前必须先选择行,相应 MOS 管导通。

选定行后,再选择列。然后就可以对某一位进行读写操作。

读过程中可以通过下图的感应放大器电路来保持电容的电荷不变。该电路由两个反相器组成。

当预充电线为高时,刷新电路导通,然后维持电容中的电荷量不变。由两个反相器和一个 MOS 管组成。

编辑:hfy

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • DRAM
    +关注

    关注

    41

    文章

    2402

    浏览量

    189558
  • cpu
    cpu
    +关注

    关注

    68

    文章

    11326

    浏览量

    225873
  • 存储单元
    +关注

    关注

    1

    文章

    68

    浏览量

    16798
  • sram
    +关注

    关注

    6

    文章

    833

    浏览量

    117718
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    低功耗DRAM可靠存储解决方案

    在半导体存储领域,低功耗DRAM正成为越来越多嵌入式系统和移动终端的首选。本文介绍的EM639325 SDRAM是一款高速CMOS同步动态随机存取存储器,采用128兆位内部架构,专为需要高内存带宽与低功耗平衡的应用场景打造。
    的头像 发表于 04-17 16:48 105次阅读
    低功耗<b class='flag-5'>DRAM</b>可靠<b class='flag-5'>存储</b>解决<b class='flag-5'>方案</b>

    同步DRAM相比传统异步DRAM有哪些特点

    同步DRAM存储单元结构采用1T1C(单晶体管-单电容)的电路形式。这个基本单元由一只晶体管和一个电容组成:电容负责存储电荷,有电荷代表“1”,无电荷代表“0”;晶体管则充当开关,在
    的头像 发表于 04-17 15:26 68次阅读

    深度解析3D眼镜电子电路设计难点与实践——YANTOK自主设计方案落地

    电子电路的设计合理性,其同步精度、功耗控制、兼容性表现,均由电路架构与元器件选型直接决定。作为电子发烧友,深入拆解3D眼镜的电子电路设计逻辑,不仅能掌握核心技术要点,更能为自主研发提供可落地的参考范式
    发表于 04-08 11:21

    PSRAM与DRAM/SRAM相比的优势是什么?

    PSRAM本质上是一种自带刷新电路DRAM,其存储单元采用1T+1C结构(一个晶体管加一个电容),相较于传统SRAM的6T结构,在相同芯片面积下能够实现更高的存储密度,单位成本也显著
    的头像 发表于 03-26 14:02 246次阅读
    PSRAM与<b class='flag-5'>DRAM</b>/SRAM相比的优势是什么?

    DRAM动态随机存取存储器DDR2 SDRAM内存解决方案

    在半导体存储领域,DRAM动态随机存取存储器始终是电子设备性能的核心支撑。作为存储解决方案的重要组成部分,DDR2 SDRAM内存解决
    的头像 发表于 02-28 16:31 690次阅读

    DRAM芯片选型,DRAM工作原理

    DRAM(动态随机存取存储器)芯片作为计算机系统内存的核心组成部分,承担着临时存储CPU运算所需数据和指令的关键任务。DRAM芯片凭借高存储
    的头像 发表于 01-30 15:11 842次阅读
    <b class='flag-5'>DRAM</b>芯片选型,<b class='flag-5'>DRAM</b>工作原理

    什么是DRAM存储芯片

    在现代存储芯片领域中,主要有两大类型占据市场主导:DRAM(动态随机存取存储器)和NAND闪存。二者合计占据了全球存储芯片市场的95%以上份额,其他
    的头像 发表于 01-13 16:52 1782次阅读

    创新的高带宽DRAM解决方案

    AI(人工智能)极大地增加了物联网边缘的需求。为了满足这种需求,Etron公司推出了世界上第一款扇入式晶圆级封装的DRAM——RPC DRAM®支持高带宽和更小的尺寸。凭借RPC DRAM的性价比和低功耗优势,创新型
    的头像 发表于 01-05 14:29 291次阅读

    DRAM组织结构和读取原理介绍

    DRAM 被组织成层次化的阵列,总共由数十亿个 DRAM 单元组成,每个单元存储一位数据。
    的头像 发表于 12-26 15:10 2420次阅读
    <b class='flag-5'>DRAM</b>组织结构和读取原理介绍

    DRAM动态随机存取器的解决方案特点

    在当今高速发展的3C领域(计算机外设、通信及消费电子),对存储器的性能与功耗提出了更高要求。DRAM动态随机存取存储器作为核心存储部件,其性能表现直接影响设备整体效能。Etron凭借其
    的头像 发表于 12-01 13:42 526次阅读

    PSRAM融合SRAM与DRAM优势的存储解决方案

    PSRAM(伪静态随机存储器)是一种兼具SRAM接口协议与DRAM内核架构的特殊存储器。它既保留了SRAM无需复杂刷新控制的易用特性,又继承了DRAM的高密度低成本优势。这种独特的设计
    的头像 发表于 11-11 11:39 980次阅读

    电路设计方案

    获取完整文档资料可下载附件哦!!!!如果内容有帮助可以关注、点赞、评论支持一下哦~
    发表于 06-04 14:58

    升压电路一文搞懂 升压电路技术文档合集

    升压电路图集合,升压电路设计方案电路设计技巧,升压电路一文搞懂;给大家分享 升压电路技术文档合集
    的头像 发表于 05-15 15:58 2.7w次阅读
    升压<b class='flag-5'>电路</b>一文搞懂 升压<b class='flag-5'>电路</b>技术文档合集

    存储DRAM:扩张与停产双重奏

    电子发烧友网报道(文/黄晶晶)高带宽存储HBM因数据中心、AI训练而大热,HBM三强不同程度地受益于这一存储产品的营收增长,甚至就此改变了DRAM市场的格局。根据CFM闪存市场的分析数据,2025年
    的头像 发表于 05-10 00:58 9199次阅读