0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何克服高速PCB设计中信号完整性问题?

我快闭嘴 来源:贤集网 作者:贤集网 2020-09-17 15:48 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

PCB中的高速信号是什么?

频率范围从50 MHz到高达3 GHz的信号被视为高速信号,例如时钟信号。理想情况下,时钟信号是方波,但实际上不可能立即将其“低”电平更改为“高”电平(反之亦然)。它具有特定的上升和下降时间,因此在时域中似乎是梯形的。值得注意的是,时钟信号的高频谐波在频域中的幅度取决于其上升和下降时间。如果上升时间大于谐波的幅度,则谐波的幅度将变小。

为什么在高频总是会有信号失真?

在低频(> 1kHz)下,信号保持在数据表征范围内,并且系统按预期运行。当速度增加时,就会产生更高的频率影响,从而导致振铃,串扰,反射,接地反弹和阻抗失配问题。它不仅影响系统的数字属性,而且还会影响模拟属性。这些问题更容易增加I / O接口和内存接口的数据速率。实际上,可以通过采用高级PCB设计服务或遵循严格的布局指南来避免这些问题。信号布线,端接方案和电源分配技术可以帮助设计人员实现有效的PCB。

在高速PCB设计中,何时需要注意信号完整性?

信号完整性:理想地,在PCB中,信号应不受干扰/不受干扰地从信号源(Tx)传输至负载(Rx)。但实际上,这不会发生。信号以一些损耗(阻抗失配,串扰,衰减,反射,开关问题)到达负载。信号完整性(SI)是定义为在高频状态下测量这些信号失真的术语。信号完整性通过提供实用的解决方案有助于预测和理解这些关键问题。

高速PCB设计要求将迹线可视化为传输线,而不是简单的导线。确定设计中的最高工作频率有助于确定应视为传输线的走线。如果走线超过该频率波长的大约1/10 ,则可以将其视为传输线。这些传输线需要数字和模拟分析。

PCB基板:PCB构造期间使用的基板材料会导致信号完整性问题。每个PCB基板具有不同的相对介电常数(εr )值。它决定了将信号走线视为传输线的长度,当然,在这种情况下,设计人员需要注意信号完整性威胁。

利用εr值,设计人员可以评估信号流动的速度(V p )和传播延迟( t PD)。这些参数有助于确定应将走线视为传输线的长度。描述了插入损耗如何随信号频率增加。对于FR-4(玻璃环氧树脂)和高频Rogers RO4350B材料,测量插入损耗(每英寸)。较高的插入损耗可能导致更大的衰减。

克服高速PCB设计中信号完整性问题的技术

设计人员可以在高速PCB中实现以下设计技术:

1.高速PCB设计中的阻抗匹配

此参数对于更快和更长的跟踪运行很重要。影响阻抗控制的三个因素是基板材料,走线宽度和走线距地面/电源层的高度。

在低频下,PCB轨迹由其直流特性定义。它可以被认为是理想的电路,没有电阻电容和电感。当频率上升时,与磁场相关的电感和电容开始影响其性能。由于过孔短线导致的走线阻抗不匹配,以及走线中的瑕疵无法使信号在接收器(负载)中被完全吸收。这就是为什么多余的能量会反射到发射器(源)的原因。这个过程一次又一次地重复直到所有能量被吸收为止。在高数据速率下,它会导致信号过冲,下冲和振铃,从而产生信号错误。为了解决该问题,这些传输线在其下方设置有接地平面以及终端电阻。

计算线路的阻抗很重要。(它是通过将线的粗细,电路板的介电常数以及线与地平面之间的距离结合起来计算得出的。)有时,传输线需要在不同的层之间穿行,因此,线与接地层之间的距离也要经过地平面发生变化。在这种情况下,通过改变线宽可以将线阻抗保持在相同的值。

注意:对于高频,高速设计,PCB轨迹被视为传输线。

高速PCB设计中的阻抗控制措施

阻抗失配可以通过实施适当的端接方案来控制。终止方案的选择取决于应用。让我们讨论其中的一些。

1.并联终端方案:在该方案中,终端电阻(RT)等于线路阻抗。该终端电阻放置在尽可能靠近负载的位置,以实现最大效率。在高输出状态下,此终端电阻的电流负载最大。

2戴维宁端接方案:这是并行端接方案的替代方案,在该方案中,端接电阻器(RT)分为两个独立的电阻器,它们等于线路阻抗(组合时)。该方案减少了从电源汲取的总电流,并增加了从电源汲取的电流,因为电阻器放置在VCC与地之间。

3 有源并联终端:此处,等于线路阻抗(Z0)的终端电阻放置在偏置电压路径中。设置偏置电压,以便输出驱动器可以从高电平和低电平信号中提取电流。该技术需要一个单独的电压源,该电压源可以吸收和提供电流以匹配输出传输速率。

4 串联-RC并联终端:在该方案中,电阻和电容器(> 100pF)的组合用作终端阻抗。此处,终端电阻(RT)等于Z0,电容器阻隔了低频信号分量并使高频分量通过。因此,RT的直流负载效应不会影响驱动器。

5 串联终端:它匹配信号源上的阻抗,而不是负载上的阻抗。该方案有助于衰减二次反射。线路阻抗根据负载的分布而变化。因此,一个电阻值并不适用于所有情况。这种方法仅在源处需要一个组件,而在每个负载中不需要多个组件,但是通过增加RC时间常数来延迟信号路径。

6 差分对终端:在接收设备的信号之间需要一个终端电阻。终端电阻必须与差分负载阻抗(通常为100Ω)匹配。
责任编辑:tzh

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    185

    文章

    18709

    浏览量

    261357
  • pcb
    pcb
    +关注

    关注

    4391

    文章

    23742

    浏览量

    420676
  • 电阻器
    +关注

    关注

    22

    文章

    4231

    浏览量

    64941
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    高频PCB布线“避坑指南”:4大核心技巧让信号完整性提升90%

    一站式PCBA加工厂家今天为大家讲讲高频PCB布线设计有什么技巧?高频PCB设计布线技巧。高频PCB布线需重点关注信号完整性、抗干扰能力及阻
    的头像 发表于 11-21 09:23 97次阅读
    高频<b class='flag-5'>PCB</b>布线“避坑指南”:4大核心技巧让<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>提升90%

    技术资讯 I 信号完整性与阻抗匹配的关系

    本文要点PCB走线和IC走线中的阻抗控制主要着眼于预防反射。防止互连路径上发生反射,可确保功率传输至负载,同时避免其他信号完整性问题。使用集成场求解器的PCB设计软件可以评估阻抗匹配并
    的头像 发表于 09-05 15:19 4900次阅读
    技术资讯 I <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>与阻抗匹配的关系

    揭秘高频PCB设计:体积表面电阻率测试仪如何确保信号完整性

    在高频 PCB 的设计与应用中,信号完整性是决定设备性能的核心,无论是通信基站、雷达系统还是高端电子设备,都依赖高频 PCB 中信号的稳定传
    的头像 发表于 08-29 09:22 438次阅读
    揭秘高频<b class='flag-5'>PCB设计</b>:体积表面电阻率测试仪如何确保<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>

    深圳 9月12-13日《信号完整性--系统设计及案例分析》公开课,即将开课!

    课程名称:《信号完整性--系统化设计方法及案例分析》讲师:于老师时间地点:深圳9月12-13日主办单位:赛盛技术课程特色信号完整性是内嵌于PCB设计
    的头像 发表于 07-10 11:54 296次阅读
    深圳 9月12-13日《<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>--系统设计及案例分析》公开课,即将开课!

    上海 6月20-21日《信号完整性--系统设计及案例分析》公开课,即将开课!

    课程名称:《信号完整性--系统化设计方法及案例分析》讲师:于老师时间地点:上海6月20-21日主办单位:赛盛技术课程特色信号完整性是内嵌于PCB设计
    的头像 发表于 05-15 15:38 418次阅读
    上海 6月20-21日《<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>--系统设计及案例分析》公开课,即将开课!

    受控阻抗布线技术确保信号完整性

    核心要点受控阻抗布线通过匹配走线阻抗来防止信号失真,从而保持信号完整性高速PCB设计中,元件与走线的阻抗匹配至关重要。
    的头像 发表于 04-25 20:16 1032次阅读
    受控阻抗布线技术确保<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>

    信号完整性测试基础知识

    在当今快速发展的数字时代,高速传输已成为电子设备的基本要求。随着数据传输速率的不断提升,信号完整性(Signal Integrity,简称SI)问题变得越来越重要。信号
    的头像 发表于 04-24 16:42 3332次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>测试基础知识

    技术资讯 | 信号完整性测试基础知识

    本文重点信号完整性测试需要从测试电路板和原型获取实验数据并加以分析。在理想的工作流程中,还会仿真信号完整性指标,并将其与实际测量值进行比较。信号
    的头像 发表于 04-11 17:21 1933次阅读
    技术资讯 | <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>测试基础知识

    高速 PCB 设计如何保证信号完整性?看这一文,7个技巧总结,秒懂

    今天给大家分享的是:高速 PCB 设计主要是关于 4 个高速 PCB 设计常见术语和保证信号完整性
    发表于 03-28 13:39

    iic协议的信号完整性测试

    在现代电子系统中,I2C协议因其简单性和灵活性而被广泛应用于各种设备之间的通信。然而,随着系统复杂度的增加和信号速率的提升,信号完整性问题变得越来越重要。 I2C协议概述 I2C协议是一种同步的、多
    的头像 发表于 02-05 11:44 2501次阅读

    探究电子电路中的信号完整性问题

    在当今高速电子系统的设计与应用中,信号完整性已成为至关重要的考量因素。随着电子设备的数据传输速率不断攀升,信号在电路中传输时面临着诸多挑战,如反射、串扰、延迟等,这些问题会严重影响系统
    的头像 发表于 02-04 17:11 735次阅读

    PCB信号完整性探讨-PPT

    信号完整性(Signal lntegrity,SI)包含由于信号传输速率加快而产生的互连、电源、器件等引起的所有信号质量及延时等问题。    
    的头像 发表于 01-15 11:30 943次阅读
    <b class='flag-5'>PCB</b><b class='flag-5'>信号</b><b class='flag-5'>完整性</b>探讨-PPT

    深度解析:PCB高速信号传输中的阻抗匹配与信号完整性

    GHz的信号,例如时钟信号。在实际应用中,时钟信号并非理想的方波,而是具有上升和下降时间的梯形波。这些高频信号在传输过程中容易出现失真,影响系统的整体性能。因此,保证
    的头像 发表于 12-30 09:41 1177次阅读

    如何解決信号完整性问题

    如何解决信号完整性问题呢?是德科技在向您介绍信号完整性分析基础知识的同时,我们还向您展示如何使用基本信号
    的头像 发表于 12-25 16:51 2463次阅读
    如何解決<b class='flag-5'>信号</b><b class='flag-5'>完整性问题</b>

    听懂什么是信号完整性

    信号完整性的影响因素有哪些?如何评估高速信号完整性?如何解决信号
    的头像 发表于 12-15 23:33 1035次阅读
    听懂什么是<b class='flag-5'>信号</b><b class='flag-5'>完整性</b>