0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

FPGA的用处比我们平时想象的用处更广泛

h1654155971.8456 来源:EDA365 作者:EDA365 2020-07-08 11:33 次阅读

FPGA的用处比我们平时想象的用处更广泛,原因在于其中集成的模块种类更多,而不仅仅是原来的简单逻辑单元(LE)。

早期的FPGA相对比较简单,所有的功能单元仅仅由管脚、内部buffer、LE、RAM构建而成,LE由LUT(查找表)和D触发器构成,RAM也往往容量非常小。现在的FPGA不仅包含以前的LE,RAM也更大更快更灵活,管教IOB也更加的复杂,支持的IO类型也更多,而且内部还集成了一些特殊功能单元,包括:DSP:实际上就是乘加器,FPGA内部可以集成多个乘加器,而一般的DSP芯片往往每个core只有一个。换言之,FPGA可以更容易实现多个DSP core功能。在某些需要大量乘加计算的场合,往往多个乘加器并行工作的速度可以远远超过一个高速乘加器。SERDES:高速串行接口。将来PCI-E、XAUI、HT、S-ATA等高速串行接口会越来越多。有了SERDES模块,FPGA可以很容易将这些高速串行接口集成进来,无需再购买专门的接口芯片。CPU core:分为2种,软core和硬core.软core是用逻辑代码写的CPU模块,可以在任何资源足够的FPGA中实现,使用非常灵活。而且在大容量的FPGA中还可以集成多个软core,实现多核并行处理。硬core是在特定的FPGA内部做好的CPU core,优点是速度快、性能好,缺点是不够灵活。不过,FPGA还是有缺点。对于某些高主频的应用,FPGA就无能为力了。现在虽然理论上FPGA可以支持的500MHz,但在实际设计中,往往200MHz以上工作频率就很难实现了。

FPGA设计要点之一:时钟

对于FPGA来说,要尽可能避免异步设计,尽可能采用同步设计。

同步设计的第一个关键,也是关键中的关键,就是时钟树。

FPGA的用处比我们平时想象的用处更广泛

一个糟糕的时钟树,对FPGA设计来说,是一场无法弥补的灾难,是一个没有打好地基的大楼,崩溃是必然的。具体一些的设计细则:1)尽可能采用单一时钟;

2)如果有多个时钟域,一定要仔细划分,千万小心;

3)跨时钟域的信号一定要做同步处理。对于控制信号,可以采用双采样;对于数据信号,可以采用异步fifo.需要注意的是,异步fifo不是万能的,一个异步fifo也只能解决一定范围内的频差问题。

4)尽可能将FPGA内部的PLL、DLL利用起来,这会给你的设计带来大量的好处。

5)对于特殊的IO接口,需要仔细计算Tsu、Tco、Th,并利用PLL、DLL、DDIO、管脚可设置的delay等多种工具来实现。简单对管脚进行Tsu、Tco、Th的约束往往是不行的。可能说的不是很确切。这里的时钟树实际上泛指时钟方案,主要是时钟域和PLL等的规划,一般情况下不牵扯到走线时延的详细计算(一般都走全局时钟网络和局部时钟网络,时延固定),和ASIC中的时钟树不一样。对于ASIC,就必须对时钟网络的设计、布线、时延计算进行仔细的分析计算才行。

FPGA设计要点之二:FSM

FSM:有限状态机。这个可以说是逻辑设计的基础。几乎稍微大一点的逻辑设计,几乎都能看得到FSM.FSM分为moore型和merly型,moore型的状态迁移和变量无关,merly型则有关。实际使用中大部分都采用merly型。FSM通常有2种写法:单进程、双进程。初学者往往喜欢单进程写法,格式如下:

always @( posedge clk or posedge rst )beginif ( rst == 1‘b1 )FSM_status 《= ……;elsecase( FSM_status )……;endcaseend

简单的说,单进程FSM就是把所有的同步、异步处理都放入一个always中。

优点:1)看起来比较简单明了,写起来也不用在每个case分支或者if分支中写全对各个信号和状态信号的处理。也可以简单在其中加入一些计数器进行计数处理。2)所有的输出信号都已经是经过D触发器锁存了。缺点:1)优化效果不佳。由于同步、异步放在一起,编译器一般对异步逻辑的优化效果最好。单进程FSM把同步、异步混杂在一起的结果就是导致编译器优化效果差,往往导致逻辑速度慢、资源消耗多。2)某些时候需要更快的信号输出,不必经过D触发器锁存,这时单进程FSM的处理就比较麻烦了。双进程FSM,格式如下:

always @( posedge clk or posedge rst )beginif ( rst == 1’b1 )FSM_status_current 《= …;elseFSM_status_current 《= FSM_status_next;always @(*)begincase ( FSM_status_current )FSM_status_next = ……;endcaseend

从上面可以看到,同步处理和异步处理分别放到2个always中。其中FSM状态变量也采用2个来进行控制。双进程FSM的原理我这里就不多说了,在很多逻辑设计书中都有介绍。这里描述起来太费劲。优点:1)编译器优化效果明显,可以得到很理想的速度和资源占用率。

2)所有的输出信号(除了FSM_status_current)都是组合输出的,比单进程FSM快。缺点:1)所有的输出信号(除了FSM_status_current)都是组合输出的,在某些场合需要额外写代码来进行锁存。

2)在异步处理的always中,所有的if、case分支必须把所有的输出信号都赋值,而且不能出现在FSM中的输出信号回送赋值给本FSM中的其他信号的情况,否则会出现 latch。latch会导致如下问题:1)功能仿真结果和后仿不符;2)出现无法测试的逻辑;3)逻辑工作不稳定,特别是latch部分对毛刺异常敏感;4)某些及其特殊的情况下,如果出现正反馈,可能会导致灾难性的后果。这不是恐吓也不是开玩笑,我就亲眼见过一个小伙把他做的逻辑加载上去后,整个FPGA给炸飞了。后来怀疑可能是出现正反馈导致高频振荡,最后导致芯片过热炸掉(这个FPGA芯片没有安装散热片)。

FPGA设计要点之三:latch

首先回答一下:1)stateCAD没有用过,不过我感觉用这个东东在构建大的系统的时候似乎不是很方便。也许用systemC或者system Verilog更好一些。2)同步、异步的叫法是我所在公司的习惯叫法,不太对,不过已经习惯了,呵呵。这次讲一下latch.latch的危害已经说过了,这里不再多说,关键讲一下如何避免。1)在组合逻辑进程中,if语句一定要有else!并且所有的信号都要在if的所有分支中被赋值。

always @( * ) beginif ( sig_a == 1‘b1 ) sig_b = sig_c;end这个是绝对会产生latch的。正确的应该是always @( * ) beginif ( sig_a == 1’b1 ) sig_b = sig_c;else sig_b = sig_d;end

另外需要注意,下面也会产生latch.也就是说在组合逻辑进程中不能出现自己赋值给自己或者间接出现自己赋值给自己的情况。

always @( * ) beginif ( rst == 1‘b1 ) counter = 32’h00000000;else counter = counter + 1;end

但如果是时序逻辑进程,则不存在该问题。2)case语句的default一定不能少!原因和if语句相同,这里不再多说了。需要提醒的是,在时序逻辑进程中,default语句也一定要加上,这是一个很好的习惯。3)组合逻辑进程敏感变量不能少也不能多。这个问题倒不是太大,verilog2001语法中可以直接用 * 搞定了。顺便提一句,latch有弊就一定有利。在FPGA的LE中,总存在一个latch和一个D触发器,在支持DDR的IOE(IOB)中也存在着一个latch来实现DDIO.不过在我们平时的设计中,对latch还是要尽可能的敬而远之。

FPGA设计要点之四:逻辑仿真

仿真是FPGA设计中必不可少的一步。没有仿真,就没有一切。

FPGA的用处比我们平时想象的用处更广泛

仿真是一个单调而繁琐的工作,很容易让人产生放弃或者偷工减料的念头。这时一定要挺住!仿真分为单元仿真、集成仿真、系统仿真。单元仿真:针对每一个最小基本模块的仿真。单元仿真要求代码行覆盖率、条件分支覆盖率、表达式覆盖率必须达到100%!这三种覆盖率都可以通过MODELSIM来查看,不过需要在编译该模块时要在Compile option中设置好。集成仿真:将多个大模块合在一起进行仿真。覆盖率要求尽量高。系统仿真:将整个硬件系统合在一起进行仿真。此时整个仿真平台包含了逻辑周边芯片接口的仿真模型,以及BFM、Testbench等。系统仿真需要根据被仿真逻辑的功能、性能需求仔细设计仿真测试例和仿真测试平台。系统仿真是逻辑设计的一个大分支,是一门需要专门学习的学科。
责任编辑:pj

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1602

    文章

    21323

    浏览量

    593214
  • cpu
    cpu
    +关注

    关注

    68

    文章

    10443

    浏览量

    206566
  • 乘加器
    +关注

    关注

    0

    文章

    4

    浏览量

    5968
  • 华秋DFM
    +关注

    关注

    20

    文章

    3483

    浏览量

    3908
收藏 人收藏

    评论

    相关推荐

    过孔温度,没有我们想象那么高

    过孔温度,没有我们想象那么高
    的头像 发表于 12-07 16:55 212次阅读
    过孔温度,没有<b class='flag-5'>我们</b><b class='flag-5'>想象</b>那么高

    100%自主研发!龙芯中科新一代通用处理器发布

    用处理器,可运行多种类的跨平台应用,满足各类大型复杂桌面应用场景。 据悉,龙芯3A6000与上一代的龙芯3A5000相比,单线程通用处理性能提升60%,多进程通用处理器性能提升100%。中国电子技术标准化研究院赛西实验室测试结
    的头像 发表于 12-01 15:45 363次阅读
    100%自主研发!龙芯中科新一代通<b class='flag-5'>用处</b>理器发布

    媒体聚焦 | ​RENSAS瑞萨公开下一代车用处理器蓝图,全面拥抱平台化

    媒体聚焦 | ​RENSAS瑞萨公开下一代车用处理器蓝图,全面拥抱平台化
    的头像 发表于 11-28 13:34 222次阅读
    媒体聚焦 | ​RENSAS瑞萨公开下一代车<b class='flag-5'>用处</b>理器蓝图,全面拥抱平台化

    burster波司特通用处理器控制器维修-控制器功率放大器故障检修

    burster波司特通用处理器控制器维修
    的头像 发表于 11-24 10:51 272次阅读

    上拉电阻和下拉电阻的用处

    上拉电阻和下拉电阻的用处和区别  上拉电阻和下拉电阻是电子电路中常用的两种电阻配置方式,它们在电路中起到了关键的作用。下面将详细介绍它们的用途和区别。 首先我们来介绍上拉电阻。上拉电阻是指将一个电路
    的头像 发表于 11-22 18:26 1130次阅读

    嵌入式视频处理系统领域的FPGA验证

    FPGA在视频处理方面可能很有用处,但在验证基于FPGA的视频系统时,则需要仔细关注您所用的方法。
    的头像 发表于 10-27 17:34 180次阅读

    51单片机编程什么时候要用到波特率倍速?波特率倍速有什么用处

    51单片机串口波特率倍速问题,51单片机编程什么时候要用到波特率倍速,波特率倍速有什么用处啊,不太明白,会不会因为串口波特率倍速影响到串口下载程序,可是程序又是怎么影响到硬件下载问题的呢?求指点。
    发表于 10-27 07:34

    单片机C语言指针有什么用处呢?

    单片机C语言指针有什么用处
    发表于 10-23 07:18

    请问一下Keil启动文件STARTUP.A51有什么用处

    新建单片机项目时,没有选择拷贝启动文件,程序也能运行。请问这个启动文件有什么用处呢?
    发表于 09-27 06:07

    将DSP和ML功能融合到低功耗通用处理器中

    随着各种类型的物联网和嵌入式系统对信号处理的需求不断增加,我们看到市场上出现了许多新的芯片,它们结合了数字信号处理器(DSP)和通用处理器来满足这些日益增长的处理需求。 虽然这些适用于硅面积和功耗
    发表于 08-23 06:51

    Arm应用处理器电源管理的变迁-硬件设计

    Arm应用处理器始终以极佳的能效,低功耗应用于包括手机在内的移动设备,因而它们的低功耗设计,电源管理是重要的设计考虑。
    发表于 08-08 10:11 1249次阅读
    Arm应<b class='flag-5'>用处</b>理器电源管理的变迁-硬件设计

    什么是VPS服务器,有哪些用处

    、带宽和其他资源可供用户使用,因此用户可以在其上运行自己的应用程序和操作系统,就像使用自己的物理服务器一样,但相比之下,使用VPS更加灵活和便宜。VPS通常用于虚拟主机,开发和测试环境,远程办公等,具体用处如下: 1.虚拟主机:可 以用VPS来部署网站、博客、电
    的头像 发表于 07-26 13:49 1979次阅读

    直线电机的广泛用处

    直线电机的广泛用处我们如今常用的直线电机在被1834年德国雅可比发明出来的时候,电机的用处可以说是鲜为人知。让电机广泛运用起来的是187
    的头像 发表于 07-26 08:18 544次阅读

    什么是专用处理器?专用处理器的设计方法和工具介绍

    on some external data source, usually memory or some other data stream”。专用处理器就是针对特定应用或者领域的处理器,类似于是我们经常说的Domain Specific Architecture的概念
    发表于 07-17 14:14 1044次阅读
    什么是专<b class='flag-5'>用处</b>理器?专<b class='flag-5'>用处</b>理器的设计方法和工具介绍

    上拉电阻和下拉电阻的用处和区别

    通过一个电阻钳位在低电平。 那么,上拉电阻和下拉电阻的用处和区别分别又是什么呢? 一、上拉电阻和下拉电阻是什么 上拉就是将不确定的信号通过一个电阻钳位在高电平,电阻同时起限流作用。而下拉电阻是直接接到地上,接二
    的头像 发表于 06-29 17:04 8036次阅读
    上拉电阻和下拉电阻的<b class='flag-5'>用处</b>和区别