0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

走线高速信号走线的九大规则

云创硬见 来源:云创硬见 作者:云创硬见 2020-02-14 11:53 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

规则一:高速信号走线屏蔽规则

如上图所示:
在高速的PCB设计中,时钟等关键的高速信号线,走需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。
建议屏蔽线,每1000mil,打孔接地。

规则二:高速信号的走线闭环规则
由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现这种失误,如下图所示:

时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。

规则三:高速信号的走线开环规则
规则二提到高速信号的闭环会造成EMI辐射,同样的开环同样会造成EMI辐射,如下图所示:

时钟信号等高速信号网络,在多层的PCB走线的时候产生了开环的结果,这样的开环结果将产生线形天线,增加EMI的辐射强度。在设计中我们也要避免。

规则四:高速信号的特性阻抗连续规则
高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射,如下图:

也就是:同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

规则五:高速PCB设计的布线方向规则
相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加EMI辐射,如下图:

相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。

规则六:高速PCB设计中的拓扑结构规则
在高速PCB设计中有两个最为重要的内容,就是线路板特性阻抗的控制和多负载情况下的拓扑结构的设计。在高速的情况下,可以说拓扑结构的是否合理直接决定,产品的成功还是失败。

如上图所示,就是我们经常用到的菊花链式拓扑结构。这种拓扑结构一般用于几Mhz的情况下为益。高速的拓扑结构我们建议使用后端的星形对称结构。

规则七:走线长度的谐振规则

检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

规则八:回流路径规则

所有的高速信号必须有良好的回流路径。近可能的保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。

规则九:器件的退耦电容摆放规则

退耦电容的摆放的位置非常的重要。不合理的摆放位置,是根本起不到退耦的效果。退耦电容的摆放的原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 信号
    +关注

    关注

    11

    文章

    2902

    浏览量

    79684
  • 走线
    +关注

    关注

    3

    文章

    120

    浏览量

    24559
  • 云创硬见
    +关注

    关注

    10

    文章

    11

    浏览量

    8275
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    揭秘PCB设计生死线线宽度、铜厚与温升如何决定电流承载力?

    一站式PCBA加工厂家今天为大家讲讲PCB线与过孔的电流承载能力有受什么影响?PCB线与过孔的电流承载能力的影响因素。PCB
    的头像 发表于 11-19 09:24 573次阅读
    揭秘PCB设计生死<b class='flag-5'>线</b>:<b class='flag-5'>走</b>线宽度、铜厚与温升如何决定电流承载力?

    到底DDR线能不能参考电源层啊?

    高速先生成员--黄刚 一些通用的PCB设计经验以及高速信号理论,都告诉我们PCB上的信号最好都以地平面为参考,尤其是高速
    发表于 11-11 17:46

    到底DDR线能不能参考电源层啊?

    虽然我看到过DDR的线参考电源平面也能调试成功的案例,但是依然不妨碍我还想问:到底DDR线能不能参考电源层啊?
    的头像 发表于 11-11 17:44 511次阅读
    到底DDR<b class='flag-5'>走</b><b class='flag-5'>线</b>能不能参考电源层啊?

    技术资讯 I Allegro 设计中的线约束设计

    本文要点在进行时序等长布线操作的时候,在布线操作的时候不管你是蛇形线还是折线,约束管理器会自动帮你计算长度、标偏差,通过精确控制线长度,来实现
    的头像 发表于 09-05 15:19 912次阅读
    技术资讯 I Allegro 设计中的<b class='flag-5'>走</b><b class='flag-5'>线</b>约束设计

    信号线长度:辐射发射的隐形 “操盘手”

    一前言在电子设备中,随着电路集成度不断提高以及工作频率持续上升,电磁兼容性(EMC)成为关键问题。信号线作为电路中信号传输的通道,其长度对辐射发射有着显著影响,这不仅关系到设备自身的
    的头像 发表于 08-05 11:33 645次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>走</b>线长度:辐射发射的隐形 “操盘手”

    AD7792电流源输出在线时,如果线过长,且线很细10mil,会导致电流源大小衰减吗?

    AD7792电流源输出在线时,如果线过长,且线很细10mil,会导致电流源大小衰减吗?
    发表于 06-11 07:22

    allegro软件线命令下参数不显示如何解决

    在PCB设计中,线命令是频繁使用的功能之一。执行走线命令后,通常会在Options面板中显示线宽、层、角度等设置选项,用于调整线参数。然
    的头像 发表于 06-05 09:30 1507次阅读
    allegro软件<b class='flag-5'>走</b><b class='flag-5'>线</b>命令下参数不显示如何解决

    机柜配线架的线方式

    机柜配线架的线方式是网络布线工程中的关键环节,直接影响机房管理效率、设备散热性能和后期维护便利性。合理的线设计需要兼顾功能性、美观性和可扩展性,以下从规划原则、
    的头像 发表于 04-28 10:44 1460次阅读
    机柜配线架的<b class='flag-5'>走</b><b class='flag-5'>线</b>方式

    PCB Layout中的三种线策略

    都可以直角线,注意细节是每个优秀工程师必备的基本素质,而且,随着数字电路的飞速发展,PCB工程师处理的信号频率也会不断提高,到10GHz以上的RF设计领域,这些小小的直角都可能成为高速
    发表于 03-13 11:35

    PCB线,盲目拉线,拉了也是白拉!

    是: i. 加大平行布线的间距,遵循3W规则; ii. 在平行线间插入接地的隔离线 iii. 减小布线层与地平面的距离。 3、 布线的一般规则要求 a) 相邻平面线方向成正交结构。避
    发表于 03-06 13:53

    高速信号线线规则有哪些

    高速数字电路设计中,信号完整性(SI)是确保系统性能和可靠性的核心要素。高速信号线线规则
    的头像 发表于 01-30 16:02 2294次阅读

    高速信号线越短越好吗为什么

    高速数字电路设计中,信号线的长度是一个至关重要的考量因素。随着数据传输速率的不断提升,信号完整性、时序准确性和系统可靠性等方面的挑战也随
    的头像 发表于 01-30 15:56 1395次阅读

    PCB线与电磁兼容:如何巧妙平衡与协同

    PCB线,本质上是在电路板上通过蚀刻铜箔形成的导线,负责在众多电子元件之间精准无误地传导电流与信号。来与捷多邦小编一起了解PCB线有多重
    的头像 发表于 12-25 11:15 754次阅读

    高速PCB设计EMI防控手册:大关键步骤详解

    的关注。据统计,几乎60%的EMI问题都可以通过优化高速PCB设计来解决。本文将详细介绍高速PCB设计解决EMI问题的规则,帮助工程师们在设计中有效减少EMI的产生。
    的头像 发表于 12-24 10:08 880次阅读

    是否存在有关 PCB 线电感的经验法则?

    本文要点PCB线具有电感和电容,这两者共同决定了线的阻抗。有时,了解线的电感有助于估算因串
    的头像 发表于 12-13 16:54 3807次阅读
    是否存在有关 PCB <b class='flag-5'>走</b><b class='flag-5'>线</b>电感的经验法则?