0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

台积电研发副总裁黄汉森:2050年晶体管将缩小到氢原子尺度,即0.1nm

DPVg_AI_era 来源:lq 2019-09-01 07:53 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

台积电研发负责人Phillip Wong近日在硅谷举行的Hot Chips会议上表示,摩尔定律没死,依然有效且状况良好,并表示随着新技术的进步,到2050年晶体管做到0.1纳米,约等于氢原子的大小。

“毋庸置疑,摩尔定律依然有效且状况良好,它没有死掉,没有减速,也没有生病。”

台积电研发负责人Philip Wong(黄汉森)在Hot chips大会上表示,他展示了台积电对芯片技术的前瞻,称到2050年,晶体管将缩小到氢原子尺度,即0.1nm。

黄汉森去年8月开始担任台积电企业研究副总裁,在此之前他是斯坦福大学电机工程学系教授,擅长新形态的存储技术研究,在学术界拥有很高声望。

Philip Wong

黄汉森在Hot Chips大会上演讲的题目是:“下一个半导体工艺节点会给我们带来什么?”,他还详细介绍了其他芯片技术的发展,比如将内存放在处理器的正上方,他预计这将提高性能。

对摩尔定律非常乐观,台积电提出芯片进展的三大方向 摩尔定律预测,集成电路上可容纳的晶体管数量,约每隔 18 个月便会增加一倍,性能也将提升一倍(即更多的晶体管使其更快)。

不过,如何以最有经济效益的方法将数十亿个晶体管放在一颗芯片中,成为当前芯片制造遇到的最大挑战,所以近年来有不少人认为摩尔定律逼近了物理极限并开始放缓。

英特尔一直在努力研发先进制程,但从整个行业来看,单个晶体管的价格不再继续下降。这就限制了新的制造工艺只能用于高端、高成本的芯片。过去芯片行业的好日子已经一去不复返了,那时芯片的时钟速度提高,功耗却没有受到任何影响。

因此,芯片制造业出现悲观主义者也就不足为奇。

黄汉森预计,处理器将由不同芯片元件3D堆叠组成,而在当前这些元件通常是分开的。这将意味着芯片获得更小的尺寸和更高的性能。

不过,作为晶圆代工龙头的台积电却非常乐观。黄汉森表示,摩尔定律进展良好,并大胆地预测了到2050年的进展,尽管他没有提供任何详细的计划。

摩尔定律以及芯片进展的其他方面都状况良好 Real World Technologies的分析师David Kanter则更为谨慎。由于台积电现在与英特尔已经是并列,而不是在英特尔之后,台积电不得不承担更多的领导责任,加大研发投入,因此听到该公司如此乐观并不令人意外。但谈到芯片的进步,黄汉森对一些实际问题避而不谈,比如缩小晶体管的速度放缓,以及制造最新一代产品的成本增加。

根本性的改进 “我们期待看到更多不同方向的创新,这将为行业提供持续的利益。”黄汉森说:“这就是我们关心的。”

黄汉森表示,芯片技术的元件正在缩小到极小的尺寸

关于未来的技术路线,Philip Wong 认为像碳纳米管(1.2nm 尺度),2D层状材料等可以将晶体管变得更快,尺寸更小;同时,相变内存(PRAM),旋转力矩转移随机存取内存(STT-RAM)等会直接和处理器封装在一起,缩小体积,加快数据传递速度;此外还有3D 堆叠封装技术。

具体而言,黄汉森就未来的发展方向提出若干观点:

新技术将使晶体管更快、更小。长期以来一直在考虑的一项技术——碳纳米管,现在正变得切实可行。另一种是被称为2D层状材料的材料,可以通过让电子更容易地流过芯片来提供类似的增强。

一些新的内存技术将直接构建到处理器中,而不是作为单独的芯片连接。这种快速连接将极大地提高性能,因为芯片上的逻辑电路(处理数据的部分)将更快地获得所需的数据,因此不必有太多闲置时间。

3D堆叠技术将意味着,如今孤立的计算机处理器功能可以被夹在多个层中,与高速数据通路相连。

“在这些系统中,多层逻辑和内存以细粒度的方式集成,连接性是关键,”黄汉森说。

分析师Nathan Brookwood表示,尽管黄汉森对碳纳米管等技术非常关注,但不认为台积电本身在现阶段会押注于任何特定的新技术。

新的计算机内存技术将取得进展

不过,黄汉森强调,除了硬件,软件算法也需要迎头赶上。一旦实现了这一点,芯片的进步将提供更好的计算设备。这是至关重要的,黄汉森说:“社会对先进技术的需求是无止境的。” 接下来,新智元带来黄汉森在Hot Chip 2019主旨演讲的完整PPT,附精编解读。 台积电Hot Chips大会演讲精编(附PPT)

摩尔定律讲的是元件密度,这是高性能计算的主要驱动力。

从对数图上看,摩尔定律不但没有死,而且活的很好,晶体管密度还在增加,而且在可预见的未来内还会继续增加,至于时钟速度和运行效率等人们同样关心的新属性,实际上超出了摩尔定律的范围。

进入AI5G时代,“内存墙”问题日益突出,海量数据的流动和转移的需求越来越高,内存访问决定了计算的能源效率。

深度神经网络需要大量的内存容量,而且内存紧缺的问题将来还会更加突出。芯片上需要更多数量的SRAM,但永远都不够,重要的是什么样的内存。

现有的系统中,大部分都是2D和2.5D,用的是TSV,我们需要再向前迈进一步,进入3D。

而下一步就是Beyond 3D,它实现了逻辑和内存的多层整合,在纳米级尺度上实现了高密度的TSV工艺,即“N3XT级”系统。

下一代内存需要具备高带宽、高容量,而且需要在片上。

研究表明,具备上述条件的内存可以使系统级收益增加近2000倍,当然,以现有技术很难实现。在上层很难构建高性能晶体管,因为制造时需要1000度高温条件,内存层会融化。

要想实现上面说的理想的系统,需要超薄的设备层和较低的制造温度。 近年来,晶体管技术实现了不少进步,出现了2D层材料过度金属设计,1D碳纳米管设计等,这些材料非常轻薄,大大降低了晶体管的沟道宽度,但仍保持高迁移率水平。

实现内存与逻辑平台在3D架构下的整合,让晶体管与制造技术的进步成为一个连续的统一体。

而要实现这一目标,各自为战是不行的。这需要系统工程师和开发人员的密切合作,需要硬件设备制造技术和需求的更紧密的交流,需要学术界与产业界建立更加紧密的联系。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    463

    文章

    54379

    浏览量

    468988
  • 台积电
    +关注

    关注

    44

    文章

    5807

    浏览量

    177011
  • 晶体管
    +关注

    关注

    78

    文章

    10434

    浏览量

    148542

原文标题:台积电研发副总裁黄汉森:2050年晶体管能做到0.1纳米,氢原子尺度!

文章出处:【微信号:AI_era,微信公众号:新智元】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    2nm“诸神之战”打响!性能飙升+功耗骤降,携联发科领跑

    电子发烧友网报道(文/莫婷婷)2025,2nm制程正式开启全球半导体“诸神之战”。就在近期,MediaTek(联发科)宣布,首款采用
    的头像 发表于 09-19 09:40 1.3w次阅读
      2<b class='flag-5'>nm</b>“诸神之战”打响!性能飙升+功耗骤降,<b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>携联发科领跑

    证实,南京厂被撤销豁免资格!

    电子发烧友网报道(文/梁浩斌)继SK海力士、三星之后,南京也被撤销了豁免?   9月2日消息,美国商务部官员在近期通知
    的头像 发表于 09-04 07:32 1.1w次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>证实,南京厂被撤销豁免资格!

    抬升源漏技术如何拯救纳米尺度晶体管

    在芯片尺寸持续缩小的竞赛中,晶体管工程师们遇到了一道难以逾越的鸿沟:源漏区越做越浅,接触电阻却越来越大。这就好比一根很细的吸管伸入一杯很浅的饮料中,即使饮料很多,吸管也吸不到足够的水。当沟道长度缩到
    的头像 发表于 04-10 17:08 692次阅读
    抬升源漏技术如何拯救纳米<b class='flag-5'>尺度</b><b class='flag-5'>晶体管</b>

    1.4nm制程工艺!公布量产时间表

    供应一度面临紧张局面。为应对市场激增的订单,已启动新建三座工厂的扩产计划,旨在进一步提升产能,保障客户供应链的稳定交付。   与此同时,
    的头像 发表于 01-06 08:45 7227次阅读

    漏致势垒降低效应如何影响晶体管性能

    随着智能手机、电脑等电子设备不断追求轻薄化,芯片中的晶体管尺寸已缩小至纳米级(如3nm、2nm)。但尺寸缩小的同时,一个名为“漏致势垒降低效
    的头像 发表于 12-26 15:17 1076次阅读
    漏致势垒降低效应如何影响<b class='flag-5'>晶体管</b>性能

    :云、、端技术创新,端侧AI将是绝佳机会

    电子发烧友网报道(文/晶晶)在日前举行的2025集成电路发展论坛(成渝)暨三十一届集成电路设计业展览会(ICCAD-Expo2025)上,(中国)总经理罗镇球在接受包括电子发烧
    的头像 发表于 12-22 09:29 4474次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>:云、<b class='flag-5'>管</b>、端技术创新,端侧AI将是绝佳机会

    电压选择晶体管应用电路第二期

    电压选择晶体管应用电路第二期 以前发表过关于电压选择晶体管的结构和原理的文章,这一期我介绍一下电压选择晶体管的用法。如图所示: 当输入电压Vin等于电压选择
    发表于 11-17 07:42

    2纳米制程试产成功,AI、5G、汽车芯片,谁将率先受益?

    与现行的3nm工艺相比,在2nm制程上首次采用了GAA(Gate-All-Around,环绕栅极)
    的头像 发表于 10-29 16:19 872次阅读

    纳微半导体任命Matthew Sant为高级副总裁

    近日,纳微半导体宣布一项人事任命:Matthew Sant担任高级副总裁、秘书兼总法律顾问。
    的头像 发表于 09-26 10:12 1026次阅读

    多值电场型电压选择晶体管结构

    ,有没有一种简单且有效的器件实现对电压的选择呢?本文介绍一种电场型多值电压选择晶体管,之所以叫电压型,是因为通过调控晶体管内建电场大小来实现对电压的选择,原理是PN结有内建电场,通过外加电场来增大或减小
    发表于 09-15 15:31

    官宣退场!未来两逐步撤离氮化镓市场

    7月3日,氮化镓(GaN)制造商纳微半导体(Navitas)宣布,其650V元件产品将在未来1到2内,从当前供应商(TSMC)逐步过渡至力
    的头像 发表于 07-04 16:12 1018次阅读

    下一代高速芯片晶体管解制造问题解决了!

    ,10埃)开始一直使用到A7代。 从这些外壁叉片晶体管的量产中获得的知识可能有助于下一代互补场效应晶体管(CFET)的生产。 目前,领先的芯片制造商——英特尔、
    发表于 06-20 10:40

    2nm良率超 90%!苹果等巨头抢单

    当行业还在热议3nm工艺量产进展时,已经悄悄把2nm技术推到了关键门槛!据《经济日报》报道,
    的头像 发表于 06-04 15:20 1581次阅读

    加大投资布局 2纳米制程研发取得积极进展

    近期,(TSMC)执行副总经理暨共同营运长秦永沛在一次公开活动中表示,公司的2纳米制程研发进展顺利,未来
    的头像 发表于 05-27 11:18 1087次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>加大投资布局 2纳米制程<b class='flag-5'>研发</b>取得积极进展

    披露:在美国大亏 在大陆大赚 在美投资亏400亿

    根据公布的2024股东会年报数据显示,
    的头像 发表于 04-22 14:47 2354次阅读