完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
数据: DS90CR286AT-Q1 3.3V 上升沿数据选通信号 LVDS 接收器 28 位 Channel Link 66MHz 数据表 (Rev. A)
DS90CR286AT-Q1接收器可将四条LVDS(低压差分信号)数据流转换回28位并行LVCMOS数据。接收器数据在输出时钟的上升沿输出选通信号。
接收器LVDS时钟的工作速率为20MHz至66MHz.DS90CR286AT-Q1会锁相至输入LVDS时钟,对LVDS数据线路上的串行位流进行采样,然后将其转换为28位并行输出数据。在66MHz的传输时钟速率下,每条LVDS输入线路均以462Mbps的位速率运行,最大吞吐量达1.848Gbps。
DS90CR286AT-Q1器件的接收器输出拥有更长的数据有效时间,相比上一代接收器有显着提升.DS90CR286AT-Q1针对PCB电路板芯片间。对于这款器件,不建议通过电缆互连的方式传输LVDS数据。
用户使用兼容的OpenLDI发送器和DS90CR286AT-Q1接收器设计子系统时,需要确保偏差裕度预算(RSKM)在可接受的范围内。有关RSKM的详细信息,可参见“应用信息”部分。
| Protocols |
| Function |
| Parallel Bus Width (bits) |
| Compression Ratio |
| ESD (kV) |
| Input Compatibility |
| Output Compatibility |
| Supply Voltage(s) (V) |
| Data Throughput (Mbps) |
| Rating |
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| Pin/Package |
| DS90CR286AT-Q1 |
|---|
| Channel-Link I |
| Deserializer |
| 28 |
| 28 to 4 |
| 4 |
| LVDS |
| LVCMOS |
| 3.3 |
| 1848 |
| Automotive |
| -40 to 105 |
| TSSOP |
| 56TSSOP: 113 mm2: 8.1 x 14(TSSOP) |
| 56TSSOP |