完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
数据: DS92LV3221/3222 20-50 MHz 32-Bit Channel Link II Serializer / Deserializer 数据表
DS92LV3221(SER)将32位数据总线串行化为2个嵌入式时钟LVDS串行通道,通过电缆等数据有效负载率高达1.6 Gbps CATx或背板FR-4痕迹。配套DS92LV3222(DES)对2个LVDS串行数据通道进行反序列化,对通道间延迟变化进行去偏移,并将LVDS数据流转换回32位LVCMOS并行数据总线。
片上数据随机化/加扰和DC平衡编码以及可选串行器预加重可确保在较长,有损耗的电缆和背板上实现稳健的低EMI传输。解串器自动锁定输入数据,无需外部参考时钟或特殊同步模式,提供简单的“即插即锁”操作。
通过在数据有效负载中嵌入时钟并包括信号调理功能, Channel-Link II SerDes器件可减少走线数量,消除偏斜问题,简化设计工作,降低各种视频,控制和成像应用的电缆/连接器成本。内置的AT-SPEED BIST功能可验证链路完整性,并可用于系统诊断。
所有商标均为其各自所有者的财产。
| Protocols |
| Function |
| Parallel Bus Width (bits) |
| Compression Ratio |
| ESD (kV) |
| Input Compatibility |
| Output Compatibility |
| Supply Voltage(s) (V) |
| Data Throughput (Mbps) |
| Rating |
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| Pin/Package |
| DS92LV3222 |
|---|
| Channel-Link II |
| Deserializer |
| 32 |
| 32 to 2 |
| 4 |
| LVDS |
| LVCMOS |
| 3.3 |
| 1600 |
| Catalog |
| -40 to 85 |
| TQFP |
| 64TQFP: 144 mm2: 12 x 12(TQFP) |
| 64TQFP |