完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
SN65LVDS93A-Q1 Flatlink发送器在单个集成电路上包含了四个7位并联负载串行输出移位寄存器,一个7X时钟合成器以及数据低压差分信号(LVDS)线路驱动器。接收器的LCD面板等兼容接收器来接收。
发送数据时,数据位D0至D27会在输入时钟信号(CLKIN)边沿逐个载入寄存器。可通过时钟选择(CLKSEL)引CLKIN的频率会进行7倍倍频,然后用于以串行方式分7位时间片上传数据寄存器。接着会将4个串行数据流和锁相时钟(CLKOUT)输出至LVDS输出驱动器.CLKOUT的频率与输入时钟(CLKIN)相同。
SN65LVDS93A-Q1无需外部元件或者很少,而且也无需控制。器输入端的数据总线与接收器输出端的相同,数据传输对于用户而言是透明的。用户唯一能够干预的是选择时钟上升沿(向CLKSEL输入高电平)或下降沿(向CLKSEL输入低电平),以及能够使用关断/清零( SHTDN )引脚。 SHTDN 是LVDS输出驱动器,从而降低功耗。该信号为低电平时,可将所有内部寄存器置为低电平。
SN65LVDS93A-Q1额定工作环境温度范围为-40°C至85°C。
所有商标均为其各自所有者的财产。
| Protocols |
| Function |
| Parallel Bus Width (bits) |
| Compression Ratio |
| ESD (kV) |
| Input Compatibility |
| Output Compatibility |
| Supply Voltage(s) (V) |
| Data Throughput (Mbps) |
| Rating |
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| Pin/Package |
| SN65LVDS93A-Q1 | SN65LVDS93B-Q1 | SN65LVDS95-Q1 |
|---|---|---|
| Channel-Link I | Channel-Link I | Channel-Link I |
| Serializer | Serializer | Serializer |
| 28 | 28 | 21 |
| 28 to 4 | 28 to 4 | 21 to 3 |
| 5 | 5 | 6 |
| LVTTL | LVTTL | LVTTL |
| LVDS | LVDS | LVDS |
| 3.3 | 3.3 | 3.3 |
| 3780 | 2380 | 1360 |
| Automotive | Automotive | Automotive |
| -40 to 85 | -40 to 85 | -40 to 85 |
| TSSOP | TSSOP | TSSOP |
| 56TSSOP: 113 mm2: 8.1 x 14(TSSOP) | 56TSSOP: 113 mm2: 8.1 x 14(TSSOP) | 48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) |
| 56TSSOP | 56TSSOP | 48TSSOP |