0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Western Digital发表基于RISC-V架构开发的三项开源技术

西西 来源:digitimes 作者:电子发烧友网 2018-12-23 10:04 次阅读

Western Digital Corp.(NASDAQ:WDC)在RISC-V Summit大会上发表了三项创新的开源技术,专为支持Western Digital内部RISC-V架构开发专案,以及日益成长的RISC-V架构生态系统所设计的。

Western Digital技术长Martin Fink宣布为推动网络储存快取连贯性(cache coherent)与RISC-V架构指令集模拟器(Instruction Set Simulator)对应的开源标准,将计画性开放新的RISC-V核心原始码。这些创新技术将有助于加速业界发展新的专用化开源运算架构,以因应大数据(Big Data)与快数据(Fast Data)的环境。近来Western Digital积极协助推广RISC-V架构生态系统,稳健地朝向将10亿个核心处理器移转至RISC-V架构的预定目标前进。

Western Digital的RISC-V SweRV Core。

Western Digital技术长Martin Fink指出,随著大数据和快数据应用不断增加,若要从现今各式以数据为中心的应用程序中发掘出数据的真正价值,专用化技术则是不可或缺的关键。Western Digital的SweRV Core与全新透过网络构造的快取连贯性技术,展现了让数据更贴近运算处理的强大可行性。这些规划性对开源社群的发展贡献以及RISC-V架构的持续投入,可加速合作创新与数据导向的发展并带来令人惊艳的潜力。

Western Digital计画将开放其采用双向超纯量(superscalar)设计的全新RISC-V SweRV Core原始码。Western Digital的RISC-V SweRV Core是一个32位元、9阶管线的核心,可同时加载并执行多个指令以缩短程序执行时间。它是一个精简、循序执行的核心,执行速度4.9 CoreMarks/Mhz,其低功耗的设计可在28mm CMOS制程技术下提供高达1.8Ghz的时脉。Western Digital计画将SweRV Core纳入内部各种嵌入式设计中。将该核心原始码对开源社群开放,预期将可带动新的以数据为中心的应用发展。

Western Digital的OmniXtend则是一个新的开源技术,可透过网络结构实现快取连贯性储存。这套存储器导向的系统架构所提供的开源接口标准可让多个处理器、机器学习加速器、绘图处理器(GPU)、FPGA及其它元件存取与分享数据。这是一个能够有效率的让持续存储器附属到处理器的开源解决方案,并有潜力发展成可支持未来运算、储存、存储器与I/O元件连接的进阶构造。

此外,Western Digital亦推出一套开源SweRV指令集模拟器(SweRV ISS),为使用RISC-V核心的开发人员提供了完整的测试平台。Western Digital利用SweRV ISS执行超过100亿个指令来严格模拟与验证SweRV Core,也期望SweRV Core和SweRV ISS将有助于业界加速采用开源指令集架构。

IDC技术与半导体部门计画副总裁Mario Morales表示,速度、数据量与强力运算对于边缘和终端运算来说,已不再是绝对成功的方程序。随著越来越多数据朝终端移动以进行实时运算和推论,采用可弹性组态的架构将更能满足繁重且经常变动的应用工作负载,尤其是人工智能物联网相关应用。能源效率、可组态性以及低功耗,将成为边缘与终端运算架构的关键要素。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    18288

    浏览量

    222176
  • RISC-V
    +关注

    关注

    41

    文章

    1904

    浏览量

    45050
收藏 人收藏

    评论

    相关推荐

    RISC-V有哪些优点和缺点

    RISC-V作为一种开源的指令集架构(ISA),具有一系列显著的优点和潜在的缺点。以下是RISC-V的主要优点和缺点概述: 优点: 开源与开
    发表于 04-28 09:03

    RISC-V有哪些优缺点?是坚持ARM方向还是投入risc-V的怀抱?

    RISC-V作为一种开源的指令集架构(ISA),具有一系列显著的优点和潜在的缺点。以下是RISC-V的主要优点和缺点概述: 优点 : 开源
    发表于 04-28 08:51

    RISC-V开放架构设计之道|阅读体验】一本别出心裁的RISC-V架构之书(第一章)

    RISC-V开放架构设计之道|阅读体验】一本别出心裁的RISC-V架构之书(第一章) 申请这本书的时候就看到了书评中有几点吸引我,让我希望拜读一下: 本书的作者是
    发表于 01-24 19:06

    润开鸿基于高性能RISC-V开源架构DAYU800通过OpenHarmony兼容性测评

    /方案,覆盖边缘计算、人工智能、图像识别、多媒体等领域应用。 润开鸿HH-SCDAYU800开发平台 今年8月,润开鸿已完成了基于RISC-V指令集架构、符合OpenHarmony开源
    发表于 12-14 17:33

    开发出商用的RISC-V处理器还需要哪些开发工具和环境?

    全套开源免费的编译器、开发工具和软件开发环境(IDE),这是RISC-V的巨大优势,但是开源版本相比ARM等传统
    发表于 11-18 06:05

    RISC-V开源架构和ARM架构什么区别?

    很多公司觉得ARM收费太高,决定一起搞RISC-V架构,是不是这种开源的是不是不收费的;那和ARM有啥区别,能发展起来吗
    发表于 10-30 06:38

    青稞RISC-V通用系列MCU一览

    产品概述 CH32V、CH32X系列MCU采用自研的青稞RISC-V内核,基于蓬勃发展的RISC-V开源指令集架构,针对低功耗和高速响应等应
    发表于 10-11 09:56

    RISC-V强势崛起为芯片架构

    RISC-V产业链不断取得新突破。作为×86、ARM之外的芯片架构极,RISC-V正在全球尤其是在中国强势崛起。 RISC-V是一个
    发表于 08-30 13:53

    RISC-V产业论坛召开,专利联盟正式成立

    指令集开源、设计简便、工具链完整,可实现模块化设计,开发更适应特定需求的独特芯片,并打破x86和ARM架构高价授权费、定制化困难的惯例。RISC-V旨在通过开放标准的协作促进CPU的设
    发表于 08-30 10:40

    2023 RISC-V中国峰会:RISC-V深圳技术分享会(同期会议)

    。本届分享会将邀请生态厂商、研究机构、业界专家、社区伙伴和开源开发者齐聚一堂,共同讨论 RISC-V 相关的技术和研究、RISC-V发展趋势
    发表于 08-15 17:27

    RISC-V在快速发展的处理器生态系统中找到立足点

    但是开源处理器架构需要从软件开发社区获得更多支持,然后才能在数据中心与x86和ARM架构竞争:巴塞罗那RISC-V峰会的总结。 Devel
    发表于 08-11 18:20

    两大架构RISC-V 和 ARM 的各种关系

    RISC-V 是一种开源架构,而 ARM 是专有的。 这意味着任何想要在其设计(例如 SoC)中包含 ARM CPU 的设计师都必须向 ARM Holdings 支付版税。另一方面,RISC
    发表于 06-21 20:31

    RISC-V,正在摆脱低端

    ,基于RISC-V架构已经开发包括N、NX、UX个系列的CPU IP产品及相关软硬件解决方案,包括32位和64位架构,覆盖从低功耗到高性能
    发表于 05-30 14:11

    谈一谈RISC-V架构的优势和特点

    人工智能、移动和工业应用在内的许多应用定制芯片。随着智能互联的到来,RISC-V架构迸发出新的活力,在IoT(物联网)、AI等领域探索出了广阔的发展潜力和市场,逐渐与x86、ARM形成了足鼎立的局面
    发表于 05-14 09:05

    开源risc-v

    除了tinyrisc-v有没有代码比较清晰,移植性比较好,且比较简单,适合学习的开源risc-v
    发表于 05-06 19:24