0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Western Digital发表基于RISC-V架构开发的三项开源技术

西西 来源:digitimes 作者:电子发烧友网 2018-12-23 10:04 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

Western Digital Corp.(NASDAQ:WDC)在RISC-V Summit大会上发表了三项创新的开源技术,专为支持Western Digital内部RISC-V架构开发专案,以及日益成长的RISC-V架构生态系统所设计的。

Western Digital技术长Martin Fink宣布为推动网络储存快取连贯性(cache coherent)与RISC-V架构指令集模拟器(Instruction Set Simulator)对应的开源标准,将计画性开放新的RISC-V核心原始码。这些创新技术将有助于加速业界发展新的专用化开源运算架构,以因应大数据(Big Data)与快数据(Fast Data)的环境。近来Western Digital积极协助推广RISC-V架构生态系统,稳健地朝向将10亿个核心处理器移转至RISC-V架构的预定目标前进。

Western Digital的RISC-V SweRV Core。

Western Digital技术长Martin Fink指出,随著大数据和快数据应用不断增加,若要从现今各式以数据为中心的应用程序中发掘出数据的真正价值,专用化技术则是不可或缺的关键。Western Digital的SweRV Core与全新透过网络构造的快取连贯性技术,展现了让数据更贴近运算处理的强大可行性。这些规划性对开源社群的发展贡献以及RISC-V架构的持续投入,可加速合作创新与数据导向的发展并带来令人惊艳的潜力。

Western Digital计画将开放其采用双向超纯量(superscalar)设计的全新RISC-V SweRV Core原始码。Western Digital的RISC-V SweRV Core是一个32位元、9阶管线的核心,可同时加载并执行多个指令以缩短程序执行时间。它是一个精简、循序执行的核心,执行速度4.9 CoreMarks/Mhz,其低功耗的设计可在28mm CMOS制程技术下提供高达1.8Ghz的时脉。Western Digital计画将SweRV Core纳入内部各种嵌入式设计中。将该核心原始码对开源社群开放,预期将可带动新的以数据为中心的应用发展。

Western Digital的OmniXtend则是一个新的开源技术,可透过网络结构实现快取连贯性储存。这套存储器导向的系统架构所提供的开源接口标准可让多个处理器、机器学习加速器、绘图处理器(GPU)、FPGA及其它元件存取与分享数据。这是一个能够有效率的让持续存储器附属到处理器的开源解决方案,并有潜力发展成可支持未来运算、储存、存储器与I/O元件连接的进阶构造。

此外,Western Digital亦推出一套开源SweRV指令集模拟器(SweRV ISS),为使用RISC-V核心的开发人员提供了完整的测试平台。Western Digital利用SweRV ISS执行超过100亿个指令来严格模拟与验证SweRV Core,也期望SweRV Core和SweRV ISS将有助于业界加速采用开源指令集架构。

IDC技术与半导体部门计画副总裁Mario Morales表示,速度、数据量与强力运算对于边缘和终端运算来说,已不再是绝对成功的方程序。随著越来越多数据朝终端移动以进行实时运算和推论,采用可弹性组态的架构将更能满足繁重且经常变动的应用工作负载,尤其是人工智能物联网相关应用。能源效率、可组态性以及低功耗,将成为边缘与终端运算架构的关键要素。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20148

    浏览量

    247045
  • RISC-V
    +关注

    关注

    48

    文章

    2792

    浏览量

    51879
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    RISC-V实现实时AI多媒体:深度数智亮相2025 VideoLAN开发者大会

    在本届伦敦VideoLAN开发者大会上,深度数智与开源社区共同见证了AI增强多媒体技术RISC-V架构上的原生运行突破。这标志着开放媒体、
    的头像 发表于 11-06 17:21 1034次阅读
    <b class='flag-5'>RISC-V</b>实现实时AI多媒体:深度数智亮相2025 VideoLAN<b class='flag-5'>开发</b>者大会

    开源鸿蒙RISC-V SIG线下技术融合交流会圆满收官

    航空航天大学、北京理工大学等多所高校的师生以及社区开发者共同参与。活动旨在汇聚产学研各方力量,推动开源鸿蒙与RISC-V架构在多元场景下的技术
    的头像 发表于 10-31 09:07 468次阅读

    大湾区RISC-V生态全景展示:RISC-V生态发展论坛、开发者Workshop和生态应用专区

    继7月份上海的RISC-V中国峰会之后,中国RISC-V生态和产业发展最新动态将在10月份深圳的湾芯展上全景展示。   RISC-V,这个以开放、简约、模块化重塑处理器架构格局的
    的头像 发表于 10-13 09:18 307次阅读
    大湾区<b class='flag-5'>RISC-V</b>生态全景展示:<b class='flag-5'>RISC-V</b>生态发展论坛、<b class='flag-5'>开发</b>者Workshop和生态应用专区

    普华基础软件亮相2025 RISC-V中国峰会

    此前,7月16日至18日,第五届RISC-V中国峰会在上海盛大召开。普华基础软件副总经理兼战略研究院院长张晓先受邀参会,发表开源小满助力RISC-V软硬协同生态发展》主题演讲,分享了
    的头像 发表于 07-28 16:51 916次阅读
    普华基础软件亮相2025 <b class='flag-5'>RISC-V</b>中国峰会

    时擎科技亮相2025 RISC-V中国峰会,深度解析高性能RISC-V SoC技术挑战与创新

    2025年7月16-18日,第五届RISC-V中国峰会在上海张江科学会堂成功举办,作为全球RISC-V领域顶级盛会之一,本届峰会汇聚了数百家企业、研究机构及开源社区,共同探讨RISC-V
    的头像 发表于 07-21 17:37 1372次阅读
    时擎科技亮相2025 <b class='flag-5'>RISC-V</b>中国峰会,深度解析高性能<b class='flag-5'>RISC-V</b> SoC<b class='flag-5'>技术</b>挑战与创新

    Arm与RISC-V架构的优劣势比较

    关于Arm与RISC-V的讨论涉及多个层面。虽然多种因素共同作用于这些架构的整体性能,但每种架构都有其最适合的几类主要应用场景。 Arm 长期以来,专有技术往往意味著高昂的许可费用,A
    发表于 02-01 22:30

    关于RISC-V芯片的应用学习总结

    RISC-V开源特性使得开发者可以针对特定应用进行优化,进一步提高设备性能。 在高性能计算领域,RISC-V芯片也开始展现出其潜力。虽然传统上高性能计算领域主要由x86和ARM
    发表于 01-29 08:38

    贸泽电推出RISC-V技术资源中心

    Mouser推出内容丰富的RISC-V资源中心,为设计工程师提供新技术和新应用的相关知识。随着开源架构日益普及,RISC-V从众多选项中脱颖
    的头像 发表于 01-22 10:45 771次阅读

    RISC-V MCU技术

    话下。 还有个Sipeed Longan Nano开发板,用的是SiFive的RISC-V处理器核心,给开发者提供了一个平台,能让他们去探索RISC-V
    发表于 01-19 11:50

    risc-v芯片在电机领域的应用展望

    RISC-V作为一种开源的指令集架构,近年来在芯片设计领域崭露头角,并逐渐在电机控制领域展现出其独特优势。随着电机技术的不断进步和应用需求的多样化,
    发表于 12-28 17:20

    圣诞特辑 |开源芯片系列讲座第25期:RISC-V架构在高性能领域的进展与挑战

    鹭岛论坛开源芯片系列讲座第25期「RISC-V架构在高性能领域的进展与挑战」圣诞夜(周)20:00精彩开播期待与您云相聚,共襄学术盛宴!|直播信息报告题目
    的头像 发表于 12-24 08:03 1164次阅读
    圣诞特辑 |<b class='flag-5'>开源</b>芯片系列讲座第25期:<b class='flag-5'>RISC-V</b><b class='flag-5'>架构</b>在高性能领域的进展与挑战

    RISC-V架构及MRS开发环境回顾

    ,华为海思转向了开源指令集架构RISC-V,针对鸿蒙操作系统的开发者发布了首款RISC-V开发
    发表于 12-16 23:08

    直播预约 |开源芯片系列讲座第25期:RISC-V架构在高性能领域的进展与挑战

    鹭岛论坛开源芯片系列讲座第25期「RISC-V架构在高性能领域的进展与挑战」12月25日(周)20:00精彩开播期待与您云相聚,共襄学术盛宴!|直播信息报告题目
    的头像 发表于 12-13 17:01 763次阅读
    直播预约 |<b class='flag-5'>开源</b>芯片系列讲座第25期:<b class='flag-5'>RISC-V</b><b class='flag-5'>架构</b>在高性能领域的进展与挑战

    RISC-V 与 ARM 架构的区别 RISC-V与机器学习的关系

    在现代计算机架构中,RISC-V和ARM是两种流行的处理器架构。它们各自具有独特的特点和优势,适用于不同的应用场景。 1. RISC-V架构
    的头像 发表于 12-11 17:50 4343次阅读

    如何使用 RISC-V 进行嵌入式开发

    RISC-V是一种开源的指令集架构(ISA),它允许任何人设计、制造和销售基于RISC-V的处理器,这为嵌入式开发提供了极大的灵活性和创新空
    的头像 发表于 12-11 17:32 2745次阅读