0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

NVIDIA公布未来绘图芯片的发展路线图 7纳米制程芯片将由台积电代工

半导体动态 来源:网络整理 作者:工程师吴畏 2018-08-28 16:11 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

日前才正式发表新一代显示卡的绘图芯片大厂辉达 (NVIDIA),日前又公告未来绘图芯片的发展路线图。其中,针对再下一代的代号 Ampere 的显示卡,除了制程将升级到 7 纳米节点之外,虽然性能还是未知数,但是藉由 7 纳米制程技术将会把绘图芯片的芯片核心面积大幅降低,从现在 754㎜² 的 GV102 或者 TU102 的核心面积,将降低到 440㎜² 左右的核心面积。

根据国外科技网站《3DCenter》日前的报导指出,在 NVIDIA 自 2016 年到 2020 年的绘图芯片路线图中,可以看出当前 Volta 及 Turing 的 12纳米制程芯片,以及未来的 Ampere 的 7 纳米制程芯片发展。其中,在 12 纳米制程的 Volta 与 Turing 芯片中,目前主要有 3 种核心。GV100 的核心面积高达 815㎜²。而 GV102,也就是现在的 TU102 核心是 754㎜²。至于 GV014,也就是才刚发表的 TU104 核心面积,估算是来到 500㎜² 左右。

而在这样的核心架构下,虽然 12 纳米制程节点的绘图芯片架构更适合高性能计算及 AI 运算,而且 Turing 架构的芯片还加入了游戏用的光线追踪功能。但是,总体来说还是 Volta 的架构,芯片核心面积比 Pascal 大,成本也很高,对主流市场上的低阶产品销售不利。

因此,游戏玩家还是在等待下一代的 7 纳米制程 Ampere 芯片。虽然,现在连影子都还没看到。不过,《3DCenter》网站根据 7 纳米制程的特点做了估算,使用新制程之后的绘图芯片核心面积将会大幅降低,GA100 会降至 550㎜² 左右,GA102核心降至 440㎜²,GA104 核心更只有 290㎜²。另外,在主流市场的 GA106 只有 190㎜²、GA107 则是 120㎜²,入门级的 GA108 核心只有 67㎜²。因此,可说 7 纳米绘图芯片核心面积较上一代下降了大概 30% 到 40%,这对降低成本以及制造难度都有其帮助。

另外,预计 NVIDIA 的 7 纳米制程绘图芯片也将是台积电代工。而且根据台积电的消息,与 16 纳米制程技术相比,台积电的 7 纳米制程技术将提升 35% 的性能,降低 65% 的能耗。同时晶体管密度是之前的三倍。台积电预计 2019 年初会推出内含 EUV 技术的 7 纳米 + 制程技术,晶体管密度将会再提升 20%,功耗降低 10%。届时也会把芯片的性能再提升,更适合用在高效能的图形运算上。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53534

    浏览量

    459053
  • 台积电
    +关注

    关注

    44

    文章

    5787

    浏览量

    174749
  • NVIDIA
    +关注

    关注

    14

    文章

    5496

    浏览量

    109086
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    再扩2纳米产能:AI狂潮下的产能豪赌

    电子发烧友网综合报道 最新消息显示,正加速推进其全球2纳米制程产能布局,计划在台湾南部科学园区周边增建三座2纳米晶圆厂,以应对全球AI
    的头像 发表于 11-26 08:33 7431次阅读

    CoWoS平台微通道芯片封装液冷技术的演进路线

    在先进封装技术,特别是CoWoS(Chip on Wafer on Substrate)平台上的微通道芯片液冷技术路线,是其应对高性能
    的头像 发表于 11-10 16:21 1864次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>CoWoS平台微通道<b class='flag-5'>芯片</b>封装液冷技术的演进<b class='flag-5'>路线</b>

    Q3净利润4523亿元新台币 英伟达或取代苹果成最大客户

    39.1%,净利润创下纪录新高,在上年同期净利润为3252.58亿新台币。 每股盈余为新台币17.44元,同比增加39.0%。 目前台
    的头像 发表于 10-16 16:57 2361次阅读

    2纳米制程试产成功,AI、5G、汽车芯片

    2nm 制程试产成功 近日,晶圆代工龙头
    的头像 发表于 10-16 15:48 841次阅读

    MediaTek采用2纳米制程开发芯片

    MediaTek 今日宣布,MediaTek 首款采用 2 纳米制程的旗舰系统单芯片(SoC)已成功完成设计流片(Tape out),
    的头像 发表于 09-16 16:40 867次阅读

    引领全球半导体制程创新,2纳米制程备受关注

    众多大型科技公司的订单。根据韩国媒体ChosunBiz的报道,的2纳米制程技术将率先应用于苹果计划推出的下一代iPhone系列的应用处理器(AP)生产。这一决
    的头像 发表于 07-21 10:02 671次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>引领全球半导体<b class='flag-5'>制程</b>创新,2<b class='flag-5'>纳米制程</b>备受关注

    Q2净利润3982.7亿新台币 暴增60% 创历史新高

    在第二季度毛利率达到58.6%;营业利润率为49.6%,净利率为42.7%。 在2025年第二季度,3纳米制程出货占晶圆总收入的24
    的头像 发表于 07-17 15:27 1479次阅读

    加大投资布局 2纳米制程研发取得积极进展

    近期,(TSMC)执行副总经理暨共同营运长秦永沛在一次公开活动中表示,公司的2纳米制程研发进展顺利,未来将进一步推动技术创新与市场需求
    的头像 发表于 05-27 11:18 813次阅读
    <b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>加大投资布局 2<b class='flag-5'>纳米制程</b>研发取得积极进展

    全球芯片产业进入2纳米竞争阶段:率先实现量产!

    随着科技的不断进步,全球芯片产业正在进入一个全新的竞争阶段,2纳米制程技术的研发和量产成为了各大芯片制造商的主要目标。近期,
    的头像 发表于 03-25 11:25 1166次阅读
    全球<b class='flag-5'>芯片</b>产业进入2<b class='flag-5'>纳米</b>竞争阶段:<b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>电</b>率先实现量产!

    美国芯片量产!台湾对先进制程放行?

    对先进芯片制程赴美国设限 中国台湾经济部门负责人郭智辉上周六表示,是否在美投资最先进的2纳米制程
    的头像 发表于 01-14 10:53 928次阅读

    4nm芯片量产

    率和质量可媲美台湾产区。 此外;还将在亚利桑那州二厂生产领先全球的2纳米制程技术,预计生产时间是2028年。
    的头像 发表于 01-13 15:18 1364次阅读

    2纳米制程启动试产,预计2026年底月产能大增

    近日,据台湾媒体报道,全球领先的半导体制造公司已经启动了其2纳米(N2)制程的试产工作。该制程
    的头像 发表于 01-02 14:34 1017次阅读

    高通明年骁龙8 Elite 2芯片全数交由代工

    芯片代工伙伴。上一次高通选择三星代工,还要追溯到2021年的骁龙8第一代芯片,当时采用的是三星的4纳米制程。 据悉,
    的头像 发表于 12-30 11:31 1646次阅读

    2纳米制程技术细节公布:性能功耗双提升

    在近日于旧金山举行的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业揭晓了其备受期待的2纳米(N2)
    的头像 发表于 12-19 10:28 1179次阅读

    2纳米制程技术细节公布

    近日,在旧金山举办的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业揭示了其备受期待的2纳米(N2)
    的头像 发表于 12-18 10:35 1210次阅读