0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

‌CDC5801A低抖动时钟倍频/分频器技术文档总结

科技绿洲 2025-09-19 14:35 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

CDC5801A器件提供从单端参考时钟 (REFCLK) 到差分输出对 (CLKOUT/CLKOUTB) 的时钟乘法和分频。乘法和分频端子 (MULT/DIV0:1) 提供倍频比和分频比选择,生成 12.5 MHz 至 500 MHz 的 CLKOUT/CLOUTKB 频率,时钟输入基准 (REFCLK) 范围为 19 MHz 至 125 MHz。

实施的相位对齐器通过将需要对齐的时钟馈送到 DLYCTRL 和 LEADLAG 端子,提供了在 CLKOUT/CLKOUTB 和 REFCLK 或系统中的任何其他 CLK 之间进行相位对齐(零延迟)的可能性。
*附件:cdc5801a.pdf

相位对准器还允许用户以 2.6 mUI(单位间隔)的步长延迟或推进 CLKOUT/CLKOUTB。对于DLYCTRL端子上的每个上升沿,只要LEADLAG端子上存在低电平,输出时钟就会延迟2.6 mUI步长。同样,对于DLYCTRL端子上的每个上升沿,只要LEADLAG端子上存在高电平,输出时钟就会提前2.6 mUI步长。该CDC5801A具有故障安全上电初始化状态机,支持在所有上电条件下正常运行。由于REFCLK和CLKOUT/CLKOUTB之间的相位在上电后是随机的,因此应用可以在上电时实现自校准例程,以产生特定的相位起始位置,然后再使用DLYCTRL端子上的时钟对固定延迟进行编程

根据模式端子 (P0:2) 的选择,该器件充当旁路相位对准器的乘法器(4、6 或 8),或作为具有可编程延迟和相位对准器功能的乘法器或分频器。通过选择端子 (P0:2),用户还可以绕过相位对准器和 PLL(测试模式),直接在 CLKOUT/CLKOUTB 端子上输出 REFCLK。通过 P0:2 端子,输出可以处于高阻抗状态。该器件具有另一个独特的功能,即能够通过改变 V 上的电压来在 REFCLK 端子上的宽电压带下工作DDREF 终端。

该CDC5801A具有故障安全上电初始化状态机,支持在所有上电条件下正常运行。

CDC5801A器件的特点是在 –40°C 至 85°C 的自由空气温度下运行。

特性

  • 低抖动时钟乘法器乘以 x4、x6、x8。输入频率范围(19 MHz 至 125 MHz)。支持150 MHz至500 MHz的输出频率
  • 故障安全上电初始化
  • 低抖动时钟分频器 /2、/3、/4。输入频率范围(50 MHz 至 125 MHz)。支持12.5 MHz至62.5 MHz的输出频率范围
  • 2.6 mUI 可编程双向延迟步长
  • 500 MHz时典型8 ps相位抖动(12 kHz至20 MHz)
  • 500 MHz时典型值为2.1 ps RMS周期抖动(整个频段)
  • 一个单端输入和一个差分输出对
  • 输出可驱动LVPECL、LVDS和LVTTL
  • 三种电源工作模式,可最大限度地降低功耗
  • 低功耗(500 MHz 时典型值为 200 mW)
  • 采用收缩小外形封装 (DBQ) 封装
  • PLL 无需外部元件
  • 扩频时钟跟踪能力可降低 EMI
  • 应用:视频图形、游戏产品、数据通信、电信
  • 接受 REFCLK 端子的 LVCMOS、LVTTL 输入
  • 通过对适当的 V 进行编程,在 REFCLK 端子上接受其他单端信号电平DDREF电压电平(例如,HSTL 1.5,如果VDD参考 = 1.6 V)
  • 支持 -40°C 至 85°C 的工业温度范围

参数

image.png
1. 产品概述
CDC5801A是德州仪器(TI)推出的高性能时钟管理芯片,具备以下核心功能:

  • 时钟倍频‌:支持×4、×6、×8倍频,输入频率19 MHz至125 MHz,输出频率150 MHz至500 MHz。
  • 时钟分频‌:支持÷2、÷3、÷4分频,输入频率50 MHz至125 MHz,输出频率12.5 MHz至62.5 MHz。
  • 可编程延迟与相位对齐‌:提供2.6 mUI步长的双向延迟调节,典型相位抖动低至8 ps(12 kHz–20 MHz频段)。

2. 关键特性

  • 低功耗设计‌:典型功耗200 mW(500 MHz时),支持三种省电模式。
  • 接口兼容性‌:支持LVCMOS、LVTTL、LVPECL、LVDS等多种电平标准。
  • 工业级温度范围‌:-40°C至85°C,适用于严苛环境。
  • 封装形式‌:24引脚SSOP(DBQ)封装,无需外部元件。

3. 功能模式
通过控制引脚(P0-P2)可配置以下工作模式:

  • 倍频/分频模式‌:带相位对齐和可编程延迟(P0:2=000或001)。
  • 纯倍频模式‌:绕过相位对齐器以降低抖动(P0:2=100)。
  • 测试模式‌:直接输出参考时钟(P0:2=110)。
  • 高阻模式‌:关闭输出(P0:2=01X)。

4. 电气特性

  • 抖动性能‌:
    • 倍频模式(500 MHz):典型RMS周期抖动2.1 ps。
    • 分频模式(62.5 MHz):典型RMS周期抖动6.5 ps。
  • 时序参数‌:
    • 启动时间(PWRDNB↑至稳定输出):典型100 µs。
    • 时钟禁用响应时间(STOPB↓):≤5 ns。

5. 应用场景

  • 视频图形处理、游戏设备
  • 数据通信(Datacom)与电信(Telecom)系统
  • 需要低抖动时钟同步的工业设备

6. 设计支持

  • 提供功能框图、时序图及典型应用电路(如多时钟相位对齐方案)。
  • 详细引脚定义与真值表(如DLYCTRL/LEADLAG控制延迟方向)。

7. 生产与可靠性

  • 符合TI标准质保条款,生产数据截至文档发布日有效。
  • 绝对最大额定值:供电电压-0.5V至4V,工作温度-40°C至85°C。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 分频器
    +关注

    关注

    43

    文章

    536

    浏览量

    52275
  • 编程
    +关注

    关注

    90

    文章

    3708

    浏览量

    96770
  • 高电平
    +关注

    关注

    6

    文章

    225

    浏览量

    22695
  • 时钟输入
    +关注

    关注

    0

    文章

    7

    浏览量

    2087
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    基于FPGA的任意分频器设计

    这种方式只消耗不多的逻辑单元就可以达到对时钟的操作目的。2、整数倍分频器的设计2.1 偶数倍分频 偶数倍分频器的实现非常简单,只需要一个计数
    发表于 06-19 16:15

    抖动高精度时钟发生器MAX3625B相关资料分享

    倍频来产生用于以太网,10G光纤通道,和其他网络应用工作的高频率的时钟输出。Maxim专有的PLL设计具有超低抖动和优异的电源噪声抑制,最大限度地减少对网络设备的设计风险。该MAX3625B有三个LVPECL输出。可选择的输出
    发表于 05-18 07:39

    将系统的时钟分频器系数以及PLL的倍频系数配置好

    基于特定的开发板上的时钟策略:倍频/分频系数需要在使能 PLL 之前进行配置,所以需要在 Open PLL 之前将所有系统的时钟分频器系数以
    发表于 08-23 09:12

    供数字时钟使用的+5000分频器电路

    供数字时钟使用的+5000分频器电路
    发表于 01-13 20:07 1872次阅读
    供数字<b class='flag-5'>时钟</b>使用的+5000<b class='flag-5'>分频器</b>电路

    应用于倍频电路的预置可逆分频器设计

    分析了应用于倍频电路的预置可逆分频器的工作原理,推导了触发的驱动函数。并建立了基于simulink 和FPGA 的分频器模型,实验结果表明分频器
    发表于 08-17 16:50 2386次阅读
    应用于<b class='flag-5'>倍频</b>电路的预置可逆<b class='flag-5'>分频器</b>设计

    ADI发布新款时钟缓冲分频器IC AD9508

    ADI最近发布了一款时钟缓冲分频器IC(集成电路)AD9508,该电路结合了高速、极低抖动(12 kHz至20 MHz频段为41 fs)及可选
    发表于 02-21 11:31 4919次阅读
    ADI发布新款<b class='flag-5'>时钟</b>缓冲<b class='flag-5'>器</b>和<b class='flag-5'>分频器</b>IC AD9508

    利用FPGA技术实现各类分频器的设计

    分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟分频倍频以及相移设计,但是,
    的头像 发表于 08-07 08:00 1w次阅读
    利用FPGA<b class='flag-5'>技术</b>实现各类<b class='flag-5'>分频器</b>的设计

    倍频器分频器的主要作用

    倍频器分频器是两种常见的频率转换电路,它们的用途有一定的不同之处。
    的头像 发表于 07-14 09:27 2720次阅读

    FPGA学习-分频器设计

    分频器设计 一:分频器概念 板载时钟往往 是 有限个( 50MHZ/100MHZ/24MHZ/60MHZ… ),如果在设计中需要其他时钟时,板载时钟
    的头像 发表于 11-03 15:55 3165次阅读
    FPGA学习-<b class='flag-5'>分频器</b>设计

    CDC6C-Q1低功耗LVCMOS输出BAW振荡技术文档总结

    德州仪器 (TI) 的高精度体声波 (BAW) 微谐振技术直接集成到封装中,可实现抖动时钟电路。BAW 与其他硅基制造工艺一样,完全在
    的头像 发表于 09-10 10:42 661次阅读
    ‌<b class='flag-5'>CDC</b>6C-Q1低功耗LVCMOS输出BAW振荡<b class='flag-5'>器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    CDC6C 低功耗、抖动、体声波 (BAW)、固定频率 LVCMOS 振荡技术文档总结

    德州仪器 (TI) 的高精度体声波 (BAW) 微谐振技术直接集成到封装中,可实现抖动时钟电路。BAW 与其他硅基制造工艺一样,完全在
    的头像 发表于 09-10 11:28 739次阅读
    <b class='flag-5'>CDC</b>6C 低功耗、<b class='flag-5'>低</b><b class='flag-5'>抖动</b>、体声波 (BAW)、固定频率 LVCMOS 振荡<b class='flag-5'>器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    ‌LMX1204 低噪声高频 JESD 缓冲/乘法器/分频器技术文档总结

    该器件的高频能力和极低抖动,是时钟精度、高频数据转换的绝佳方法,而不会降低信噪比。四个高频时钟输出中的每一个,以及具有更大分频器范围的附加
    的头像 发表于 09-11 11:03 662次阅读
    ‌LMX1204 低噪声高频 JESD 缓冲<b class='flag-5'>器</b>/乘法器/<b class='flag-5'>分频器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    ‌CDCLVD1213 1:4附加抖动LVDS缓冲分频器 技术文档摘要

    CDCLVD1213时钟缓冲将输入时钟分配给4对差分LVDS 时钟输出具有附加抖动,用于
    的头像 发表于 09-16 13:53 594次阅读
    ‌CDCLVD1213 1:4<b class='flag-5'>低</b>附加<b class='flag-5'>抖动</b>LVDS缓冲<b class='flag-5'>器</b>带<b class='flag-5'>分频器</b> <b class='flag-5'>技术</b><b class='flag-5'>文档</b>摘要

    CDC7005高性能时钟合成器与抖动清除技术文档总结

    CDC7005是一款高性能、低相位噪声和偏斜时钟同步抖动清除,可将压控晶体振荡
    的头像 发表于 09-22 13:53 560次阅读
    ‌<b class='flag-5'>CDC</b>7005高性能<b class='flag-5'>时钟</b>合成器与<b class='flag-5'>抖动</b>清除<b class='flag-5'>器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>

    CDC2536 锁相环时钟驱动器技术文档总结

    CDC2536是一款高性能、偏斜、抖动时钟驱动器。它使用锁相环 (PLL) 将时钟输出信号
    的头像 发表于 09-24 14:10 562次阅读
    ‌<b class='flag-5'>CDC</b>2536 锁相环<b class='flag-5'>时钟驱动器</b><b class='flag-5'>技术</b><b class='flag-5'>文档</b><b class='flag-5'>总结</b>‌