0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

AD9573 PCI-Express时钟发生器IC,PLL内核,分频器,两路输出技术手册

要长高 2025-04-11 09:51 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

概述
AD9573是一款高度集成的双路输出时钟发生器 , 包括一个针对PCI-e应用而优化的片内PLL内核 。 整数N分频PLL设计基于ADI公司成熟的高性能、低抖动频率合成器系列 , 可实现线路卡的较高性能 。 这款器件也适合相位噪声和抖动要求严格的其它应用。
数据表:*附件:AD9573 PCI-Express时钟发生器IC,PLL内核,分频器,两路输出技术手册.pdf

PLL部分由低噪声鉴频鉴相器(PFD)、精密电荷泵、低相位噪声压控振荡器(VCO)、预编程的反馈分频器和输出分频器组成。

通过连接一个外部25 MHz晶振,可以将100 MHz和33.33 MHz输出频率锁定至输入参考。输出分频比和反馈分频比可针对所要求的输出速率进行预编程。无需外部环路滤波器,从而节省宝贵的设计时间和电路板空间。

AD9573提供16引脚、4.4 mm × 5.0 mm TSSOP封装,可以采用3.3 V单电源供电。温度范围为−40°C至+85°C。

应用

特性

  • 完全集成的VCO/PLL内核
    均方根抖动:0.54 ps(12 kHz至20 MHz)
    输入晶振频率:25 MHz
  • 针对100 MHz、33.33 MHz提供预设分频比
  • LVDS/LVCMOS 输出格式
  • 集成环路滤波器
  • 4.4 mm × 5.0 mm TSSOP封装,节省空间
  • 功耗:0.235 W
  • 3.3 V 工作电压

框图
image.png

引脚配置描述
image.png

典型性能特征
image.png

操作理论
图8展示了AD9573的框图。该芯片具有一个锁相环(PLL)内核,经过配置可生成PCI - Express所需的特定时钟频率,无需用户进行任何编程。此PLL基于亚德诺半导体Analog Devices)成熟的合成器技术,其卓越的相位噪声性能值得关注。AD9573集成度很高,包含环路滤波器、电源噪声抗扰度调节器、所有必要的分频器、输出缓冲器以及一个晶体振荡器。用户只需提供25 MHz的外部晶体,即可实现完整的PCIe时钟解决方案,无需处理器干预。
image.png

输出

表11总结了可用的输出。

表11. 输出格式

image.png

图9展示了LVDS输出的简化等效电路。100 MHz输出被描述为LVDS,是因为它采用了LVDS驱动器拓扑结构。不过,其电平为HCSL兼容,因此与标准LVDS不同。输出电流有所增加,以提供比标准LVDS更大的输出摆幅。
image.png

图9. LVDS输出简化等效电路

根据表12连接OE引脚,可将两个输出都置于高阻抗状态。该引脚有一个50 kΩ的下拉电阻

表12. 输出使能引脚功能

image.png

鉴频鉴相器(PFD)和电荷泵

PFD接收来自参考时钟和反馈分频器的输入,产生一个与两者之间相位和频率差成比例的输出。图10展示了简化示意图。
image.png

图10. PFD简化示意图及时序(锁定状态)

电源

AD9573的VDD需要3.3 V ± 10%的电源。规格部分的表格给出了AD9573在该电源电压范围内的性能预期。相对于地,VDD或VDDA引脚上的绝对最大电压范围为(-0.3 V) - (+3.6 V),此范围绝不能被超出。

PCB布局中应遵循良好的工程实践。电源走线和PCB接地层的电源应在PCB上用足够的电容(>10 μF)旁路。AD9573应使用足够的电容(0.1 μF)在所有电源引脚处尽可能靠近引脚进行去耦。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 发生器
    +关注

    关注

    4

    文章

    1423

    浏览量

    64409
  • 时钟发生器
    +关注

    关注

    1

    文章

    268

    浏览量

    69887
  • ad9573
    +关注

    关注

    0

    文章

    3

    浏览量

    4445
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    AD9571ACPZPEC时钟发生器销售

    多路输出时钟发生器功能,内置专用PLL内核,针对以太网线路卡应用进行了优化。 产品名称:时钟发生器 AD9571ACPZPEC特征 全集成V
    发表于 07-09 10:19

    AD9520-3BCPZ时钟发生器

    输出时钟分配功能,具有亚皮秒级抖动性能,并且片内集成锁相环(PLL)和电压控制振荡(VCO)。 产品名称:时钟发生器 AD9520-3BC
    发表于 07-09 11:50

    低抖动高精度时钟发生器MAX3625B相关资料分享

    概述:MAX3625B是MAXIM公司生产的一款提供三输出的低抖动,高精度时钟发生器。该MAX3625B是为网络应用而优化的低抖动,高精度时钟发生器。该器件集成一个晶体振荡
    发表于 05-18 07:39

    MAX3679A高性能四输出时钟发生器(Maxim)

    MAX3679A高性能四输出时钟发生器(Maxim) Maxim推出用于以太网设备的高性能、四输出
    发表于 04-14 16:51 1138次阅读

    PCI时钟发生器IC锁相环分频器输出ad9573数据表

    The AD9573 provides a highly integrated, dual output clock generator function including an on-chip PLL core that is optimized for
    发表于 10-19 15:13 10次下载
    <b class='flag-5'>PCI</b><b class='flag-5'>时钟发生器</b><b class='flag-5'>IC</b>锁相环<b class='flag-5'>分频器</b><b class='flag-5'>两</b>个<b class='flag-5'>输出</b><b class='flag-5'>ad9573</b>数据表

    AD9573 PCI-Express时钟发生器ICPLL内核分频器两路输出

    电子发烧友网为你提供(adi)AD9573相关数据表资料,例如:AD9573的引脚图、接线图、封装手册、中文资料、英文资料,AD9573真值表,AD
    发表于 02-15 18:39
    <b class='flag-5'>AD9573</b> <b class='flag-5'>PCI-Express</b><b class='flag-5'>时钟发生器</b><b class='flag-5'>IC</b>,<b class='flag-5'>PLL</b><b class='flag-5'>内核</b>,<b class='flag-5'>分频器</b>,<b class='flag-5'>两路</b><b class='flag-5'>输出</b>

    AD9510:1.2 GHz时钟分配ICPLL内核分频器,延迟调整,8输出

    AD9510:1.2 GHz时钟分配ICPLL内核分频器,延迟调整,8
    发表于 03-21 15:32 11次下载
    AD9510:1.2 GHz<b class='flag-5'>时钟</b>分配<b class='flag-5'>IC</b>,<b class='flag-5'>PLL</b><b class='flag-5'>内核</b>,<b class='flag-5'>分频器</b>,延迟调整,8<b class='flag-5'>路</b><b class='flag-5'>输出</b>

    AD9573PCI-Express时钟发生器ICPLL内核分频器,双输出数据表

    AD9573PCI-Express时钟发生器ICPLL内核
    发表于 05-08 20:05 5次下载
    <b class='flag-5'>AD9573</b>:<b class='flag-5'>PCI-Express</b><b class='flag-5'>时钟发生器</b><b class='flag-5'>IC</b>,<b class='flag-5'>PLL</b><b class='flag-5'>内核</b>,<b class='flag-5'>分频器</b>,双<b class='flag-5'>输出</b>数据表

    时钟发生器AD9516-0技术手册

    时钟发生器AD9516-0技术手册
    发表于 01-25 15:59 8次下载

    时钟发生器由哪些部分组成?锁相环pll的特点是什么?

    时钟发生器由哪些部分组成?锁相环pll的特点是什么?如何用硬件配置pll  时钟发生器是指通过特定的电路设计产生适合各种电子设备使用的时钟
    的头像 发表于 10-13 17:39 2164次阅读

    具有个独立PLL、八输出、集成EEPROM的LMK03328超低抖动时钟发生器数据表

    电子发烧友网站提供《具有个独立PLL、八输出、集成EEPROM的LMK03328超低抖动时钟发生器数据表.pdf》资料免费下载
    发表于 08-21 09:14 0次下载
    具有<b class='flag-5'>两</b>个独立<b class='flag-5'>PLL</b>、八<b class='flag-5'>路</b><b class='flag-5'>输出</b>、集成EEPROM的LMK03328超低抖动<b class='flag-5'>时钟发生器</b>数据表

    CDCM61002两路输出、集成VCO、低抖动时钟发生器数据表

    电子发烧友网站提供《CDCM61002两路输出、集成VCO、低抖动时钟发生器数据表.pdf》资料免费下载
    发表于 08-22 09:20 0次下载
    CDCM61002<b class='flag-5'>两路</b><b class='flag-5'>输出</b>、集成VCO、低抖动<b class='flag-5'>时钟发生器</b>数据表

    AD9577带双PLL、扩频和余量微调功能的时钟发生器技术手册

    AD9577既提供一个多路输出时钟发生器功能,又带有个片上锁相环内核PLL1和PLL2,专门针
    的头像 发表于 04-10 15:29 797次阅读
    AD9577带双<b class='flag-5'>路</b><b class='flag-5'>PLL</b>、扩频和余量微调功能的<b class='flag-5'>时钟发生器</b><b class='flag-5'>技术</b><b class='flag-5'>手册</b>

    AD9575双输出网络时钟发生器技术手册

    AD9575是一款高度集成的双输出时钟发生器,包括一个针对网络定时而优化的片内PLL内核。整数N分频
    的头像 发表于 04-10 17:00 840次阅读
    AD9575双<b class='flag-5'>路</b><b class='flag-5'>输出</b>网络<b class='flag-5'>时钟发生器</b><b class='flag-5'>技术</b><b class='flag-5'>手册</b>

    AD9572光纤通道/以太网时钟发生器ICPLL内核分频器,7时钟输出技术手册

    AD9572是一款多输出时钟发生器,具有个片内PLL内核,针对包括以太网接口的光纤通道线路卡应用进行了优化。整数N
    的头像 发表于 04-10 17:38 724次阅读
    AD9572光纤通道/以太网<b class='flag-5'>时钟发生器</b><b class='flag-5'>IC</b>,<b class='flag-5'>PLL</b><b class='flag-5'>内核</b>,<b class='flag-5'>分频器</b>,7<b class='flag-5'>路</b><b class='flag-5'>时钟</b><b class='flag-5'>输出</b><b class='flag-5'>技术</b><b class='flag-5'>手册</b>