0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

AD9575双路输出网络时钟发生器技术手册

要长高 2025-04-10 17:00 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

概述
AD9575是一款高度集成的双路输出时钟发生器,包括一个针对网络定时而优化的片内PLL内核。整数N分频PLL设计基于ADI公司成熟的高性能、低抖动频率合成器系列,可实现线路卡的较高性能。对相位噪声和抖动要求苛刻的其它应用也能受益于该器件。
数据表:*附件:AD9575双路输出网络时钟发生器技术手册.pdf

PLL部分由低噪声鉴频鉴相器(PFD)、精密电荷泵、低相位噪声压控振荡器(VCO)和引脚可选的反馈与输出分频器组成。通过连接一个外部晶振,可以将常用的网络输出频率锁定至输入参考。输出分频比和反馈分频比可针对所要求的输出速率,通过引脚进行编程。无需外部环路滤波器,从而节省宝贵的设计时间和电路板空间。

AD9575提供16引脚、4.4 mm × 5.0 mm TSSOP封装,可以采用3.3 V单电源供电。温度范围为−40°C至+85°C。

应用

  • GbE/FC/SONET 线路卡、交换机和路由器
  • CPU/PCI-E 应用
  • 低抖动、低相位噪声时钟产生

特性

  • 完全集成的VCO/PLL内核
  • 均方根抖动:0.39 ps(12 kHz至20 MHz,156.25 MHz)
  • 均方根抖动:0.15 ps(1.875 MHz至20 MHz,156.25 MHz)
  • 均方根抖动:0.40 ps(12 kHz至20 MHz,106.25 MHz)
  • 均方根抖动:0.15 ps(637 kHz至10 MHz,106.25 MHz)
  • 输入晶振频率:19.44 MHz、25 MHz或25.78125 MHz
  • 针对33.33 MHz、62.5 MHz、
    100 MHz, 106.25 MHz, 125 MHz, 155.52 MHz, 156.25 MHz,
    159.375 MHz, 161.13 MHz, 和312.5 MHz输出,提供引脚可选的分频比
  • LVDS/LVPECL/LVCMOS输出格式
  • 集成环路滤波器
  • 4.4 mm × 5.0 mm TSSOP封装,节省空间
  • 欲了解更多特性,请参考数据手册

框图
image.png

引脚配置描述
image.png

典型性能特征
image.png

操作理论
图17展示了AD9575的框图。该芯片具有一个锁相环(PLL)核心,可通过引脚编程配置,以生成特定的时钟频率。通过对select引脚、SEL0和SEL1进行适当连接,可确定反馈分频器(n)、LVDS输出分频器(m)和LVCMOS输出分频器(k)的分频比(详见表12 )。在模式1和模式4中,可通过将引脚16连接到GND(输出33.33MHz ),或让引脚16保持未连接状态(输出62.5MHz ),将引脚10配置为LVCMOS输出。搭配工作在2.488GHz至2.55GHz范围的频段选择压控振荡器(VCO),可生成各种常用的网络参考频率。此PLL基于亚德诺半导体成熟的合成器技术,具备出色的相位噪声性能。AD9575集成度高,包含环路滤波器、电源噪声抑制调节器,以及所有必要的分频器、输出缓冲器和晶体振荡器。用户只需提供外部晶体,即可实现时钟解决方案,无需处理器干预。
image.png

鉴频鉴相器(PFD)和电荷泵

PFD接收来自参考时钟和反馈分频器的输入信号,生成一个与二者相位和频率差成比例的输出信号。图18展示了其简化示意图。
(图18:PFD简化示意图 )
image.png

电源

AD9575要求**V_{s}**电源为3.3V ± 10% 。规格部分给出了AD9575在此电源电压范围内的预期性能。绝对最大电压范围为 - 0.3V至 + 3.6V,VDD、VDDA、VDDX、GND和VDD_CMOS引脚的电压绝不能超出此范围。

在印刷电路板(PCB)布局中,应遵循良好的工程实践来处理电源线路和接地层。电源应在PCB上通过足够容量(>10μF)的电容进行旁路。AD9575的所有电源引脚都应尽可能靠近器件,用合适的电容(0.1μF)进行旁路。AD9575评估板的布局就是一个很好的范例。

LVPECL时钟分配

由于LVPECL输出为开路发射极,因此需要直流端接来驱动输出晶体管。图19中的简化等效电路展示了LVPECL输出级。
(图19:LVPECL交流耦合端接 )
image.png

在大多数应用中,建议采用如图20所示的标准LVPECL远端端接方式。电阻网络的设计旨在匹配传输线阻抗(50Ω)和所需的开关阈值(1.3V)。

image.png

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pll
    pll
    +关注

    关注

    6

    文章

    976

    浏览量

    137592
  • 时钟发生器
    +关注

    关注

    1

    文章

    268

    浏览量

    69891
  • ad9575
    +关注

    关注

    0

    文章

    3

    浏览量

    3905
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    MAX3625A 低抖动、精密时钟发生器,提供三输出(应用

    MAX3625A 低抖动、精密时钟发生器,提供三输出
    发表于 08-13 13:01 1085次阅读
    MAX3625A 低抖动、精密<b class='flag-5'>时钟发生器</b>,提供三<b class='flag-5'>路</b><b class='flag-5'>输出</b>(应用

    MAX3624 低抖动、精密时钟发生器,提供四输出

    MAX3624 低抖动、精密时钟发生器,提供四输出 概述 MAX3624是一款低抖动精密
    发表于 09-18 08:56 934次阅读
    MAX3624 低抖动、精密<b class='flag-5'>时钟发生器</b>,提供四<b class='flag-5'>路</b><b class='flag-5'>输出</b>

    Maxim推出高性能、三输出时钟发生器MAX3625B

    Maxim推出高性能、三输出时钟发生器MAX3625B Maxim近日推出高性能、三输出时钟发生器
    发表于 12-14 17:25 1248次阅读

    MAX3679A高性能四输出时钟发生器(Maxim)

    MAX3679A高性能四输出时钟发生器(Maxim) Maxim推出用于以太网设备的高性能、四输出
    发表于 04-14 16:51 1138次阅读

    环路时钟发生器可清除抖动并提供多个高频输出

    环路时钟发生器可清除抖动并提供多个高频输出
    发表于 01-04 17:41 0次下载

    网络时钟发生器两个输出ad9575数据表

    The AD9575 provides a highly integrated, dual output clock generator function including an on-chip PLL core that is optimized for network clocking.
    发表于 10-19 15:17 12次下载
    <b class='flag-5'>网络</b><b class='flag-5'>时钟发生器</b>两个<b class='flag-5'>输出</b><b class='flag-5'>ad9575</b>数据表

    AD9575 输出网络时钟发生器

    电子发烧友网为你提供(adi)AD9575相关数据表资料,例如:AD9575的引脚图、接线图、封装手册、中文资料、英文资料,AD9575真值表,AD
    发表于 02-15 18:39
    <b class='flag-5'>AD9575</b> <b class='flag-5'>双</b><b class='flag-5'>路</b><b class='flag-5'>输出</b><b class='flag-5'>网络</b><b class='flag-5'>时钟发生器</b>

    AD9523时钟发生器的性能特点及应用分析

    AD9523:14LVPECL/LVDS/HSTL输出 或29LVCMOS输出 低抖动时钟发生器
    的头像 发表于 07-04 06:18 4894次阅读

    AD9520-0:12LVPECL/24CMOS输出时钟发生器,集成2.8 GHz VCO

    AD9520-0:12LVPECL/24CMOS输出时钟发生器,集成2.8 GHz VCO
    发表于 03-19 09:02 0次下载
    AD9520-0:12<b class='flag-5'>路</b>LVPECL/24<b class='flag-5'>路</b>CMOS<b class='flag-5'>输出</b><b class='flag-5'>时钟发生器</b>,集成2.8 GHz VCO

    AD9523-1:低抖动时钟发生器,14LVPECL/LVDS/HSTL输出或29LVCMOS输出 数据手册

    AD9523-1:低抖动时钟发生器,14LVPECL/LVDS/HSTL输出或29LVCMOS输出 数据
    发表于 03-21 14:28 2次下载
    AD9523-1:低抖动<b class='flag-5'>时钟发生器</b>,14<b class='flag-5'>路</b>LVPECL/LVDS/HSTL<b class='flag-5'>输出</b>或29<b class='flag-5'>路</b>LVCMOS<b class='flag-5'>输出</b> 数据<b class='flag-5'>手册</b>

    AD9525: 8LVPECL输出低抖动时钟发生器

    AD9525: 8LVPECL输出低抖动时钟发生器
    发表于 03-21 15:00 0次下载
    AD9525: 8<b class='flag-5'>路</b>LVPECL<b class='flag-5'>输出</b>低抖动<b class='flag-5'>时钟发生器</b>

    AD9548:四/八输入网络时钟发生器/同步数据表

    AD9548:四/八输入网络时钟发生器/同步数据表
    发表于 04-16 11:41 10次下载
    AD9548:四/八<b class='flag-5'>路</b>输入<b class='flag-5'>网络</b><b class='flag-5'>时钟发生器</b>/同步<b class='flag-5'>器</b>数据表

    AD9547:/四输入网络时钟发生器/同步数据表

    AD9547:/四输入网络时钟发生器/同步数据表
    发表于 04-30 08:48 10次下载
    AD9547:<b class='flag-5'>双</b>/四输入<b class='flag-5'>网络</b><b class='flag-5'>时钟发生器</b>/同步<b class='flag-5'>器</b>数据表

    AD9575网络时钟发生器输出数据表

    AD9575网络时钟发生器输出数据表
    发表于 05-09 11:06 1次下载
    <b class='flag-5'>AD9575</b>:<b class='flag-5'>网络</b><b class='flag-5'>时钟发生器</b>,<b class='flag-5'>双</b><b class='flag-5'>输出</b>数据表

    时钟发生器AD9516-0技术手册

    时钟发生器AD9516-0技术手册
    发表于 01-25 15:59 8次下载