0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

AMD/Xilinx Zynq® UltraScale+ ™ MPSoC ZCU102 评估套件

eeDesigner 2024-11-20 15:32 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

AMD/Xilinx Zynq® UltraScale+ ™ MPSoC ZCU102 评估套件可快速启动汽车、工业、视频和通信应用设计。AMD/Xilinx MPSoC ZCU102 评估套件采用 Zynq UltraScale+ MPSoC 器件,具有四核 Arm® Cortex-A53、双核 Cortex-R5 实时处理器和基于 AMD/Xilinx 16nm FinFET+ 可编程逻辑架构的 Mali-400 MP2 图形处理单元。该套件的 ZCU102 板支持所有主要外设和接口,支持许多应用的开发。

wKgaoWc9kMyAPh-9AAc6SFsEIQ4872.png

特征

针对使用 Zynq Ultrascale+ MPSoC 的快速应用原型设计进行了优化

DDR4 SODIMM – 4GB 64 位,带 ECC 连接到处理器子系统 (PS)

DDR4 组件 – 512MB 16 位连接到可编程逻辑 (PL)

PCIe 根端口 Gen2x4、USB3、显示端口和 SATA

4 个 SFP+ 笼,用于以太网

2 个 FPGA 夹层卡 (FMC) 接口,用于 I/O 扩展,包括 16 个 16.3Gb/s GTH 收发器和 64 个用户定义的差分 I/O 信号

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • amd
    amd
    +关注

    关注

    25

    文章

    5703

    浏览量

    140386
  • Zynq
    +关注

    关注

    10

    文章

    632

    浏览量

    49566
  • MPSoC
    +关注

    关注

    0

    文章

    203

    浏览量

    25224
  • UltraScale
    +关注

    关注

    0

    文章

    126

    浏览量

    32406
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    AMD Zynq UltraScale+ RFSoC评估套件调试检查表

    本篇文章包含一份调试检查表,它是对 AMD Zynq UltraScale+ RFSoC 评估套件ZC
    的头像 发表于 04-15 14:08 110次阅读
    <b class='flag-5'>AMD</b> <b class='flag-5'>Zynq</b> <b class='flag-5'>UltraScale+</b> RFSoC<b class='flag-5'>评估</b><b class='flag-5'>套件</b>调试检查表

    ORAN wireless-xorif硬件演示

    GitHub 上的 ORAN 硬件工程旨在演示 ZCU102ZCU111 评估板上的不同用例。本篇博文会为您演示如何生成设计,以及在评估板启动后如何使用 API 来配置 CC 设
    的头像 发表于 03-14 11:16 1788次阅读
    ORAN wireless-xorif硬件演示

    使用Aurora 6466b协议实现AMD UltraScale+ FPGA与AMD Versal自适应SoC的对接

    在本博客中,我们将介绍使用 Aurora 6466b 协议实现 AMD UltraScale+ FPGA 与 AMD Versal 自适应 SoC 的对接。我们还将涵盖有关 IP 配置、FPGA 之间的连接、时钟设置以及复位拓扑
    的头像 发表于 01-13 14:04 3767次阅读
    使用Aurora 6466b协议实现<b class='flag-5'>AMD</b> <b class='flag-5'>UltraScale+</b> FPGA与<b class='flag-5'>AMD</b> Versal自适应SoC的对接

    如何在Zynq UltraScale+ MPSoC平台上通过JTAG启动嵌入式Linux镜像

    流程教程)。本文则进一步讲解如何在 Zynq UltraScale+ MPSoC 平台上通过 JTAG 逐步启动 Linux,并提供了完整的过程与关键命令。只要按步骤操作,即使是复杂的 Linux 镜像也能成功通过 JTAG 启
    的头像 发表于 01-13 11:45 4961次阅读

    如何在ZYNQ本地部署DeepSeek模型

    一个将最小号 DeepSeek 模型部署到 AMD Zynq UltraScale+ MPSoC 处理系统的项目。
    的头像 发表于 12-19 15:43 7800次阅读
    如何在<b class='flag-5'>ZYNQ</b>本地部署DeepSeek模型

    探索AMD XILINX Versal Prime Series VMK180评估套件,开启硬件创新之旅

    探索AMD XILINX Versal Prime Series VMK180评估套件,开启硬件创新之旅 在电子设计的领域中,快速实现原型设计并确保高性能是每一位工程师的追求。
    的头像 发表于 12-15 14:40 772次阅读

    AMD UltraScale架构:高性能FPGA与SoC的技术剖析

    的性能,成为了众多工程师的首选。本文将深入剖析UltraScale架构的各个方面,为电子工程师们提供全面的技术参考。 文件下载: AMDXilinx Artix™ UltraScale+
    的头像 发表于 12-15 14:35 717次阅读

    ALINX教程分享_Zynq UltraScale+ MPSoC PYNQ3.1.2移植

    本教程在 Ubuntu22.04.1 虚拟机中安装了 Xilinx 2024.1 的开发环境,基于该环境从源码编译 PYNQ 3.1.2 工程,生成能够在 ALINX AXU15EGB 开发板上运行的 PYNQ 系统镜像。
    的头像 发表于 11-30 16:06 6109次阅读
    ALINX教程分享_<b class='flag-5'>Zynq</b> <b class='flag-5'>UltraScale+</b> <b class='flag-5'>MPSoC</b> PYNQ3.1.2移植

    现已上市:AMD Spartan UltraScale+ FPGA SCU35 评估套件——面向所有开发人员的经济实惠平台

    AMD Spartan UltraScale+ FPGA SCU35 评估套件现已开放订购。 该平台由 AMD 构建,为客户提供了一条利用
    的头像 发表于 11-27 10:52 591次阅读

    Zynq MPSoC PS侧PCIe高速DMA互连解决方案

    在涉及Xilinx Zynq UltraScale+ MPSoC的项目中,实现设备间高速、低延迟的数据传输往往是核心需求之一。PCIe(尤其PS侧)结合DMA(直接内存访问)正是满足这
    的头像 发表于 10-22 13:53 4073次阅读
    双<b class='flag-5'>Zynq</b> <b class='flag-5'>MPSoC</b> PS侧PCIe高速DMA互连解决方案

    AMD Spartan UltraScale+ FPGA的优势和亮点

    AMD Spartan UltraScale+ FPGA 集小型封装、先进的 I/O 功能与低功耗等优势于一体。该系列 FPGA 配备高速 16.3 Gb/s 收发器、内置的外部内存控制器以及
    的头像 发表于 10-17 10:16 936次阅读
    <b class='flag-5'>AMD</b> Spartan <b class='flag-5'>UltraScale+</b> FPGA的优势和亮点

    AMD Vivado IP integrator的基本功能特性

    我们还将带您了解在 AMD Zynq UltraScale+ MPSoC 开发板与 AMD Versal 自适应 SoC 开发板上使用 IP
    的头像 发表于 10-07 13:02 2308次阅读
    <b class='flag-5'>AMD</b> Vivado IP integrator的基本功能特性

    AMD Vivado设计套件2025.1版本的功能特性

    随着 AMD Spartan UltraScale+ 系列现已投入量产,解锁其功能集的最快途径便是采用最新 AMD Vivado 工具版本( 2025.1 或更高版本)和全新操作指南资源。该集
    的头像 发表于 09-23 09:15 1830次阅读
    <b class='flag-5'>AMD</b> Vivado设计<b class='flag-5'>套件</b>2025.1版本的功能特性

    AMD Spartan UltraScale+ FPGA 开始量产出货

    高 I/O、低功耗及先进的安全功能,适用于成本敏感型边缘应用 AMD 很高兴宣布,Spartan UltraScale+ 成本优化型系列的首批器件现已投入量产! 三款最小型的器件——SU10P
    的头像 发表于 06-18 10:32 2481次阅读
    <b class='flag-5'>AMD</b> Spartan <b class='flag-5'>UltraScale+</b> FPGA 开始量产出货

    基于AD9613与Xilinx MPSoC平台的高速AD/DA案例分享

    本文主要介绍基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集与高速DA输出案例
    的头像 发表于 06-03 14:22 1098次阅读
    基于AD9613与<b class='flag-5'>Xilinx</b> <b class='flag-5'>MPSoC</b>平台的高速AD/DA案例分享