0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

来个简单小测试,让你真正了解晶体管

M8kW_icbank 来源:互联网 作者:佚名 2017-10-30 10:49 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

摩尔定律是由Intel 创始人之一的Gordon Moore 所提出来的:「集成电路(IC) 上可容纳的晶体管数目,约每隔两年便会增加一倍。」而Intel 执行长David House更曾言:「约每18 个月,芯片的效能将提高一倍(即更多的晶体管使其更快)。」

半导体行业大致按照摩尔定律发展了半个多世纪,对二十世纪后半叶的世界经济增长做出了贡献,并驱动了一系列科技创新、生产效率的提高和经济增长。个人电脑、网际网路、智慧型手机等技术改善和创新都离不开摩尔定律的延续。

由于现代电脑、手机与家电的CPUGPU 等许多零件,都是以晶体管(Transistor) 为基本元件制成的集成电路(Integrated Circuit)。要了解电脑的大脑── CPU 运作的基本原理,有关逻辑电路的基础知识便十分重要。

先前我们在为什么电脑是只有0与1的世界?世界上只有10种人,一种是懂二进位的 一文中介绍了AND、OR、NOT等逻辑门,和要怎么用逻辑门建立出逻辑电路来实现运算。

然而我们却还没介绍「逻辑门是怎么建构出来的」和「晶体管的功用是什么」这两个重要的问题。今天就让我们来了解一下,如何利用晶体管来建立出逻辑门吧!

一天到晚听到半导体、CMOS、晶体管等名词,却搞不懂它的意义或功能吗?来个简单的小测试:

如果你看得懂以上「CMOS」在维基百科的说明文字,包括NMOS、PMOS,还有左方反相器(Inverter)的示意图,欢迎关闭离开这篇文章。若不太理解…今天这篇文章的任务很简单,保证阅读完毕后一看就懂。让我们开始吧!

目前制作晶体管主流技术是采用一种称为「金氧半场效晶体管」 ( M etal- O xide- Semiconductor F ield- E ffect T ransistor)的技术,采用这个名称的原因是因为其中包含一层氧化层,而闸极(Gate)上可能会采用金属作为材质(但不一定要用金属)。

因此又可称MOSFET、MOS 晶体管。MOS 晶体管主要又分成两种类型,一种为nMOS 晶体管、一种为pMOS 晶体管。

图为nMOS 晶体管和pMOS 晶体管的电路符号

MOS 晶体管对外有三个连接:源极(Source)、汲极(Drain) 与闸极(Gate)。只看这个符号可能会觉得非常抽象,让我们举个简单的例子:

MOS 晶体管的工作原理和水龙头很类似,电路中的电流就好比水管中的水流,水流的来源就是「Source」、水流出的地方称为「Drain」,控制水流的水龙头就是「Gate」。如果把Gate 打开,电流就会从Source 流到Drain,相当于导通晶体管。

nMOS 晶体管导通的条件是在Gate 端连接高电位;若Gate 端连接低电位时,nMOS 晶体管就不会导通。另一方面,当pMOS 的Gate 端连接低电位时,晶体管会导通、连接高电位则不导通。

就好似有两种类型的水龙头,一种将把手向上拉才会出水、另一种将把手向下压才会出水。

如果我们将 nMOS 与pMOS 两组功能互相对应的MOS晶体管组合在一起,就能做出一种非常省电的电路,称为CMOS (互补式金属氧化物半导体, Complementary Metal-Oxide-Semiconductor)。而CMOS 也是目前实现集成电路最普遍的作法。

CMOS 虽然耗费了相当多的逻辑门,但是省电又不容易发热,因此广泛被用在制作处理器、记忆体等数位逻辑电路上,因此CMOS 在半导体产业上占有非常重要的地位。

接下来,就让我们来看看:如何用晶体管建构出逻辑门?先从其中最简单的一种逻辑──NOT讲起。也就是用nMOS和pMOS建构出NOT逻辑门。

从图中可看出NOT Gate 的工作原理很简单,只要用两个晶体管便能实现。

电路图中的A 同时连接到了两个晶体管的Gate端,一个nMOS 晶体管、一个pMOS 晶体管。

当 A 为0 时,对于pMOS 晶体管来说、它的 Gate 端为0 时是导通的,所以电源这一端的1 就能传导过来;同时,nMOS 的Gate 端连接0 时是不导通的。所以最后X 这条电路就接到1。

这就是NOT 逻辑门使输入电路A 为0、输出电路X 为1 的运作原理。

同理,电源是1、低电位是零,当A 为1 时,上面pMOS 的Gate 端是1,所以处于关闭状态。而下面nMOS的Gate 端为1 时,就处于导通状态,此时X 的输出就是0。

接着,让我们来看看AND 逻辑门的实现原理。

右边的电路图为NAND 电路原理,其中包含四个晶体管。NAND 逻辑门的真值表和AND 相反,为AND 再取NOT 的结果。我们需要的功能虽然是AND 逻辑门,在这边为什么却不放AND 电路图,而是放一个NAND 呢?

这是因为实际上NAND 逻辑门的实现方式比AND 逻辑门更简单,所以通常会用一个NAND 加上一个NOT,就能很简单地实现AND 逻辑门的功能。

A、B 各连接了一个 pMOS Gate、一个nMOS Gate。

当B 等于1 时,B 连接的pMOS Gate (左上方第一个晶体管) 不会导通;同时,B 连接的nMOS Gate(右下方晶体管) 由于Gate 端为1 时会导通,即把0 传递过来。

同理,A 连接的 pMOS Gate 不会导通、nMOS 继续导通将0 传给电路X,最后输出即为0。

也就实现了NAND 电路:A = 1, B = 1 → X = 0 的目标。

读者可以自己试着画画看A 、 B 的其他三种输入,应该能出现NAND 全部的输出结果。以下为示意图:

另外,还有OR 逻辑门、XOR 逻辑门…。事实上,所有的邏辑线路都可以用NAND 來合成,NAND 也被人称作万用逻辑门。

用一个NAND 逻辑门,就能做出NOT、AND、OR 等逻辑门

最后的最后,带大家重新看看CMOS的维基百科说明。NMOS和PMOS已经为大家介绍过了;而左边那张图…你发现了吗?事实上就是「NOT逻辑门」,也就是「用NMOS和PMOS组出的NOT电路图」。NOT逻辑门的另一个名字也叫Inverter。

不要被 静态互补式金属氧化物半导体反相器 …这一长串咒语骗到啦!翻成英文就只是CMOS Inverter (NOT logic gate),此图只是取所有CMOS逻辑门中、最简单实现的一种来作CMOS的范例。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5446

    文章

    12470

    浏览量

    372725
  • 摩尔定律
    +关注

    关注

    4

    文章

    640

    浏览量

    80621
  • 晶体管
    +关注

    关注

    78

    文章

    10266

    浏览量

    146331

原文标题:你真的了解晶体管?

文章出处:【微信号:icbank,微信公众号:icbank】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    MUN5136数字晶体管技术解析与应用指南

    onsemi MUN5136数字晶体管旨在取代单个器件及其外部电阻偏置网络。这些数字晶体管包含一个晶体管和一个单片偏置网络,单片偏置网络由两个电阻器组成,一个是串联基极电阻器,另一个是基极-发射极
    的头像 发表于 11-24 16:27 470次阅读
    MUN5136数字<b class='flag-5'>晶体管</b>技术解析与应用指南

    电压选择晶体管应用电路第二期

    电压选择晶体管应用电路第二期 以前发表过关于电压选择晶体管的结构和原理的文章,这一期我将介绍一下电压选择晶体管的用法。如图所示: 当输入电压Vin等于电压选择晶体管QS的栅极控制电压时
    发表于 11-17 07:42

    英飞凌功率晶体管的短路耐受性测试

    本文将深入探讨两种备受瞩目的功率晶体管——英飞凌的 CoolGaN(氮化镓高电子迁移率晶体管)和 OptiMOS 6(硅基场效应晶体管),在极端短路条件下的表现。通过一系列严谨的测试
    的头像 发表于 10-07 11:55 2901次阅读
    英飞凌功率<b class='flag-5'>晶体管</b>的短路耐受性<b class='flag-5'>测试</b>

    0.45-6.0 GHz 低噪声晶体管 skyworksinc

    电子发烧友网为提供()0.45-6.0 GHz 低噪声晶体管相关产品参数、数据手册,更有0.45-6.0 GHz 低噪声晶体管的引脚图、接线图、封装手册、中文资料、英文资料,0.45-6.0
    发表于 09-18 18:33
    0.45-6.0 GHz 低噪声<b class='flag-5'>晶体管</b> skyworksinc

    多值电场型电压选择晶体管结构

    ,有没有一种简单且有效的器件实现对电压的选择呢?本文将介绍一种电场型多值电压选择晶体管,之所以叫电压型,是因为通过调控晶体管内建电场大小来实现对电压的选择,原理是PN结有内建电场,通过外加电场来增大或减小
    发表于 09-15 15:31

    晶体管参数测试分类、测试方法、关键技术发展和测试设备

    晶体管参数测试技术 ‌ ‌ 一、测试参数体系 ‌ 晶体管参数测试主要涵盖三大类指标: ‌ 静态参数 ‌ 直流放大系数(hFE):反映
    的头像 发表于 07-29 13:54 506次阅读
    ‌<b class='flag-5'>晶体管</b>参数<b class='flag-5'>测试</b>分类、<b class='flag-5'>测试</b>方法、关键技术发展和<b class='flag-5'>测试</b>设备

    晶体管参数测试系统/测试仪主要功能,应用场景

    晶体管参数测试系统是用于评估半导体分立器件电气性能的专业仪器设备,其核心功能是对晶体管的静态/动态参数进行精密测量与特性分析。以下是系统的关键要素解析: 一、系统核心功能 ‌静态参数测试
    的头像 发表于 07-08 14:49 496次阅读
    <b class='flag-5'>晶体管</b>参数<b class='flag-5'>测试</b>系统/<b class='flag-5'>测试</b>仪主要功能,应用场景

    下一代高速芯片晶体管解制造问题解决了!

    可能超过初始版本的潜在优势。 改进的可制造性 除了引入外壁之外,这种变化还带来了两个重要优势:更简单的制造和更好的栅极集成度。栅极电极现在可以连接两种类型的晶体管,而无需跨越势垒,从而简化了电路设计
    发表于 06-20 10:40

    无结场效应晶体管详解

    当代所有的集成电路芯片都是由PN结或肖特基势垒结所构成:双极结型晶体管(BJT)包含两个背靠背的PN 结,MOSFET也是如此。结型场效应晶体管(JFET) 垂直于沟道方向有一个 PN结,隧道穿透
    的头像 发表于 05-16 17:32 996次阅读
    无结场效应<b class='flag-5'>晶体管</b>详解

    什么是晶体管了解多少?知道怎样工作的吗?

    晶体管(Transistor)是一种‌半导体器件‌,用于‌放大电信号‌、‌控制电流‌或作为‌电子开关‌。它是现代电子技术的核心元件,几乎所有电子设备(从手机到超级计算机)都依赖晶体管实现功能。以下
    的头像 发表于 05-16 10:02 3482次阅读

    多值电场型电压选择晶体管结构

    ,有没有一种简单且有效的器件实现对电压的选择呢?本文将介绍一种电场型多值电压选择晶体管,之所以叫电压型,是因为通过调控晶体管内建电场大小来实现对电压的选择,原理是PN结有内建电场,通过外加电场来增大或减小
    发表于 04-15 10:24

    晶体管电路设计(下)

    晶体管,FET和IC,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随器电路设计,FET低频功率放大器的设计与制作,栅极接地放大电路的设计,电流反馈型OP放大器的设计与制作,进晶体管
    发表于 04-14 17:24

    晶体管电路设计(下) [日 铃木雅臣]

    本书主要介绍了晶体管,FET和Ic,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随电路的设计,FET低频功率放大器的设计和制作,栅极接地放大电路的设计,电流反馈行型op放大器的设计与制作
    发表于 03-07 13:55

    晶体管电路设计与制作

    这本书介绍了晶体管的基本特性,单电路的设计与制作, 双管电路的设计与制作,3~5电路的设计与制作,6以上电路的设计与制作。书中具体内容有:直流工作解析,交流工作解析,接地形式,单
    发表于 02-26 19:55