0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

IDT推出其低功率可编程时钟发生器

BCc2_IDT_Inc 来源:互联网 作者:佚名 2017-09-28 10:15 次阅读

IDT 推出其低功率 VersaClock® 3S 可编程时钟发生器的两个新版本。IDT® 5L350235L35021器件的单电源 1.8V 设计展现了突破性的节能功能,不仅减少对多分离式计时组件的需求,缩小电路板尺寸,并且相对于同类解决方案节能高达 60%。新版 VersaClock® 3S 设备与其前代产品一样,可以满足各种广为采用的标准的性能要求,包括 PCI Express® 1/2/3 代。这些新设备适合计算系统、数码相机、IP 机顶盒、家用娱乐系统、音响系统、多功能打印机、物联网网关、小型企业存储装置、智能设备、医疗设备和车用视听娱乐系统。

全新 VersaClock 3S 产品尤其适合要求单电源 1.8V的客户,可满足现今低功率小型设备的严苛需求。这款全新芯片具有高性能、灵活和节能的特点,让设计团队使用最小电路板空间就能实现性能和能耗方面的目标。

—— IDT 计时产品部总经理 Kris Rausch

功能表现

主动式节能 - 智能监控下游时钟组件的省电状态,在正常工作 (5-10mA) 和待机模式(仅限 <2uA 32.768KHz 时钟)间自动切换。只要稍微增加一点设计就可实现节能。

性能和能耗平衡 - 三种独立的可编程 PLL 设计让性能和能耗达到完美平衡。这有效减轻抖动需求和能耗之间的系统设计取舍。此设备可在10 mA以内 电流低功率下工作,也支持使用额外电源的高性能需求,例如 PCIe 第 3 代。

动态频率控制 (Dynamic Frequency Control, DFC) - 采用一次性可编程 (OTP) 内存,这项功能可在高达 4 个预先编程频率之间动态切换,满足不同的工作模式,或在无需重新设计电路的情况下使用多种设计。

现在推出 7 种输出的 5L35023 以 4 mm x 4 mm QFN 封装供应,5 种输出的 5L35021 以 3 mm x 3 mm QFN 封装供应,两种皆支持 CMOS 和 LP-HCSL 输出。为了加速应用开发,IDT 提供 DEV5L35021/DEV5L35023 开发套件,单一套件即可满足设备的配置、验证和编程需求。

如需了解更多关于 VersaClock®3S 可编程时钟发生器的信息,请访问www.idt.com/5L35023www.idt.com/5L35021

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • IDT
    IDT
    +关注

    关注

    6

    文章

    175

    浏览量

    84512
  • 时钟发生器
    +关注

    关注

    1

    文章

    166

    浏览量

    66947

原文标题:IDT 的最新时钟发生器 比其他同类解决方案节能多达 60%

文章出处:【微信号:IDT_Inc,微信公众号:IDT_Inc】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    核芯互联发布支持PCIe Gen 6的时钟发生器芯片CLG0841/CLG0851

    CLG08x1是支持PCIe Gen1–6的3.3V的时钟发生器芯片。CLG08X1有8个输出,符合IntelDB800标准,每个差分输出都有一个专用的OE#引脚,支持PCIeCLKREQ#功能。
    的头像 发表于 03-29 10:46 57次阅读
    核芯互联发布支持PCIe Gen 6的<b class='flag-5'>时钟发生器</b>芯片CLG0841/CLG0851

    可编程片上系统是什么意思

    可编程片上系统(Programmable System-on-Chip,PSoC)是一种特殊的嵌入式系统。它首先是一个片上系统,这意味着整个系统的主要逻辑功能由单个芯片完成。其次,它具有可编程的特性,设计方式灵活,可裁减、可扩充、可升级,并具备软硬件在系统
    的头像 发表于 03-28 15:09 85次阅读

    CDCE6214超低功率时钟发生器数据表

    电子发烧友网站提供《CDCE6214超低功率时钟发生器数据表.pdf》资料免费下载
    发表于 02-28 15:38 0次下载
    CDCE6214超低<b class='flag-5'>功率</b><b class='flag-5'>时钟发生器</b>数据表

    毫微微时钟网络同步器、抖动衰减器和时钟发生器RC32112A 数据表

    电子发烧友网站提供《毫微微时钟网络同步器、抖动衰减器和时钟发生器RC32112A 数据表.pdf》资料免费下载
    发表于 01-31 10:09 0次下载
    毫微微<b class='flag-5'>时钟</b>网络同步器、抖动衰减器和<b class='flag-5'>时钟发生器</b>RC32112A 数据表

    核芯互联推出支持PCIe Gen 6的时钟发生器CLG440

    “核芯互联CLG440是一颗专为高性能服务器、计算中心应用推出的支持PCIe 6.0、符合CK440Q标准的高性能时钟发生器
    的头像 发表于 01-16 15:57 300次阅读
    核芯互联<b class='flag-5'>推出</b>支持PCIe Gen 6的<b class='flag-5'>时钟发生器</b>CLG440

    FemtoClock2抖动衰减器和时钟发生器RC325008A数据手册

    电子发烧友网站提供《FemtoClock2抖动衰减器和时钟发生器RC325008A数据手册.pdf》资料免费下载
    发表于 01-14 10:55 0次下载
    FemtoClock2抖动衰减器和<b class='flag-5'>时钟发生器</b>RC325008A数据手册

    时钟发生器性能对数据转换器的影响

    时钟发生器件的选择上往往少有考虑。目前市场上有性能属性大相径庭的众多时钟发生器。然而,如果不慎重考虑时钟发生器、相位噪声和抖动性能,数据转换器、动态范围和线性度性能可能受到严重的影响。...
    发表于 11-28 14:33 0次下载
    <b class='flag-5'>时钟发生器</b>性能对数据转换器的影响

    时钟合成器和时钟发生器的区别

    时钟合成器和时钟发生器是两种用于产生时钟信号的电子器件,它们在功能和应用上有一些区别。
    的头像 发表于 11-09 10:26 309次阅读

    可编程晶振常见问题以及使用思路

    可编程晶振。简单来说就是一种任意编程频率的晶振,可以通过一个发生器放大或缩小,有选择地实现各种总线频率。在实际应用或初步了解中,会遇到各种各样的问题。以下编辑列出了与SiTime可编程
    的头像 发表于 10-27 14:57 813次阅读
    <b class='flag-5'>可编程</b>晶振常见问题以及使用思路

    LMX2592RHAT时钟发生器产品概述

    该器件可接受高达 1.4GHz 的输入频率,与分频器及可编程低噪声乘法器相结合,可灵活设置频率。附加的可编程低噪声乘法器可帮助用户减轻整数边界杂散的影响。
    的头像 发表于 10-17 12:46 430次阅读

    可编程晶振详解「工作原理、结构、特点、应用」

    可编程晶振是一种高级的晶体振荡工作原理、结构和应用均有一定的特点。今天晶发电子对可编程晶振的详细介绍。 一、工作原理
    发表于 10-14 17:38

    时钟发生器由哪些部分组成?锁相环pll的特点是什么?

    时钟发生器由哪些部分组成?锁相环pll的特点是什么?如何用硬件配置pll  时钟发生器是指通过特定的电路设计产生适合各种电子设备使用的时钟信号的器件。时钟发生器由多个部分组成,其中最核
    的头像 发表于 10-13 17:39 465次阅读

    什么叫可编程逻辑器件 可编程逻辑器件有哪些特征和优势?

    可编程逻辑器件(Programmable Logic Device,PLD)是一类集成电路器件,可以根据用户的需求进行编程和配置,以实现特定的逻辑功能。它们具有可编程的逻辑门、时钟资源
    发表于 09-14 15:25 1157次阅读

    9ZXL1951D PCIe 时钟发生器评估板用户指南

    9ZXL1951D PCIe 时钟发生器评估板用户指南
    发表于 07-07 19:19 0次下载
    9ZXL1951D PCIe <b class='flag-5'>时钟发生器</b>评估板用户指南

    评估低抖动PLL时钟发生器的电源噪声抑制

    本文讨论电源噪声干扰对基于PLL的时钟发生器的影响,并介绍几种用于评估由此产生的确定性抖动(DJ)的测量技术。派生关系显示了如何使用频域杂散测量来评估时序抖动行为。实验室台架测试结果用于比较测量技术,并演示如何可靠地评估参考时钟发生器的电源噪声抑制(PSNR)性能。
    的头像 发表于 04-11 11:06 816次阅读
    评估低抖动PLL<b class='flag-5'>时钟发生器</b>的电源噪声抑制